repo_name
stringlengths 6
79
| path
stringlengths 4
249
| size
int64 1.02k
768k
| content
stringlengths 15
207k
| license
stringclasses 14
values |
---|---|---|---|---|
fanatid/gost28147-89 | rtl/gost89_cfb.v | 2,722 | module MODULE2(
input clk,
input reset,
input VAR6,
input VAR13,
input [511:0] VAR5,
input [255:0] VAR4,
input [63:0] in,
output reg [63:0] out,
output reg VAR8
);
reg [63:0] VAR12;
reg [63:0] VAR2;
wire [63:0] VAR9;
wire VAR7, VAR1, VAR11;
assign VAR1 = !reset && VAR13;
assign VAR7 = VAR1;
VAR3
VAR10(clk, VAR7, VAR1, VAR5, VAR4, VAR12, VAR9, VAR11);
always @(posedge clk) begin
if (reset && !VAR13) begin
VAR12 <= in;
VAR8 <= 0;
end
if (!reset & VAR13) begin
VAR2 <= in;
VAR8 <= 1;
end
if (!reset && !VAR13 && !VAR11 && VAR8) begin
if (VAR6) VAR12 <= VAR2;
end
else VAR12 <= VAR9 ^ VAR2;
out <= VAR9 ^ VAR2;
VAR8 <= 0;
end
end
endmodule
module MODULE3(
input clk,
input reset,
input VAR13,
input [511:0] VAR5,
input [255:0] VAR4,
input [63:0] in,
output reg [63:0] out,
output reg VAR8
);
reg [63:0] VAR12;
reg [63:0] VAR2;
wire [63:0] VAR9;
wire VAR1, VAR11;
assign VAR1 = !reset && VAR13;
assign VAR7 = VAR1;
VAR3
VAR10(clk, VAR7, VAR1, VAR5, VAR4, VAR12, VAR9, VAR11);
always @(posedge clk) begin
if (reset && !VAR13) begin
VAR12 <= in;
VAR8 <= 0;
end
if (!reset & VAR13) begin
VAR2 <= in;
VAR8 <= 1;
end
if (!reset && !VAR13 && !VAR11 && VAR8) begin
VAR12 <= VAR9 ^ VAR2;
out <= VAR9 ^ VAR2;
VAR8 <= 0;
end
end
endmodule
module MODULE1(
input clk,
input reset,
input VAR13,
input [511:0] VAR5,
input [255:0] VAR4,
input [63:0] in,
output reg [63:0] out,
output reg VAR8
);
reg [63:0] VAR12;
reg [63:0] VAR2;
wire [63:0] VAR9;
wire VAR1, VAR11;
assign VAR1 = !reset && VAR13;
assign VAR7 = VAR1;
VAR3
VAR10(clk, VAR7, VAR1, VAR5, VAR4, VAR12, VAR9, VAR11);
always @(posedge clk) begin
if (reset && !VAR13) begin
VAR12 <= in;
VAR8 <= 0;
end
if (!reset & VAR13) begin
VAR2 <= in;
VAR8 <= 1;
end
if (!reset && !VAR13 && !VAR11 && VAR8) begin
VAR12 <= VAR2;
out <= VAR9 ^ VAR2;
VAR8 <= 0;
end
end
endmodule | bsd-3-clause |
sergev/vak-opensource | hardware/s3esk-openrisc/or1200/or1200_operandmuxes.v | 6,543 | module MODULE1(
clk, rst,
VAR7, VAR16, VAR8, VAR19, VAR13, VAR14,
VAR4, VAR6, VAR10, VAR17, VAR12, VAR9
);
parameter VAR15 = VAR1;
input clk;
input rst;
input VAR7;
input VAR16;
input [VAR15-1:0] VAR8;
input [VAR15-1:0] VAR19;
input [VAR15-1:0] VAR13;
input [VAR15-1:0] VAR14;
input [VAR15-1:0] VAR4;
input [VAR5-1:0] VAR6;
input [VAR5-1:0] VAR10;
output [VAR15-1:0] VAR17;
output [VAR15-1:0] VAR12;
output [VAR15-1:0] VAR9;
reg [VAR15-1:0] VAR17;
reg [VAR15-1:0] VAR12;
reg [VAR15-1:0] VAR18;
reg [VAR15-1:0] VAR9;
reg VAR11;
reg VAR3;
always @(posedge clk or posedge rst) begin
if (rst) begin
VAR17 <= 32'd0;
VAR11 <= 1'b0;
end else if (!VAR16 && VAR7 && !VAR11) begin
VAR17 <= VAR18;
VAR11 <= 1'b1;
end else if (!VAR16 && !VAR11) begin
VAR17 <= VAR18;
end else if (!VAR16 && !VAR7)
VAR11 <= 1'b0;
end
always @(posedge clk or posedge rst) begin
if (rst) begin
VAR12 <= 32'd0;
VAR3 <= 1'b0;
end else if (!VAR16 && VAR7 && !VAR3) begin
VAR12 <= VAR9;
VAR3 <= 1'b1;
end else if (!VAR16 && !VAR3) begin
VAR12 <= VAR9;
end else if (!VAR16 && !VAR7)
VAR3 <= 1'b0;
end
always @(VAR13 or VAR14 or VAR8 or VAR6) begin
end
casex (VAR6) else
casex (VAR6) VAR2
VAR18 = VAR13;
VAR18 = VAR14;
default:
VAR18 = VAR8;
endcase
end
always @(VAR4 or VAR13 or VAR14 or VAR19 or VAR10) begin
end
casex (VAR10) else
casex (VAR10) VAR2
VAR9 = VAR4;
VAR9 = VAR13;
VAR9 = VAR14;
default:
VAR9 = VAR19;
endcase
end
endmodule | apache-2.0 |
drichmond/riffa | fpga/xilinx/vc709/VC709_Gen2x8If128_CLK/hdl/VC709_Gen2x8If128_CLK.v | 39,146 | module MODULE1
parameter VAR73 = 8,
parameter VAR45 = 128,
parameter VAR231 = 256,
parameter VAR222 = 6
)
(output [(VAR73 - 1) : 0] VAR135,
output [(VAR73 - 1) : 0] VAR51,
input [(VAR73 - 1) : 0] VAR190,
input [(VAR73 - 1) : 0] VAR105,
output [7:0] VAR34,
input VAR240,
input VAR95,
input VAR194
);
wire VAR153;
wire VAR112;
wire VAR89;
wire VAR16;
wire VAR134;
wire VAR68;
wire VAR193;
wire VAR69;
wire VAR151;
wire VAR85;
wire VAR14;
wire VAR203;
wire VAR131;
wire VAR204;
wire VAR253;
wire VAR22;
wire VAR234;
wire VAR156;
wire [VAR45-1:0] VAR125;
wire [VAR117-1:0] VAR147;
wire [(VAR45/32)-1:0] VAR136;
wire VAR75;
wire VAR143;
wire [VAR45-1:0] VAR92;
wire [VAR3-1:0] VAR40;
wire VAR60;
wire [(VAR45/32)-1:0] VAR124;
wire VAR197;
wire VAR212;
wire [VAR45-1:0] VAR88;
wire [VAR123-1:0] VAR97;
wire VAR246;
wire [(VAR45/32)-1:0] VAR133;
wire VAR66;
wire VAR223;
wire [VAR45-1:0] VAR35;
wire [VAR199-1:0] VAR225;
wire VAR241;
wire [(VAR45/32)-1:0] VAR243;
wire VAR252;
wire VAR5;
wire [3:0] VAR238;
wire VAR141;
wire [5:0] VAR152;
wire VAR245;
wire VAR79;
wire [5:0] VAR80;
wire VAR47;
wire [3:0] VAR155; wire [2:0] VAR9; wire [2:0] VAR242; wire [2:0] VAR230; wire [7:0] VAR113; wire [5:0] VAR2; wire [11:0] VAR108; wire [17:0] VAR109; wire [1:0] VAR27;
wire VAR78;
wire VAR42;
wire VAR220;
wire VAR165;
wire [5:0] VAR174; wire [1:0] VAR122;
wire [1:0] VAR19;
wire [1:0] VAR43;
wire VAR228;
wire [1:0] VAR59;
wire [5:0] VAR216;
wire [5:0] VAR218;
wire [17:0] VAR132;
wire [7:0] VAR158;
wire [11:0] VAR101;
wire [7:0] VAR118;
wire [11:0] VAR58;
wire [7:0] VAR36;
wire [11:0] VAR160;
wire [2:0] VAR77;
wire [3:0] VAR227;
wire [1:0] VAR25;
wire VAR181;
wire [1:0] VAR13;
wire [5:0] VAR247;
wire [5:0] VAR148;
wire VAR128;
wire [31:0] VAR103;
wire [3:0] VAR239;
wire [31:0] VAR114;
wire [63:0] VAR15;
wire VAR167;
wire VAR244;
wire [2:0] VAR44;
wire VAR91;
wire [1:0] VAR26;
wire [8:0] VAR83;
wire [2:0] VAR176;
wire VAR139;
wire [VAR137-1:0] VAR173;
wire [VAR137-1:0] VAR249;
wire [VAR137-1:0] VAR28;
wire [VAR137-1:0] VAR67;
wire [(VAR137*VAR219)-1:0] VAR115;
wire [(VAR137*VAR187)-1:0] VAR50;
wire [(VAR137*VAR45)-1:0] VAR138;
wire [VAR137-1:0] VAR30;
wire [VAR137-1:0] VAR162;
wire [VAR137-1:0] VAR20;
wire [VAR137-1:0] VAR186;
wire [VAR137-1:0] VAR7;
wire [VAR137-1:0] VAR209;
wire [(VAR137*VAR219)-1:0] VAR99;
wire [(VAR137*VAR187)-1:0] VAR183;
wire [(VAR137*VAR45)-1:0] VAR37;
wire [VAR137-1:0] VAR196;
wire [VAR137-1:0] VAR31;
genvar VAR164;
VAR96
VAR145
(.VAR172(VAR134),
.VAR33(VAR194));
VAR81
VAR159
(.VAR172(VAR16),
.VAR198(),
.VAR33(VAR240),
.VAR182(1'b0),
.VAR98(VAR95));
VAR38
VAR205
(.VAR172(VAR34[0]),
.VAR33(VAR174[0]));
VAR38
VAR71
(.VAR172(VAR34[1]),
.VAR33(VAR174[1]));
VAR38
VAR215
(.VAR172(VAR34[2]),
.VAR33(VAR174[2]));
VAR38
VAR119
(.VAR172(VAR34[3]),
.VAR33(VAR174[3]));
VAR38
VAR61
(.VAR172(VAR34[4]),
.VAR33(VAR174[4]));
VAR38
VAR100
(.VAR172(VAR34[5]),
.VAR33(VAR174[5]));
VAR38
VAR232
(.VAR172(VAR34[6]),
.VAR33(VAR134));
VAR38
VAR48
(.VAR172(VAR34[7]),
.VAR33(VAR139));
VAR168
VAR87
( .VAR200 ( VAR51 ),
.VAR177 ( VAR135 ),
.VAR107 ( VAR105 ),
.VAR11 ( VAR190 ),
.VAR112 ( VAR112 ),
.VAR89 ( VAR89 ),
.VAR153 ( VAR153 ),
.VAR166 ( ),
.VAR156 ( VAR156 ),
.VAR125 ( VAR125 ),
.VAR147 ( VAR147 ),
.VAR136 ( VAR136 ),
.VAR75 ( VAR75 ),
.VAR143 ( VAR143 ),
.VAR92 ( VAR92 ),
.VAR40 ( VAR40 ),
.VAR60 ( VAR60 ),
.VAR124 ( VAR124 ),
.VAR197 ( VAR197 ),
.VAR212 ( {22{VAR212}} ),
.VAR88 ( VAR88 ),
.VAR97 ( VAR97 ),
.VAR246 ( VAR246 ),
.VAR133 ( VAR133 ),
.VAR66 ( VAR66 ),
.VAR223 ( {22{VAR223}} ),
.VAR35 ( VAR35 ),
.VAR225 ( VAR225 ),
.VAR241 ( VAR241 ),
.VAR243 ( VAR243 ),
.VAR252 ( VAR252 ),
.VAR5 ( VAR5 ),
.VAR238 ( VAR238 ),
.VAR141 ( VAR141 ),
.VAR152 ( VAR152 ),
.VAR245 ( VAR245 ),
.VAR79 ( VAR79 ),
.VAR80 ( VAR80 ),
.VAR47 ( VAR47 ),
.VAR142 ( VAR142),
.VAR155 ( VAR155 ),
.VAR9 ( VAR9 ),
.VAR242 ( VAR242 ),
.VAR230 ( VAR230 ),
.VAR113 ( VAR113 ),
.VAR2 ( VAR2 ),
.VAR108 ( VAR108 ),
.VAR109 ( VAR109 ),
.VAR27 ( VAR27 ),
.VAR78 ( VAR78 ),
.VAR42 ( VAR42 ),
.VAR220 ( VAR220 ),
.VAR165 ( VAR165 ),
.VAR174 ( VAR174 ),
.VAR122 ( VAR122 ),
.VAR19 ( VAR19 ),
.VAR43 ( VAR43 ),
.VAR228 ( VAR228 ),
.VAR59 ( VAR59 ),
.VAR216 ( VAR216 ),
.VAR218 ( VAR218 ),
.VAR132 ( VAR132 ),
.VAR158 ( VAR158 ),
.VAR101 ( VAR101 ),
.VAR118 ( VAR118 ),
.VAR58 ( VAR58 ),
.VAR36 ( VAR36 ),
.VAR160 ( VAR160 ),
.VAR77 ( VAR77 ),
.VAR227 ( VAR227 ),
.VAR25 ( VAR25 ),
.VAR181 ( VAR181 ),
.VAR13 ( VAR13 ),
.VAR247 ( VAR247 ),
.VAR148 ( VAR148 ),
.VAR128 ( VAR128 ),
.VAR103 ( VAR103 ),
.VAR239 ( VAR239 ),
.VAR114 ( VAR114 ),
.VAR15 ( VAR15 ),
.VAR167 ( VAR167 ),
.VAR244 ( VAR244 ),
.VAR44 ( VAR44 ),
.VAR91 ( VAR91 ),
.VAR26 ( VAR26 ),
.VAR83 ( VAR83 ),
.VAR176 ( VAR176 ),
.VAR189 (VAR16),
.VAR72 (~VAR134));
VAR18
.VAR222 (VAR222),
.VAR137 (VAR137),
.VAR45 (VAR45),
.VAR231 (VAR231))
VAR149
( .VAR39 (VAR223),
.VAR224 (VAR212),
.VAR86 (VAR252),
.VAR175 (VAR241),
.VAR32 (VAR35[VAR45-1:0]),
.VAR208 (VAR243[(VAR45/32)-1:0]),
.VAR213 (VAR225[VAR199-1:0]),
.VAR202 (VAR143),
.VAR53 (VAR156),
.VAR52 (VAR125[VAR45-1:0]),
.VAR111 (VAR136[(VAR45/32)-1:0]),
.VAR17 (VAR147[VAR117-1:0]),
.VAR90 (VAR112),
.VAR1 (VAR89),
.VAR237 (VAR227[3:0]),
.VAR169 (VAR25[1:0]),
.VAR54 (VAR239[3:0]),
.VAR110 (VAR114[31:0]),
.VAR233(VAR15[63:0]),
.VAR12 (VAR44[2:0]),
.VAR201 (VAR91),
.VAR29 (VAR26[1:0]),
.VAR207 (VAR83[8:0]),
.VAR129(VAR176[2:0]),
.VAR49 (VAR77[2:0]),
.VAR120 (VAR79),
.VAR84 (VAR139),
.VAR226 (VAR249[VAR137-1:0]),
.VAR76 (VAR67[VAR137-1:0]),
.VAR144 (VAR115[(VAR137*VAR219)-1:0]),
.VAR4 (VAR50[(VAR137*VAR187)-1:0]),
.VAR179 (VAR138[(VAR137*VAR45)-1:0]),
.VAR236 (VAR30[VAR137-1:0]),
.VAR154 (VAR7[VAR137-1:0]),
.VAR102 (VAR31[VAR137-1:0]),
.VAR210 (VAR66),
.VAR161 (VAR246),
.VAR191 (VAR88[VAR45-1:0]),
.VAR211 (VAR133[(VAR45/32)-1:0]),
.VAR70 (VAR97[VAR123-1:0]),
.VAR55 (VAR197),
.VAR24 (VAR60),
.VAR130 (VAR92[VAR45-1:0]),
.VAR74 (VAR124[(VAR45/32)-1:0]),
.VAR93 (VAR40[VAR3-1:0]),
.VAR192 (VAR5),
.VAR195 (VAR75),
.VAR8 (VAR13[1:0]),
.VAR217 (VAR128),
.VAR206 (VAR103[31:0]),
.VAR188 (VAR167),
.VAR146 (VAR244),
.VAR229 (VAR36[7:0]),
.VAR214 (VAR160[11:0]),
.VAR6 (VAR155[3:0]),
.VAR184 (VAR9[2:0]),
.VAR116 (VAR242[2:0]),
.VAR106 (VAR230[2:0]),
.VAR65 (VAR113[7:0]),
.VAR63 (VAR122[1:0]),
.VAR180 (VAR173[VAR137-1:0]),
.VAR185 (VAR28[VAR137-1:0]),
.VAR121 (VAR162[VAR137-1:0]),
.VAR64 (VAR20[VAR137-1:0]),
.VAR235 (VAR186[VAR137-1:0]),
.VAR171 (VAR209[VAR137-1:0]),
.VAR62 (VAR99[(VAR137*VAR219)-1:0]),
.VAR178 (VAR183[(VAR137*VAR187)-1:0]),
.VAR104 (VAR37[(VAR137*VAR45)-1:0]),
.VAR10 (VAR196[VAR137-1:0]));
VAR56
VAR127
(.VAR112(VAR112),
.VAR68(VAR68),
.VAR193(VAR193),
.VAR69(VAR69),
.VAR151(VAR151),
.VAR85(VAR85),
.VAR14(VAR14));
VAR94
VAR21
(.VAR112(VAR112),
.VAR203(VAR203),
.VAR131(VAR131),
.VAR204(VAR204),
.VAR253(VAR253),
.VAR22(VAR22),
.VAR234(VAR234));
VAR41
VAR57
(.VAR163(VAR68),
.VAR150(VAR139), .VAR180(VAR173[0]),
.VAR226(VAR249[0]),
.VAR185(VAR28[0]),
.VAR76(VAR67[0]),
.VAR144(VAR115[32*0 +:32]),
.VAR4(VAR50[31*0 +:31]),
.VAR179(VAR138[VAR45*0 +:VAR45]),
.VAR236(VAR30[0]),
.VAR121(VAR162[0]),
.VAR64(VAR20[0]),
.VAR235(VAR186[0]),
.VAR154(VAR7[0]),
.VAR171(VAR209[0]),
.VAR62(VAR99[32*0 +:32]),
.VAR178(VAR183[31*0 +:31]),
.VAR104(VAR37[VAR45*0 +:VAR45]),
.VAR10(VAR196[0]),
.VAR102(VAR31[0]));
VAR41
VAR250
(.VAR163(VAR193),
.VAR150(VAR139), .VAR180(VAR173[1]),
.VAR226(VAR249[1]),
.VAR185(VAR28[1]),
.VAR76(VAR67[1]),
.VAR144(VAR115[32*1 +:32]),
.VAR4(VAR50[31*1 +:31]),
.VAR179(VAR138[VAR45*1 +:VAR45]),
.VAR236(VAR30[1]),
.VAR121(VAR162[1]),
.VAR64(VAR20[1]),
.VAR235(VAR186[1]),
.VAR154(VAR7[1]),
.VAR171(VAR209[1]),
.VAR62(VAR99[32*1 +:32]),
.VAR178(VAR183[31*1 +:31]),
.VAR104(VAR37[VAR45*1 +:VAR45]),
.VAR10(VAR196[1]),
.VAR102(VAR31[1]));
VAR41
VAR170
(.VAR163(VAR69),
.VAR150(VAR139), .VAR180(VAR173[2]),
.VAR226(VAR249[2]),
.VAR185(VAR28[2]),
.VAR76(VAR67[2]),
.VAR144(VAR115[32*2 +:32]),
.VAR4(VAR50[31*2 +:31]),
.VAR179(VAR138[VAR45*2 +:VAR45]),
.VAR236(VAR30[2]),
.VAR121(VAR162[2]),
.VAR64(VAR20[2]),
.VAR235(VAR186[2]),
.VAR154(VAR7[2]),
.VAR171(VAR209[2]),
.VAR62(VAR99[32*2 +:32]),
.VAR178(VAR183[31*2 +:31]),
.VAR104(VAR37[VAR45*2 +:VAR45]),
.VAR10(VAR196[2]),
.VAR102(VAR31[2]));
VAR41
VAR221
(.VAR163(VAR151),
.VAR150(VAR139), .VAR180(VAR173[3]),
.VAR226(VAR249[3]),
.VAR185(VAR28[3]),
.VAR76(VAR67[3]),
.VAR144(VAR115[32*3 +:32]),
.VAR4(VAR50[31*3 +:31]),
.VAR179(VAR138[VAR45*3 +:VAR45]),
.VAR236(VAR30[3]),
.VAR121(VAR162[3]),
.VAR64(VAR20[3]),
.VAR235(VAR186[3]),
.VAR154(VAR7[3]),
.VAR171(VAR209[3]),
.VAR62(VAR99[32*3 +:32]),
.VAR178(VAR183[31*3 +:31]),
.VAR104(VAR37[VAR45*3 +:VAR45]),
.VAR10(VAR196[3]),
.VAR102(VAR31[3]));
VAR41
VAR140
(.VAR163(VAR85),
.VAR150(VAR139), .VAR180(VAR173[4]),
.VAR226(VAR249[4]),
.VAR185(VAR28[4]),
.VAR76(VAR67[4]),
.VAR144(VAR115[32*4 +:32]),
.VAR4(VAR50[31*4 +:31]),
.VAR179(VAR138[VAR45*4 +:VAR45]),
.VAR236(VAR30[4]),
.VAR121(VAR162[4]),
.VAR64(VAR20[4]),
.VAR235(VAR186[4]),
.VAR154(VAR7[4]),
.VAR171(VAR209[4]),
.VAR62(VAR99[32*4 +:32]),
.VAR178(VAR183[31*4 +:31]),
.VAR104(VAR37[VAR45*4 +:VAR45]),
.VAR10(VAR196[4]),
.VAR102(VAR31[4]));
VAR41
VAR248
(.VAR163(VAR14),
.VAR150(VAR139), .VAR180(VAR173[5]),
.VAR226(VAR249[5]),
.VAR185(VAR28[5]),
.VAR76(VAR67[5]),
.VAR144(VAR115[32*5 +:32]),
.VAR4(VAR50[31*5 +:31]),
.VAR179(VAR138[VAR45*5 +:VAR45]),
.VAR236(VAR30[5]),
.VAR121(VAR162[5]),
.VAR64(VAR20[5]),
.VAR235(VAR186[5]),
.VAR154(VAR7[5]),
.VAR171(VAR209[5]),
.VAR62(VAR99[32*5 +:32]),
.VAR178(VAR183[31*5 +:31]),
.VAR104(VAR37[VAR45*5 +:VAR45]),
.VAR10(VAR196[5]),
.VAR102(VAR31[5]));
VAR41
VAR23
(.VAR163(VAR203),
.VAR150(VAR139), .VAR180(VAR173[6]),
.VAR226(VAR249[6]),
.VAR185(VAR28[6]),
.VAR76(VAR67[6]),
.VAR144(VAR115[32*6 +:32]),
.VAR4(VAR50[31*6 +:31]),
.VAR179(VAR138[VAR45*6 +:VAR45]),
.VAR236(VAR30[6]),
.VAR121(VAR162[6]),
.VAR64(VAR20[6]),
.VAR235(VAR186[6]),
.VAR154(VAR7[6]),
.VAR171(VAR209[6]),
.VAR62(VAR99[32*6 +:32]),
.VAR178(VAR183[31*6 +:31]),
.VAR104(VAR37[VAR45*6 +:VAR45]),
.VAR10(VAR196[6]),
.VAR102(VAR31[6]));
VAR41
VAR126
(.VAR163(VAR131),
.VAR150(VAR139), .VAR180(VAR173[7]),
.VAR226(VAR249[7]),
.VAR185(VAR28[7]),
.VAR76(VAR67[7]),
.VAR144(VAR115[32*7 +:32]),
.VAR4(VAR50[31*7 +:31]),
.VAR179(VAR138[VAR45*7 +:VAR45]),
.VAR236(VAR30[7]),
.VAR121(VAR162[7]),
.VAR64(VAR20[7]),
.VAR235(VAR186[7]),
.VAR154(VAR7[7]),
.VAR171(VAR209[7]),
.VAR62(VAR99[32*7 +:32]),
.VAR178(VAR183[31*7 +:31]),
.VAR104(VAR37[VAR45*7 +:VAR45]),
.VAR10(VAR196[7]),
.VAR102(VAR31[7]));
VAR41
VAR46
(.VAR163(VAR204),
.VAR150(VAR139), .VAR180(VAR173[8]),
.VAR226(VAR249[8]),
.VAR185(VAR28[8]),
.VAR76(VAR67[8]),
.VAR144(VAR115[32*8 +:32]),
.VAR4(VAR50[31*8 +:31]),
.VAR179(VAR138[VAR45*8 +:VAR45]),
.VAR236(VAR30[8]),
.VAR121(VAR162[8]),
.VAR64(VAR20[8]),
.VAR235(VAR186[8]),
.VAR154(VAR7[8]),
.VAR171(VAR209[8]),
.VAR62(VAR99[32*8 +:32]),
.VAR178(VAR183[31*8 +:31]),
.VAR104(VAR37[VAR45*8 +:VAR45]),
.VAR10(VAR196[8]),
.VAR102(VAR31[8]));
VAR41
VAR82
(.VAR163(VAR253),
.VAR150(VAR139), .VAR180(VAR173[9]),
.VAR226(VAR249[9]),
.VAR185(VAR28[9]),
.VAR76(VAR67[9]),
.VAR144(VAR115[32*9 +:32]),
.VAR4(VAR50[31*9 +:31]),
.VAR179(VAR138[VAR45*9 +:VAR45]),
.VAR236(VAR30[9]),
.VAR121(VAR162[9]),
.VAR64(VAR20[9]),
.VAR235(VAR186[9]),
.VAR154(VAR7[9]),
.VAR171(VAR209[9]),
.VAR62(VAR99[32*9 +:32]),
.VAR178(VAR183[31*9 +:31]),
.VAR104(VAR37[VAR45*9 +:VAR45]),
.VAR10(VAR196[9]),
.VAR102(VAR31[9]));
VAR41
VAR251
(.VAR163(VAR22),
.VAR150(VAR139), .VAR180(VAR173[10]),
.VAR226(VAR249[10]),
.VAR185(VAR28[10]),
.VAR76(VAR67[10]),
.VAR144(VAR115[32*10 +:32]),
.VAR4(VAR50[31*10 +:31]),
.VAR179(VAR138[VAR45*10 +:VAR45]),
.VAR236(VAR30[10]),
.VAR121(VAR162[10]),
.VAR64(VAR20[10]),
.VAR235(VAR186[10]),
.VAR154(VAR7[10]),
.VAR171(VAR209[10]),
.VAR62(VAR99[32*10 +:32]),
.VAR178(VAR183[31*10 +:31]),
.VAR104(VAR37[VAR45*10 +:VAR45]),
.VAR10(VAR196[10]),
.VAR102(VAR31[10]));
VAR41
VAR157
(.VAR163(VAR234),
.VAR150(VAR139), .VAR180(VAR173[11]),
.VAR226(VAR249[11]),
.VAR185(VAR28[11]),
.VAR76(VAR67[11]),
.VAR144(VAR115[32*11 +:32]),
.VAR4(VAR50[31*11 +:31]),
.VAR179(VAR138[VAR45*11 +:VAR45]),
.VAR236(VAR30[11]),
.VAR121(VAR162[11]),
.VAR64(VAR20[11]),
.VAR235(VAR186[11]),
.VAR154(VAR7[11]),
.VAR171(VAR209[11]),
.VAR62(VAR99[32*11 +:32]),
.VAR178(VAR183[31*11 +:31]),
.VAR104(VAR37[VAR45*11 +:VAR45]),
.VAR10(VAR196[11]),
.VAR102(VAR31[11]));
endmodule | bsd-3-clause |
google/skywater-pdk-libs-sky130_fd_sc_ms | cells/a211o/sky130_fd_sc_ms__a211o.pp.blackbox.v | 1,389 | module MODULE1 (
VAR9 ,
VAR3 ,
VAR7 ,
VAR2 ,
VAR4 ,
VAR1,
VAR8,
VAR6 ,
VAR5
);
output VAR9 ;
input VAR3 ;
input VAR7 ;
input VAR2 ;
input VAR4 ;
input VAR1;
input VAR8;
input VAR6 ;
input VAR5 ;
endmodule | apache-2.0 |
tmatsuya/milkymist-ml401 | cores/lm32/rtl/lm32_load_store_unit.v | 31,667 | module MODULE1 (
VAR128,
VAR62,
VAR63,
VAR84,
VAR74,
VAR158,
VAR7,
VAR78,
VAR163,
VAR153,
VAR131,
VAR69,
VAR14,
VAR35,
VAR68,
VAR109,
VAR157,
VAR83,
VAR92,
VAR4,
VAR70,
VAR166,
VAR86,
VAR9,
VAR47,
VAR148,
VAR12,
VAR5,
VAR150,
VAR164,
VAR37,
VAR28,
VAR143,
VAR29,
VAR97,
VAR23,
VAR59,
VAR27,
VAR80,
VAR66,
VAR100,
VAR132,
VAR1,
VAR116,
VAR19
);
parameter VAR106 = 1; parameter VAR22 = 512; parameter VAR31 = 16; parameter VAR95 = 0; parameter VAR91 = 0;
localparam VAR8 = VAR31 == 4 ? 1 : VAR50(VAR31)-1-2;
localparam VAR114 = 2;
localparam VAR17 = (VAR114+VAR8-1);
input VAR128; input VAR62;
input VAR63; input VAR84; input VAR74; input VAR158; input VAR7; input VAR78;
input [VAR3] VAR163; input [VAR3] VAR153; input [VAR3] VAR131; input [1:0] VAR69; input VAR14; input VAR35; input VAR68; input VAR109; input VAR157; input VAR83; input VAR92; input [VAR40] VAR4;
input VAR70; VAR38
input [VAR3] VAR166; VAR38
input [VAR3] VAR86; input VAR9; input VAR47; input VAR148;
output VAR12; wire VAR12;
output VAR5; wire VAR5;
output VAR150; wire VAR150;
output VAR164;
wire VAR164;
output VAR37; wire [VAR3] VAR37;
output [VAR3] VAR28; wire [VAR3] VAR28;
output VAR143; wire VAR143;
output VAR29; wire VAR29;
output [VAR3] VAR97; reg [VAR3] VAR97;
output VAR23; reg VAR23;
output [VAR3] VAR59; reg [VAR3] VAR59;
output [VAR3] VAR27; reg [VAR3] VAR27;
output VAR80; reg VAR80;
output [VAR53] VAR66; reg [VAR53] VAR66;
output VAR100; reg VAR100;
output VAR132; reg VAR132;
output [VAR138] VAR1; reg [VAR138] VAR1;
output VAR116; reg VAR116;
output [VAR110] VAR19; wire [VAR110] VAR19;
reg [VAR40] VAR127;
reg [VAR40] VAR149;
reg VAR15;
reg VAR52;
reg [VAR3] VAR142;
reg [VAR3] VAR64;
reg [VAR53] VAR151;
reg [VAR53] VAR34;
wire [VAR3] VAR161;
reg [VAR3] VAR112;
wire VAR13; reg VAR133;
wire [VAR3] VAR25; wire [VAR3] VAR44; reg VAR82; wire [VAR138] VAR147; wire [VAR138] VAR36; wire VAR2; wire [VAR3] VAR101; VAR38
wire VAR162; reg VAR79;
reg VAR136; reg [VAR3] VAR115; wire [VAR3] VAR156; wire [VAR3] VAR55; wire [VAR3] VAR57; VAR38
wire VAR61; VAR16 VAR73
wire VAR139; reg VAR159;
reg VAR134;
reg [VAR3] VAR144; reg VAR146;
VAR140
.VAR75 (VAR120),
.VAR87 (VAR89/4-VAR67/4+1),
.VAR71 (VAR121(VAR89/4-VAR67/4+1)),
.VAR96 (VAR43),
.VAR88 (VAR89/4-VAR67/4+1),
.VAR20 (VAR121(VAR89/4-VAR67/4+1)),
.VAR99 (VAR43),
.VAR102 ("VAR160"),
.VAR65 ("VAR160"),
.VAR33 ("enable"),
.VAR145 ("sync"),
.VAR117 (VAR76),
.VAR94 (VAR125),
.VAR165 ("VAR140")
)
VAR51 (
.VAR113 (VAR128),
.VAR111 (VAR128),
.VAR118 (VAR62),
.VAR155 (VAR62),
.VAR103 ({32{1'b0}}),
.VAR90 (VAR57),
.VAR72 (VAR153[(VAR50(VAR89/4-VAR67/4+1)-1)+2-1:2]),
.VAR167 (VAR131[(VAR50(VAR89/4-VAR67/4+1)-1)+2-1:2]),
.VAR124 (!VAR84),
.VAR60 (!VAR74),
.VAR18 (VAR26),
.VAR104 (VAR83 & VAR79),
.VAR24 (VAR156),
.VAR56 ()
);
always @(posedge VAR128 VAR46)
if (VAR62 == VAR126)
begin
VAR136 <= VAR26;
VAR115 <= 0;
end
else
begin
if (VAR84 == VAR26)
VAR115 <= VAR57;
if ( (VAR74 == VAR26)
&& (VAR84 == VAR26)
&& (VAR83 == VAR126)
&& ( (VAR14 == VAR126)
|| (VAR35 == VAR126)
)
&& (VAR153[(VAR43-1):2] == VAR131[(VAR43-1):2])
)
VAR136 <= VAR126;
end
else
if ( (VAR136 == VAR126)
&& (VAR84 == VAR26)
)
VAR136 <= VAR26;
end
assign VAR55 = VAR136 ? VAR115 : VAR156;
VAR130 #(
.VAR106 (VAR106),
.VAR22 (VAR22),
.VAR31 (VAR31),
.VAR95 (VAR95),
.VAR91 (VAR91)
) VAR154 (
.VAR128 (VAR128),
.VAR62 (VAR62),
.VAR63 (VAR63),
.VAR84 (VAR84),
.VAR74 (VAR74),
.VAR108 (VAR153),
.VAR77 (VAR131),
.VAR157 (VAR157 & VAR133),
.VAR83 (VAR83 & VAR133),
.VAR32 (VAR64),
.VAR54 (VAR34 & {4{VAR133}}),
.VAR10 (VAR82),
.VAR48 (VAR144),
.VAR70 (VAR70),
.VAR49 (VAR150),
.VAR11 (VAR5),
.VAR135 (VAR12),
.VAR119 (VAR44),
.VAR152 (VAR164),
.VAR137 (VAR25)
);
assign VAR162 = (VAR153 >= VAR67)
&& (VAR153 <= VAR89);
assign VAR139 = (VAR153 >= VAR93)
&& (VAR153 <= VAR122);
assign VAR13 = (VAR153 >= VAR129)
&& (VAR153 <= VAR41)
&& (VAR162 == VAR26)
&& (VAR139 == VAR26)
;
assign VAR61 = VAR126
&& !VAR13
&& !VAR162
&& !VAR139
;
always @
begin
casez ({VAR4, VAR153[1:0]})
{VAR39, 2'b11}: VAR151 = 4'b0001;
{VAR39, 2'b10}: VAR151 = 4'b0010;
{VAR39, 2'b01}: VAR151 = 4'b0100;
{VAR39, 2'b00}: VAR151 = 4'b1000;
{VAR81, 2'b1?}: VAR151 = 4'b0011;
{VAR81, 2'b0?}: VAR151 = 4'b1100;
{VAR123, 2'VAR42??}: VAR151 = 4'b1111;
default: VAR151 = 4'VAR58;
endcase
end
assign VAR57[VAR107] = VAR34[0] ? VAR64[VAR107] : VAR55[VAR107];
assign VAR57[VAR85] = VAR34[1] ? VAR64[VAR85] : VAR55[VAR85];
assign VAR57[VAR30] = VAR34[2] ? VAR64[VAR30] : VAR55[VAR30];
assign VAR57[VAR45] = VAR34[3] ? VAR64[VAR45] : VAR55[VAR45];
assign VAR37[VAR107] = VAR34[0] ? VAR64[VAR107] : VAR166[VAR107];
assign VAR37[VAR85] = VAR34[1] ? VAR64[VAR85] : VAR166[VAR85];
assign VAR37[VAR30] = VAR34[2] ? VAR64[VAR30] : VAR166[VAR30];
assign VAR37[VAR45] = VAR34[3] ? VAR64[VAR45] : VAR166[VAR45];
assign VAR28 = ((VAR159 == VAR126) && (VAR83 == VAR126))
? VAR131
: VAR153;
assign VAR143 = (VAR159 == VAR126)
&& (VAR83 == VAR126);
assign VAR29 = (VAR139 == VAR126)
&& (VAR109 == VAR126);
assign VAR161 = VAR134 == VAR126
? VAR144
: VAR79 == VAR126
? VAR55
: VAR159 == VAR126
? VAR166
: VAR25;
assign VAR161 = VAR134 == VAR126
? VAR144
: VAR79 == VAR126
? VAR55
: VAR25;
assign VAR161 = VAR134 == VAR126
? VAR144
: VAR159 == VAR126
? VAR166
: VAR25;
assign VAR161 = VAR134 == VAR126
? VAR144
: VAR25;
assign VAR161 = VAR134 == VAR126
? VAR144
: VAR79 == VAR126
? VAR55
: VAR166;
assign VAR161 = VAR134 == VAR126
? VAR144
: VAR55;
assign VAR161 = VAR134 == VAR126
? VAR144
: VAR166;
assign VAR161 = VAR144;
always @(*)
begin
casez ({VAR149, VAR69[1:0]})
{VAR39, 2'b11}: VAR97 = {{24{VAR52 & VAR112[7]}}, VAR112[7:0]};
{VAR39, 2'b10}: VAR97 = {{24{VAR52 & VAR112[15]}}, VAR112[15:8]};
{VAR39, 2'b01}: VAR97 = {{24{VAR52 & VAR112[23]}}, VAR112[23:16]};
{VAR39, 2'b00}: VAR97 = {{24{VAR52 & VAR112[31]}}, VAR112[31:24]};
{VAR81, 2'b1?}: VAR97 = {{16{VAR52 & VAR112[15]}}, VAR112[15:0]};
{VAR81, 2'b0?}: VAR97 = {{16{VAR52 & VAR112[31]}}, VAR112[31:16]};
{VAR123, 2'VAR42??}: VAR97 = VAR112;
default: VAR97 = {VAR43{1'VAR141}};
endcase
end
assign VAR19 = VAR6;
generate
case (VAR31)
4:
begin
assign VAR147 = VAR98;
assign VAR36 = VAR98;
assign VAR2 = VAR126;
assign VAR101 = {VAR44[VAR43-1:2], 2'b00};
end
8:
begin
assign VAR147 = VAR105;
assign VAR36 = VAR98;
assign VAR2 = (&VAR27[VAR17:VAR114]) == 1'b1;
assign VAR101 = {VAR44[VAR43-1:VAR17+1], {VAR8{1'b0}}, 2'b00};
end
16:
begin
assign VAR147 = VAR105;
assign VAR36 = VAR27[VAR17] == 1'b1 ? VAR98 : VAR105;
assign VAR2 = (&VAR27[VAR17:VAR114]) == 1'b1;
assign VAR101 = {VAR44[VAR43-1:VAR17+1], {VAR8{1'b0}}, 2'b00};
end
endcase
endgenerate
always @(posedge VAR128 VAR46)
begin
if (VAR62 == VAR126)
begin
VAR80 <= VAR26;
VAR100 <= VAR26;
VAR59 <= {VAR43{1'b0}};
VAR27 <= {VAR43{1'b0}};
VAR66 <= {VAR21{VAR26}};
VAR132 <= VAR26;
VAR1 <= VAR98;
VAR116 <= VAR26;
VAR144 <= {VAR43{1'b0}};
VAR146 <= VAR26;
VAR23 <= VAR26;
VAR82 <= VAR26;
end
else
begin
VAR82 <= VAR26;
if (VAR80 == VAR126)
begin
if ((VAR9 == VAR126) || (VAR47 == VAR126))
begin
if ((VAR164 == VAR126) && (!VAR2))
begin
VAR27[VAR17:VAR114] <= VAR27[VAR17:VAR114] + 1'b1;
end
else
begin
VAR80 <= VAR26;
VAR100 <= VAR26;
VAR116 <= VAR26;
end
VAR1 <= VAR36;
VAR82 <= VAR164;
VAR144 <= VAR86;
VAR146 <= !VAR132;
end
if (VAR47 == VAR126)
end
else
begin
if (VAR12 == VAR126)
begin
VAR27 <= VAR101;
VAR80 <= VAR126;
VAR66 <= {VAR43/8{VAR126}};
VAR100 <= VAR126;
VAR132 <= VAR26;
VAR1 <= VAR147;
end
else
if ( (VAR83 == VAR126)
&& (VAR74 == VAR26)
&& (VAR79 == VAR26)
&& (VAR159 == VAR26)
)
begin
VAR59 <= VAR64;
VAR27 <= VAR131;
VAR80 <= VAR126;
VAR66 <= VAR34;
VAR100 <= VAR126;
VAR132 <= VAR126;
VAR1 <= VAR98;
end
else if ( (VAR157 == VAR126)
&& (VAR134 == VAR126)
&& (VAR146 == VAR26)
)
begin
VAR23 <= VAR26;
VAR27 <= VAR131;
VAR80 <= VAR126;
VAR66 <= VAR34;
VAR100 <= VAR126;
VAR132 <= VAR26;
VAR1 <= VAR98;
end
end
if (VAR74 == VAR26)
VAR146 <= VAR26;
if ((VAR68 == VAR126) && (VAR61 == VAR126) && (VAR84 == VAR26))
VAR23 <= VAR126;
if ((VAR7 == VAR126) || (VAR78 == VAR126))
VAR23 <= VAR26;
end
end
always @(posedge VAR128 VAR46)
begin
if (VAR62 == VAR126)
begin
VAR15 <= VAR26;
VAR127 <= 2'b00;
VAR34 <= VAR26;
VAR64 <= {VAR43{1'b0}};
VAR133 <= VAR26;
VAR79 <= VAR26;
VAR159 <= VAR26;
VAR134 <= VAR26;
end
else
begin
if (VAR74 == VAR26)
begin
VAR15 <= VAR92;
VAR127 <= VAR4;
VAR34 <= VAR151;
VAR64 <= VAR142;
VAR133 <= VAR13;
VAR79 <= VAR162;
VAR159 <= VAR139;
VAR134 <= VAR61;
end
end
end
always @(posedge VAR128 VAR46)
begin
if (VAR62 == VAR126)
begin
VAR149 <= 2'b00;
VAR112 <= {VAR43{1'b0}};
VAR52 <= VAR26;
end
else
begin
VAR149 <= VAR127;
VAR112 <= VAR161;
VAR52 <= VAR15;
end
end
always @(posedge VAR128)
begin
if (((VAR157 == VAR126) || (VAR83 == VAR126)) && (VAR74 == VAR26))
begin
if ((VAR127 === VAR81) && (VAR131[0] !== 1'b0))
if ((VAR127 === VAR123) && (VAR131[1:0] !== 2'b00))
end
end
endmodule | lgpl-3.0 |
r2t2sdr/r2t2 | fpga/modules/adi_hdl/library/axi_ad9152/axi_ad9152_channel.v | 21,634 | module MODULE1 (
VAR53,
VAR60,
VAR37,
VAR79,
VAR22,
VAR41,
VAR5,
VAR77,
VAR17,
VAR63,
VAR8,
VAR12,
VAR14,
VAR51,
VAR29,
VAR43,
VAR16);
parameter VAR87 = 32'h0;
parameter VAR70 = 0;
input VAR53;
input VAR60;
output VAR37;
output [63:0] VAR79;
input [63:0] VAR22;
input VAR41;
input VAR5;
input VAR77;
input VAR17;
input VAR63;
input [13:0] VAR8;
input [31:0] VAR12;
output VAR14;
input VAR51;
input [13:0] VAR29;
output [31:0] VAR43;
output VAR16;
reg VAR37 = 'd0;
reg [63:0] VAR79 = 'd0;
reg [63:0] VAR69 = 'd0;
reg [63:0] VAR86 = 'd0;
reg [63:0] VAR3 = 'd0;
reg [63:0] VAR32 = 'd0;
reg [15:0] VAR72 = 'd0;
reg [15:0] VAR11 = 'd0;
reg [15:0] VAR55 = 'd0;
reg [15:0] VAR65 = 'd0;
reg [15:0] VAR47 = 'd0;
reg [15:0] VAR58 = 'd0;
reg [15:0] VAR71 = 'd0;
reg [15:0] VAR33 = 'd0;
reg [15:0] VAR45 = 'd0;
reg [15:0] VAR73 = 'd0;
reg [63:0] VAR67 = 'd0;
wire [15:0] VAR20;
wire [15:0] VAR7;
wire [15:0] VAR13;
wire [15:0] VAR54;
wire [15:0] VAR59;
wire [15:0] VAR18;
wire [15:0] VAR6;
wire [15:0] VAR9;
wire [15:0] VAR2;
wire [15:0] VAR80;
wire [15:0] VAR61;
wire [15:0] VAR25;
wire [ 3:0] VAR46;
function [63:0] VAR21;
input [63:0] din;
reg [63:0] dout;
begin
dout[63] = din[ 7] ^ din[ 6];
dout[62] = din[ 6] ^ din[ 5];
dout[61] = din[ 5] ^ din[ 4];
dout[60] = din[ 4] ^ din[ 3];
dout[59] = din[ 3] ^ din[ 2];
dout[58] = din[ 2] ^ din[ 1];
dout[57] = din[ 1] ^ din[ 0];
dout[56] = din[ 0] ^ din[ 7] ^ din[ 6];
dout[55] = din[ 7] ^ din[ 5];
dout[54] = din[ 6] ^ din[ 4];
dout[53] = din[ 5] ^ din[ 3];
dout[52] = din[ 4] ^ din[ 2];
dout[51] = din[ 3] ^ din[ 1];
dout[50] = din[ 2] ^ din[ 0];
dout[49] = din[ 1] ^ din[ 7] ^ din[ 6];
dout[48] = din[ 0] ^ din[ 6] ^ din[ 5];
dout[47] = din[ 7] ^ din[ 5] ^ din[ 6] ^ din[ 4];
dout[46] = din[ 6] ^ din[ 4] ^ din[ 5] ^ din[ 3];
dout[45] = din[ 5] ^ din[ 3] ^ din[ 4] ^ din[ 2];
dout[44] = din[ 4] ^ din[ 2] ^ din[ 3] ^ din[ 1];
dout[43] = din[ 3] ^ din[ 1] ^ din[ 2] ^ din[ 0];
dout[42] = din[ 2] ^ din[ 0] ^ din[ 1] ^ din[ 7] ^ din[ 6];
dout[41] = din[ 1] ^ din[ 7] ^ din[ 0] ^ din[ 5];
dout[40] = din[ 0] ^ din[ 7] ^ din[ 4];
dout[39] = din[ 7] ^ din[ 3];
dout[38] = din[ 6] ^ din[ 2];
dout[37] = din[ 5] ^ din[ 1];
dout[36] = din[ 4] ^ din[ 0];
dout[35] = din[ 3] ^ din[ 7] ^ din[ 6];
dout[34] = din[ 2] ^ din[ 6] ^ din[ 5];
dout[33] = din[ 1] ^ din[ 5] ^ din[ 4];
dout[32] = din[ 0] ^ din[ 4] ^ din[ 3];
dout[31] = din[ 7] ^ din[ 3] ^ din[ 6] ^ din[ 2];
dout[30] = din[ 6] ^ din[ 2] ^ din[ 5] ^ din[ 1];
dout[29] = din[ 5] ^ din[ 1] ^ din[ 4] ^ din[ 0];
dout[28] = din[ 4] ^ din[ 0] ^ din[ 3] ^ din[ 7] ^ din[ 6];
dout[27] = din[ 3] ^ din[ 7] ^ din[ 2] ^ din[ 5];
dout[26] = din[ 2] ^ din[ 6] ^ din[ 1] ^ din[ 4];
dout[25] = din[ 1] ^ din[ 5] ^ din[ 0] ^ din[ 3];
dout[24] = din[ 0] ^ din[ 4] ^ din[ 7] ^ din[ 6] ^ din[ 2];
dout[23] = din[ 7] ^ din[ 3] ^ din[ 5] ^ din[ 1];
dout[22] = din[ 6] ^ din[ 2] ^ din[ 4] ^ din[ 0];
dout[21] = din[ 5] ^ din[ 1] ^ din[ 3] ^ din[ 7] ^ din[ 6];
dout[20] = din[ 4] ^ din[ 0] ^ din[ 6] ^ din[ 2] ^ din[ 5];
dout[19] = din[ 3] ^ din[ 7] ^ din[ 5] ^ din[ 6] ^ din[ 1] ^ din[ 4];
dout[18] = din[ 2] ^ din[ 6] ^ din[ 4] ^ din[ 5] ^ din[ 0] ^ din[ 3];
dout[17] = din[ 1] ^ din[ 5] ^ din[ 3] ^ din[ 4] ^ din[ 7] ^ din[ 6] ^ din[ 2];
dout[16] = din[ 0] ^ din[ 4] ^ din[ 6] ^ din[ 2] ^ din[ 3] ^ din[ 5] ^ din[ 1];
dout[15] = din[ 7] ^ din[ 3] ^ din[ 5] ^ din[ 1] ^ din[ 6] ^ din[ 2] ^ din[ 4] ^ din[ 0];
dout[14] = din[ 2] ^ din[ 4] ^ din[ 0] ^ din[ 5] ^ din[ 1] ^ din[ 3] ^ din[ 7];
dout[13] = din[ 1] ^ din[ 3] ^ din[ 7] ^ din[ 4] ^ din[ 0] ^ din[ 2];
dout[12] = din[ 0] ^ din[ 2] ^ din[ 3] ^ din[ 7] ^ din[ 1];
dout[11] = din[ 7] ^ din[ 1] ^ din[ 2] ^ din[ 0];
dout[10] = din[ 0] ^ din[ 1] ^ din[ 7];
dout[ 9] = din[ 7] ^ din[ 0];
dout[ 8] = din[ 7];
dout[ 7] = din[ 6];
dout[ 6] = din[ 5];
dout[ 5] = din[ 4];
dout[ 4] = din[ 3];
dout[ 3] = din[ 2];
dout[ 2] = din[ 1];
dout[ 1] = din[ 0];
dout[ 0] = din[ 7] ^ din[ 6];
VAR21 = dout;
end
endfunction
function [63:0] VAR78;
input [63:0] din;
reg [63:0] dout;
begin
dout[63] = din[15] ^ din[14];
dout[62] = din[14] ^ din[13];
dout[61] = din[13] ^ din[12];
dout[60] = din[12] ^ din[11];
dout[59] = din[11] ^ din[10];
dout[58] = din[10] ^ din[ 9];
dout[57] = din[ 9] ^ din[ 8];
dout[56] = din[ 8] ^ din[ 7];
dout[55] = din[ 7] ^ din[ 6];
dout[54] = din[ 6] ^ din[ 5];
dout[53] = din[ 5] ^ din[ 4];
dout[52] = din[ 4] ^ din[ 3];
dout[51] = din[ 3] ^ din[ 2];
dout[50] = din[ 2] ^ din[ 1];
dout[49] = din[ 1] ^ din[ 0];
dout[48] = din[ 0] ^ din[15] ^ din[14];
dout[47] = din[15] ^ din[13];
dout[46] = din[14] ^ din[12];
dout[45] = din[13] ^ din[11];
dout[44] = din[12] ^ din[10];
dout[43] = din[11] ^ din[ 9];
dout[42] = din[10] ^ din[ 8];
dout[41] = din[ 9] ^ din[ 7];
dout[40] = din[ 8] ^ din[ 6];
dout[39] = din[ 7] ^ din[ 5];
dout[38] = din[ 6] ^ din[ 4];
dout[37] = din[ 5] ^ din[ 3];
dout[36] = din[ 4] ^ din[ 2];
dout[35] = din[ 3] ^ din[ 1];
dout[34] = din[ 2] ^ din[ 0];
dout[33] = din[ 1] ^ din[15] ^ din[14];
dout[32] = din[ 0] ^ din[14] ^ din[13];
dout[31] = din[15] ^ din[13] ^ din[14] ^ din[12];
dout[30] = din[14] ^ din[12] ^ din[13] ^ din[11];
dout[29] = din[13] ^ din[11] ^ din[12] ^ din[10];
dout[28] = din[12] ^ din[10] ^ din[11] ^ din[ 9];
dout[27] = din[11] ^ din[ 9] ^ din[10] ^ din[ 8];
dout[26] = din[10] ^ din[ 8] ^ din[ 9] ^ din[ 7];
dout[25] = din[ 9] ^ din[ 7] ^ din[ 8] ^ din[ 6];
dout[24] = din[ 8] ^ din[ 6] ^ din[ 7] ^ din[ 5];
dout[23] = din[ 7] ^ din[ 5] ^ din[ 6] ^ din[ 4];
dout[22] = din[ 6] ^ din[ 4] ^ din[ 5] ^ din[ 3];
dout[21] = din[ 5] ^ din[ 3] ^ din[ 4] ^ din[ 2];
dout[20] = din[ 4] ^ din[ 2] ^ din[ 3] ^ din[ 1];
dout[19] = din[ 3] ^ din[ 1] ^ din[ 2] ^ din[ 0];
dout[18] = din[ 2] ^ din[ 0] ^ din[ 1] ^ din[15] ^ din[14];
dout[17] = din[ 1] ^ din[15] ^ din[ 0] ^ din[13];
dout[16] = din[ 0] ^ din[15] ^ din[12];
dout[15] = din[15] ^ din[11];
dout[14] = din[14] ^ din[10];
dout[13] = din[13] ^ din[ 9];
dout[12] = din[12] ^ din[ 8];
dout[11] = din[11] ^ din[ 7];
dout[10] = din[10] ^ din[ 6];
dout[ 9] = din[ 9] ^ din[ 5];
dout[ 8] = din[ 8] ^ din[ 4];
dout[ 7] = din[ 7] ^ din[ 3];
dout[ 6] = din[ 6] ^ din[ 2];
dout[ 5] = din[ 5] ^ din[ 1];
dout[ 4] = din[ 4] ^ din[ 0];
dout[ 3] = din[ 3] ^ din[15] ^ din[14];
dout[ 2] = din[ 2] ^ din[14] ^ din[13];
dout[ 1] = din[ 1] ^ din[13] ^ din[12];
dout[ 0] = din[ 0] ^ din[12] ^ din[11];
VAR78 = dout;
end
endfunction
function [63:0] VAR52;
input [63:0] din;
reg [63:0] dout;
begin
dout[63] = din[23] ^ din[18];
dout[62] = din[22] ^ din[17];
dout[61] = din[21] ^ din[16];
dout[60] = din[20] ^ din[15];
dout[59] = din[19] ^ din[14];
dout[58] = din[18] ^ din[13];
dout[57] = din[17] ^ din[12];
dout[56] = din[16] ^ din[11];
dout[55] = din[15] ^ din[10];
dout[54] = din[14] ^ din[ 9];
dout[53] = din[13] ^ din[ 8];
dout[52] = din[12] ^ din[ 7];
dout[51] = din[11] ^ din[ 6];
dout[50] = din[10] ^ din[ 5];
dout[49] = din[ 9] ^ din[ 4];
dout[48] = din[ 8] ^ din[ 3];
dout[47] = din[ 7] ^ din[ 2];
dout[46] = din[ 6] ^ din[ 1];
dout[45] = din[ 5] ^ din[ 0];
dout[44] = din[ 4] ^ din[23] ^ din[18];
dout[43] = din[ 3] ^ din[22] ^ din[17];
dout[42] = din[ 2] ^ din[21] ^ din[16];
dout[41] = din[ 1] ^ din[20] ^ din[15];
dout[40] = din[ 0] ^ din[19] ^ din[14];
dout[39] = din[23] ^ din[13];
dout[38] = din[22] ^ din[12];
dout[37] = din[21] ^ din[11];
dout[36] = din[20] ^ din[10];
dout[35] = din[19] ^ din[ 9];
dout[34] = din[18] ^ din[ 8];
dout[33] = din[17] ^ din[ 7];
dout[32] = din[16] ^ din[ 6];
dout[31] = din[15] ^ din[ 5];
dout[30] = din[14] ^ din[ 4];
dout[29] = din[13] ^ din[ 3];
dout[28] = din[12] ^ din[ 2];
dout[27] = din[11] ^ din[ 1];
dout[26] = din[10] ^ din[ 0];
dout[25] = din[ 9] ^ din[23] ^ din[18];
dout[24] = din[ 8] ^ din[22] ^ din[17];
dout[23] = din[ 7] ^ din[21] ^ din[16];
dout[22] = din[ 6] ^ din[20] ^ din[15];
dout[21] = din[ 5] ^ din[19] ^ din[14];
dout[20] = din[ 4] ^ din[18] ^ din[13];
dout[19] = din[ 3] ^ din[17] ^ din[12];
dout[18] = din[ 2] ^ din[16] ^ din[11];
dout[17] = din[ 1] ^ din[15] ^ din[10];
dout[16] = din[ 0] ^ din[14] ^ din[ 9];
dout[15] = din[23] ^ din[13] ^ din[18] ^ din[ 8];
dout[14] = din[22] ^ din[12] ^ din[17] ^ din[ 7];
dout[13] = din[21] ^ din[11] ^ din[16] ^ din[ 6];
dout[12] = din[20] ^ din[10] ^ din[15] ^ din[ 5];
dout[11] = din[19] ^ din[ 9] ^ din[14] ^ din[ 4];
dout[10] = din[18] ^ din[ 8] ^ din[13] ^ din[ 3];
dout[ 9] = din[17] ^ din[ 7] ^ din[12] ^ din[ 2];
dout[ 8] = din[16] ^ din[ 6] ^ din[11] ^ din[ 1];
dout[ 7] = din[15] ^ din[ 5] ^ din[10] ^ din[ 0];
dout[ 6] = din[14] ^ din[ 4] ^ din[ 9] ^ din[23] ^ din[18];
dout[ 5] = din[13] ^ din[ 3] ^ din[ 8] ^ din[22] ^ din[17];
dout[ 4] = din[12] ^ din[ 2] ^ din[ 7] ^ din[21] ^ din[16];
dout[ 3] = din[11] ^ din[ 1] ^ din[ 6] ^ din[20] ^ din[15];
dout[ 2] = din[10] ^ din[ 0] ^ din[ 5] ^ din[19] ^ din[14];
dout[ 1] = din[ 9] ^ din[23] ^ din[ 4] ^ din[13];
dout[ 0] = din[ 8] ^ din[22] ^ din[ 3] ^ din[12];
VAR52 = dout;
end
endfunction
function [63:0] VAR68;
input [63:0] din;
reg [63:0] dout;
begin
dout[63] = din[31] ^ din[28];
dout[62] = din[30] ^ din[27];
dout[61] = din[29] ^ din[26];
dout[60] = din[28] ^ din[25];
dout[59] = din[27] ^ din[24];
dout[58] = din[26] ^ din[23];
dout[57] = din[25] ^ din[22];
dout[56] = din[24] ^ din[21];
dout[55] = din[23] ^ din[20];
dout[54] = din[22] ^ din[19];
dout[53] = din[21] ^ din[18];
dout[52] = din[20] ^ din[17];
dout[51] = din[19] ^ din[16];
dout[50] = din[18] ^ din[15];
dout[49] = din[17] ^ din[14];
dout[48] = din[16] ^ din[13];
dout[47] = din[15] ^ din[12];
dout[46] = din[14] ^ din[11];
dout[45] = din[13] ^ din[10];
dout[44] = din[12] ^ din[ 9];
dout[43] = din[11] ^ din[ 8];
dout[42] = din[10] ^ din[ 7];
dout[41] = din[ 9] ^ din[ 6];
dout[40] = din[ 8] ^ din[ 5];
dout[39] = din[ 7] ^ din[ 4];
dout[38] = din[ 6] ^ din[ 3];
dout[37] = din[ 5] ^ din[ 2];
dout[36] = din[ 4] ^ din[ 1];
dout[35] = din[ 3] ^ din[ 0];
dout[34] = din[ 2] ^ din[31] ^ din[28];
dout[33] = din[ 1] ^ din[30] ^ din[27];
dout[32] = din[ 0] ^ din[29] ^ din[26];
dout[31] = din[31] ^ din[25];
dout[30] = din[30] ^ din[24];
dout[29] = din[29] ^ din[23];
dout[28] = din[28] ^ din[22];
dout[27] = din[27] ^ din[21];
dout[26] = din[26] ^ din[20];
dout[25] = din[25] ^ din[19];
dout[24] = din[24] ^ din[18];
dout[23] = din[23] ^ din[17];
dout[22] = din[22] ^ din[16];
dout[21] = din[21] ^ din[15];
dout[20] = din[20] ^ din[14];
dout[19] = din[19] ^ din[13];
dout[18] = din[18] ^ din[12];
dout[17] = din[17] ^ din[11];
dout[16] = din[16] ^ din[10];
dout[15] = din[15] ^ din[ 9];
dout[14] = din[14] ^ din[ 8];
dout[13] = din[13] ^ din[ 7];
dout[12] = din[12] ^ din[ 6];
dout[11] = din[11] ^ din[ 5];
dout[10] = din[10] ^ din[ 4];
dout[ 9] = din[ 9] ^ din[ 3];
dout[ 8] = din[ 8] ^ din[ 2];
dout[ 7] = din[ 7] ^ din[ 1];
dout[ 6] = din[ 6] ^ din[ 0];
dout[ 5] = din[ 5] ^ din[31] ^ din[28];
dout[ 4] = din[ 4] ^ din[30] ^ din[27];
dout[ 3] = din[ 3] ^ din[29] ^ din[26];
dout[ 2] = din[ 2] ^ din[28] ^ din[25];
dout[ 1] = din[ 1] ^ din[27] ^ din[24];
dout[ 0] = din[ 0] ^ din[26] ^ din[23];
VAR68 = dout;
end
endfunction
always @(posedge VAR53) begin
VAR37 <= (VAR46 == 4'h2) ? 1'b1 : 1'b0;
case (VAR46)
4'h7: VAR79 <= VAR32;
4'h6: VAR79 <= VAR3;
4'h5: VAR79 <= VAR86;
4'h4: VAR79 <= VAR69;
4'h3: VAR79 <= 64'd0;
4'h2: VAR79 <= VAR22;
4'h1: VAR79 <= { VAR25, VAR61,
VAR25, VAR61};
default: VAR79 <= VAR67;
endcase
end
always @(posedge VAR53) begin
if (VAR41 == 1'b1) begin
VAR69 <= {64{1'd1}};
VAR86 <= {64{1'd1}};
VAR3 <= {64{1'd1}};
VAR32 <= {64{1'd1}};
end else begin
VAR69 <= VAR21(VAR69);
VAR86 <= VAR78(VAR86);
VAR3 <= VAR52(VAR3);
VAR32 <= VAR68(VAR32);
end
end
always @(posedge VAR53) begin
if (VAR41 == 1'b1) begin
VAR72 <= VAR18;
VAR11 <= VAR2;
VAR55 <= VAR72 + VAR6;
VAR65 <= VAR11 + VAR80;
VAR47 <= VAR55 + VAR6;
VAR58 <= VAR65 + VAR80;
VAR71 <= VAR47 + VAR6;
VAR33 <= VAR58 + VAR80;
VAR45 <= {VAR6[13:0], 2'd0};
VAR73 <= {VAR80[13:0], 2'd0};
VAR67 <= 64'd0;
end else begin
VAR72 <= VAR72 + VAR45;
VAR11 <= VAR11 + VAR73;
VAR55 <= VAR55 + VAR45;
VAR65 <= VAR65 + VAR73;
VAR47 <= VAR47 + VAR45;
VAR58 <= VAR58 + VAR73;
VAR71 <= VAR71 + VAR45;
VAR33 <= VAR33 + VAR73;
VAR45 <= VAR45;
VAR73 <= VAR73;
VAR67 <= { VAR54, VAR13,
VAR7, VAR20};
end
end
generate
if (VAR70 == 1) begin
assign VAR20 = 16'd0;
end else begin
VAR75 VAR4 (
.clk (VAR53),
.VAR90 (VAR5),
.VAR40 (VAR72),
.VAR28 (VAR59),
.VAR83 (VAR11),
.VAR19 (VAR9),
.VAR35 (VAR20));
end
endgenerate
generate
if (VAR70 == 1) begin
assign VAR7 = 16'd0;
end else begin
VAR75 VAR84 (
.clk (VAR53),
.VAR90 (VAR5),
.VAR40 (VAR55),
.VAR28 (VAR59),
.VAR83 (VAR65),
.VAR19 (VAR9),
.VAR35 (VAR7));
end
endgenerate
generate
if (VAR70 == 1) begin
assign VAR13 = 16'd0;
end else begin
VAR75 VAR38 (
.clk (VAR53),
.VAR90 (VAR5),
.VAR40 (VAR47),
.VAR28 (VAR59),
.VAR83 (VAR58),
.VAR19 (VAR9),
.VAR35 (VAR13));
end
endgenerate
generate
if (VAR70 == 1) begin
assign VAR54 = 16'd0;
end else begin
VAR75 VAR88 (
.clk (VAR53),
.VAR90 (VAR5),
.VAR40 (VAR71),
.VAR28 (VAR59),
.VAR83 (VAR33),
.VAR19 (VAR9),
.VAR35 (VAR54));
end
endgenerate
VAR49 #(.VAR10(VAR87)) VAR85 (
.VAR53 (VAR53),
.VAR60 (VAR60),
.VAR1 (VAR59),
.VAR56 (VAR18),
.VAR73 (VAR6),
.VAR50 (VAR9),
.VAR64 (VAR2),
.VAR66 (VAR80),
.VAR34 (VAR61),
.VAR74 (VAR25),
.VAR39 (VAR46),
.VAR89 (),
.VAR15 (),
.VAR44 (),
.VAR62 (),
.VAR48 (),
.VAR30 (),
.VAR82 (),
.VAR27 (),
.VAR76 (),
.VAR31 (),
.VAR36 (1'b0),
.VAR24 (1'b1),
.VAR42 (8'd0),
.VAR26 (8'd16),
.VAR81 (8'd16),
.VAR57 (16'd1),
.VAR23 (16'd1),
.VAR77 (VAR77),
.VAR17 (VAR17),
.VAR63 (VAR63),
.VAR8 (VAR8),
.VAR12 (VAR12),
.VAR14 (VAR14),
.VAR51 (VAR51),
.VAR29 (VAR29),
.VAR43 (VAR43),
.VAR16 (VAR16));
endmodule | gpl-3.0 |
tloinuy/opencpi-opencv | opencpi/hdl/prims/bsv/ClockInvToBool.v | 1,678 | module MODULE1(
input VAR12,
input VAR5,
output VAR11);
VAR9#(.VAR4(1'b0)) VAR2 (.VAR7(VAR11), .VAR6(VAR5), .VAR10(1'b1), .VAR8(VAR12), .VAR3(1'b0), .VAR1(1'b0));
endmodule | gpl-2.0 |
vipinkmenon/scas | hw/fpga/source/memory_if/phy_clock_io.v | 4,869 | module MODULE1 #
(
parameter VAR4 = 100, parameter VAR2 = 2, parameter VAR5 = "VAR6", parameter VAR10 = "VAR7", parameter VAR3 = 300.0, parameter VAR8 = "VAR13" )
(
input VAR11, input clk, input rst, output [VAR2-1:0] VAR15, output [VAR2-1:0] VAR14 );
generate
genvar VAR9;
for (VAR9 = 0; VAR9 < VAR2; VAR9 = VAR9 + 1) begin: VAR1
VAR12 #
(
.VAR4 (VAR4),
.VAR5 (VAR5),
.VAR10 (VAR10),
.VAR3 (VAR3),
.VAR8 (VAR8)
)
VAR16
(
.VAR11 (VAR11),
.clk (clk),
.rst (rst),
.VAR15 (VAR15[VAR9]),
.VAR14 (VAR14[VAR9])
);
end
endgenerate
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_hd | cells/clkbuf/sky130_fd_sc_hd__clkbuf.pp.blackbox.v | 1,249 | module MODULE1 (
VAR6 ,
VAR4 ,
VAR1,
VAR5,
VAR3 ,
VAR2
);
output VAR6 ;
input VAR4 ;
input VAR1;
input VAR5;
input VAR3 ;
input VAR2 ;
endmodule | apache-2.0 |
FAST-Switch/fast | projects/SDTS/example/hw-src/ddr2_ctrl_module/ddr2_ctrl_output.v | 6,052 | module MODULE1(
VAR14,
VAR43,
VAR27,
VAR29,
VAR24,
VAR15,
VAR13,
VAR28,
VAR16,
VAR34,
VAR23,
VAR12,
VAR40
);
input VAR14;
input VAR43;
input [31:0] VAR27;
input VAR29;
input VAR24;
input VAR15;
output[127:0] VAR13;
input VAR28;
output[6:0] VAR16;
output VAR34;
input[6:0] VAR23;
input VAR12;
output VAR40;
wire[127:0] VAR13;
wire[6:0] VAR16;
wire VAR40;
reg [9:0]VAR21;
reg [2:0] VAR33;
parameter VAR30 =3'h0,
VAR32 =3'h1,
VAR35 =3'h2,
VAR3 =3'h3;
always@(posedge VAR43 or negedge VAR14)
begin
if(~VAR14)begin
VAR44 <= 1'b0;
VAR21 <= 10'b0;
VAR33 <= VAR30;
end
else begin
case(VAR33)
VAR30:begin
if(VAR29)
begin
VAR39[127:96] <= VAR27;
VAR33 <= VAR32;
VAR44 <= 1'b0;
if(VAR19 == 1'b1)
begin
VAR21 <= VAR21 + 1'b1 - (VAR6<<2);
end
else
begin
VAR21 <= VAR21 + 4'h1;
end
end
else
begin
VAR44 <= 1'b0;
if(VAR19 == 1'b1)
begin
VAR21 <= VAR21 - (VAR6<<2);
end
else
begin
VAR21 <= VAR21;
end
VAR33 <= VAR30;
end
end
VAR32:begin
if(VAR29)
begin
VAR39[95:64] <= VAR27;
VAR33 <= VAR35;
VAR21 <= VAR21 + 4'h1;
end
else
begin
VAR33 <= VAR32;
end
end
VAR35:begin
if(VAR29)
begin
VAR39[63:32] <= VAR27;
VAR33 <= VAR3;
VAR21 <= VAR21 + 4'h1;
end
else
begin
VAR33 <= VAR35;
end
end
VAR3:begin
if(VAR29)
begin
VAR39[31:0] <= VAR27;
VAR44 <= 1'b1;
VAR33 <= VAR30;
if(VAR19 == 1'b1)
begin
VAR21 <= VAR21 + 1'b1 - (VAR6<<2);
end
else
begin
VAR21 <= VAR21 + 4'h1;
end
end
else
begin
VAR44 <= 1'b0;
if(VAR19 == 1'b1)
begin
VAR21 <= VAR21 - (VAR6<<2);
end
else
begin
VAR21 <= VAR21;
end
end
end
default:
begin
VAR44 <= 1'b0;
VAR21 <= 10'b1;
VAR33 <= VAR30;
end
endcase
end
end
reg state;
parameter VAR9 = 1'b0,
VAR8 = 1'b1;
always@(posedge VAR43 or negedge VAR14)
begin
if(~VAR14)begin
VAR37 <= 1'b0;
VAR19 <= 1'b0;
state <= VAR9;
end
else begin
case(state)
VAR9:begin
if(VAR21!=10'b0)begin
if(VAR21>=VAR22)begin
VAR19 <= 1'b1;
VAR6 <= VAR22>>2;
VAR37 <= 1'b1;
state <= VAR8;
end
else begin
VAR19 <= 1'b0;
VAR37 <= 1'b0;
state <= VAR9;
end
end
else begin
VAR19 <= 1'b0;
VAR37 <= 1'b0;
state <= VAR9;
end
end
VAR8:begin
VAR37 <= 1'b0;
VAR19 <= 1'b0;
state <= VAR9;
end
default:begin
VAR37 <= 1'b0;
VAR19 <= 1'b0;
state <= VAR9;
end
endcase
end
end
wire [3:0] VAR18;
reg VAR37;
wire [6:0] VAR22;
wire VAR4;
wire [3:0] VAR11;
VAR5 VAR38 (
.VAR41(!VAR14),
.VAR25(VAR23),
.VAR36(VAR43),
.VAR17(VAR37),
.VAR31(VAR43),
.VAR1(VAR12),
.VAR20(VAR22),
.VAR42(VAR4),
.VAR10(VAR18));
wire [9:0] VAR26;
reg VAR44;
reg [127:0] VAR39;
VAR7 VAR7 (
.VAR41(!VAR14),
.VAR25(VAR39),
.VAR36(VAR24),
.VAR17(VAR15),
.VAR31(VAR43),
.VAR1(VAR44),
.VAR20(VAR13),
.VAR42(),
.VAR10(VAR26));
wire [3:0] VAR2;
reg VAR19;
reg [6:0] VAR6;
wire VAR34;
VAR5 VAR5 (
.VAR41(!VAR14),
.VAR25(VAR6),
.VAR36(VAR24),
.VAR17(VAR28),
.VAR31(VAR43),
.VAR1(VAR19),
.VAR20(VAR16),
.VAR42(VAR34),
.VAR10(VAR2));
assign VAR40 = ((VAR18 + VAR2)<= 4'h6)? 1'b1 : 1'b0;
endmodule | apache-2.0 |
bigeagle/riffa | fpga/riffa_hdl/rxc_engine_classic.v | 37,507 | module MODULE2
parameter VAR71 = 128,
parameter VAR23 = 10
)
(
input VAR155,
input VAR63,
input [VAR71-1:0] VAR25,
input VAR60,
input VAR73,
input [VAR179-1:0] VAR84,
input VAR45,
input [VAR179-1:0] VAR140,
input [VAR168-1:0] VAR67,
output [VAR71-1:0] VAR105,
output VAR177,
output [(VAR71/32)-1:0] VAR125,
output VAR95,
output [VAR86(VAR71/32)-1:0] VAR132,
output VAR32,
output [VAR86(VAR71/32)-1:0] VAR149,
output [VAR97-1:0] VAR101,
output [VAR148-1:0] VAR30,
output [VAR59-1:0] VAR111,
output [VAR48-1:0] VAR164,
output [VAR44-1:0] VAR162,
output [VAR150-1:0] VAR40,
output [VAR68-1:0] VAR172,
output [VAR154-1:0] VAR118,
output VAR153,
input [(VAR23+1)*VAR71-1:0] VAR152,
input [VAR23:0] VAR79,
input [(VAR23+1)*VAR179-1:0] VAR100,
input [VAR23:0] VAR122,
input [VAR23:0] VAR96
);
localparam VAR182 = (VAR148+VAR97);
localparam VAR82 = 1;
localparam VAR107 = 1; localparam VAR119 = 1;
localparam VAR171 = VAR119;
localparam VAR76 = VAR171 - 1;
localparam VAR91 = VAR119 + VAR107 + VAR82;
localparam VAR195 = VAR119 + (VAR123/VAR71);
localparam VAR3 = VAR195;
localparam VAR184 = (VAR110/VAR71) + VAR82;
localparam VAR138 = (VAR167/VAR71) + VAR82;
localparam VAR186 = (VAR123/VAR71) + VAR82;
localparam VAR20 = VAR71*VAR82 + (VAR110%VAR71);
localparam VAR65 = VAR71*VAR82 + (VAR167%VAR71);
localparam VAR194 = VAR71*VAR82 + (VAR123%VAR71);
localparam VAR157 = VAR86(VAR71/32);
localparam VAR134 = 32;
localparam VAR160 = (VAR62 + VAR134)/32;
localparam VAR141 = (64/VAR71);
wire [VAR117-1:0] VAR92;
wire [VAR139-1:0] VAR13;
wire [VAR174-1:0] VAR61;
wire [VAR181-1:0] VAR50;
wire [2:0] VAR156;
wire [2:0] VAR135;
wire [(VAR71/32)-1:0] VAR142;
wire VAR51;
wire [VAR86(VAR71/32)-1:0] VAR47;
wire [(VAR71/32)-1:0] VAR180;
wire VAR69;
wire VAR69;
wire [2:0] VAR18;
wire [3:0] VAR43;
wire VAR70;
wire [VAR71-1:0] VAR58;
wire [95:0] VAR14;
wire VAR54;
wire VAR22;
wire [VAR86(VAR71/32)-1:0] VAR127;
wire VAR6;
wire [VAR86(VAR71/32)-1:0] VAR16;
wire [(VAR71/32)-1:0] VAR27;
wire [VAR23:0] VAR151;
reg VAR5,VAR5;
assign VAR156 = 3'b011;
assign VAR135 = 3'b010;
assign VAR70 = ~VAR92[2] & (VAR42 == "VAR136");
assign VAR18 = (VAR156 + {2'd0,VAR70}); assign VAR47 = VAR135 + VAR70 + VAR50;
assign VAR105 = VAR152[(VAR91)*VAR71 +: VAR71];
assign VAR177 = VAR54;
assign VAR32 = VAR22;
assign VAR149 = VAR127;
assign VAR95 = VAR6;
assign VAR132 = VAR16;
assign VAR40 = VAR14[VAR34];
assign VAR162 = VAR19({VAR14[VAR28],VAR14[VAR75]});
assign VAR164 = VAR14[VAR166];
assign VAR118 = VAR14[VAR9];
assign VAR172 = VAR14[VAR80];
assign VAR111 = VAR14[VAR38];
assign VAR153 = VAR14[VAR12];
assign VAR30 = 0; assign VAR101 = 0;
assign VAR51 = VAR79[VAR82+1];
assign VAR69 = VAR43 != 0;
generate
if(VAR71 == 32) begin
assign VAR43[3] = 0;
assign VAR43[2] = VAR151[VAR82 + 3] & VAR13[VAR89] & ~VAR5; assign VAR43[1] = VAR151[VAR82 + 2] & VAR13[VAR89] & ~VAR13[VAR33]; assign VAR43[0] = VAR151[VAR82 + 2] & ~VAR13[VAR89]; end else if(VAR71 == 64) begin
assign VAR43[3] = 0;
assign VAR43[2] = VAR151[VAR82 + 2] & VAR13[VAR89] & ~VAR5; if(VAR42 == "VAR136") begin
assign VAR43[1] = VAR151[VAR82 + 1] & VAR13[VAR89] & ~VAR13[VAR33] & VAR152[VAR194 + 2]; end else begin
assign VAR43[1] = VAR151[VAR82 + 1] & VAR13[VAR89] & ~VAR13[VAR33]; end
assign VAR43[0] = VAR151[VAR82 + 1] & ~VAR13[VAR89] & VAR5; end else if (VAR71 == 128) begin
assign VAR43[3] = 0;
assign VAR43[2] = VAR151[VAR82 + 1] & VAR13[VAR89] & ~VAR5; if(VAR42 == "VAR136") begin
assign VAR43[1] = VAR151[VAR82] & VAR152[VAR20 + VAR89] & ~VAR152[VAR20 + VAR33] & VAR152[VAR194 + 2]; end else begin
assign VAR43[1] = VAR151[VAR82] & VAR152[VAR20 + VAR89] & ~VAR152[VAR20 + VAR33];
end
assign VAR43[0] = VAR151[VAR82] & ~VAR152[VAR20 + VAR89]; end else begin assign VAR43[3] = 0;
assign VAR43[2] = 0;
assign VAR43[1] = 0;
assign VAR43[0] = VAR151[VAR82];
end endgenerate
always @(*) begin
VAR5 = VAR5;
if(VAR69) begin
VAR5 = 1'b1;
end else if (VAR79[VAR82+1]) begin
VAR5 = 1'b0;
end
end
always @(posedge VAR155) begin
if(VAR63) begin
VAR5 <= 1'b0;
end else begin
VAR5 <= VAR5;
end
end
register
.VAR98 (32))
VAR108
(
.VAR131 (VAR13[31:0]),
.VAR155 (VAR155),
.VAR63 (VAR63),
.VAR178 (VAR152[VAR20 +: 32]),
.VAR104 (VAR151[VAR184]));
register
.VAR98 (32))
VAR113
(
.VAR131 (VAR13[63:32]),
.VAR155 (VAR155),
.VAR63 (VAR63),
.VAR178 (VAR152[VAR65 +: 32]),
.VAR104 (VAR151[VAR138]));
register
.VAR98 (32))
VAR146
(
.VAR131 (VAR13[95:64]),
.VAR155 (VAR155),
.VAR63 (VAR63),
.VAR178 (VAR152[VAR194 +: 32]),
.VAR104 (VAR151[VAR186]));
register
.VAR98 (VAR174))
VAR35
(
.VAR131 (VAR61),
.VAR155 (VAR155),
.VAR63 (VAR63),
.VAR178 (VAR152[(VAR165 + VAR71*VAR82) +: VAR174]),
.VAR104 (VAR151[VAR165/VAR71 + VAR82]));
register
.VAR98 (VAR181))
VAR169
(
.VAR131 (VAR50),
.VAR155 (VAR155),
.VAR63 (VAR63),
.VAR178 (VAR152[((VAR188%VAR71) + VAR71*VAR82) +: VAR181]),
.VAR104 (VAR151[VAR188/VAR71 + VAR82]));
register
.VAR98 (VAR117))
VAR78
(
.VAR131 (VAR92),
.VAR155 (VAR155),
.VAR63 (VAR63),
.VAR178 (VAR152[((VAR94%VAR71) + VAR71*VAR82) +: VAR117]),
.VAR104 (VAR151[VAR94/VAR71 + VAR82]));
register
.VAR98 (1),
.VAR191 (1'b0)
)
VAR103
(
.VAR131 (VAR69),
.VAR178 (VAR69),
.VAR104 (1),
.VAR155 (VAR155),
.VAR63 (VAR63));
assign VAR180 = {VAR71/32{1'b1}} << ({VAR157{VAR69}}& VAR18[VAR157-1:0]);
VAR17
.VAR175 (VAR71/32)
)
VAR41
(
.VAR46 (VAR142),
.VAR143 (VAR51),
.VAR26 (VAR47)
);
generate
if(VAR107 == 0) begin
assign VAR125 = {VAR142 & VAR180} & {VAR71/32{~VAR5 | ~VAR13[VAR89]}};
end else begin
register
.VAR98 (VAR71/32),
.VAR191 (0)
)
VAR53
( .VAR131 (VAR27),
.VAR63 (~VAR5 | ~VAR13[VAR89]),
.VAR178 (VAR142 & VAR180),
.VAR104 (1),
.VAR155 (VAR155));
VAR66
.VAR31 (VAR107-1),
.VAR98 (VAR71/32),
.VAR36 (0)
)
VAR11
(
.VAR130 (), .VAR131 (VAR125),
.VAR170 (),
.VAR178 (VAR27),
.VAR64 (1),
.VAR77 (1'b1),
.VAR155 (VAR155),
.VAR63 (VAR63));
end
endgenerate
VAR66
.VAR31 (VAR107),
.VAR98 (VAR139 + 2*(VAR86(VAR71/32) + 1)),
.VAR36 (0)
)
VAR49
(
.VAR130 (), .VAR131 ({VAR14,VAR6,VAR16,VAR22,VAR127}),
.VAR170 (VAR54),
.VAR178 ({VAR13, VAR69,VAR18[VAR157-1:0],VAR51,VAR47[VAR157-1:0]}),
.VAR64 (VAR5),
.VAR77 (1'b1),
.VAR155 (VAR155),
.VAR63 (VAR63));
VAR112
.VAR31 (VAR23),
.VAR98 (1'b1)
)
VAR128
(
.VAR131 (VAR151),
.VAR178 (VAR73 & VAR60 & (VAR152[VAR75] == VAR29)),
.VAR155 (VAR155),
.VAR63 (VAR63));
endmodule
module MODULE1
parameter VAR23=10
)
(
input VAR155,
input VAR63,
input [VAR71-1:0] VAR25,
input VAR60,
input VAR73,
input [VAR179-1:0] VAR84,
input VAR45,
input [VAR179-1:0] VAR140,
input [VAR168-1:0] VAR67,
output [VAR71-1:0] VAR105,
output VAR177,
output [(VAR71/32)-1:0] VAR125,
output VAR95,
output [VAR86(VAR71/32)-1:0] VAR132,
output VAR32,
output [VAR86(VAR71/32)-1:0] VAR149,
output [VAR97-1:0] VAR101,
output [VAR148-1:0] VAR30,
output [VAR59-1:0] VAR111,
output [VAR48-1:0] VAR164,
output [VAR44-1:0] VAR162,
output [VAR150-1:0] VAR40,
output [VAR68-1:0] VAR172,
output [VAR154-1:0] VAR118,
output VAR153,
input [(VAR23+1)*VAR71-1:0] VAR152,
input [VAR23:0] VAR79,
input [(VAR23+1)*VAR179-1:0] VAR100,
input [(VAR23+1)*VAR179-1:0] VAR2,
input [VAR23:0] VAR122,
input [VAR23:0] VAR96
);
localparam VAR182 = (VAR148+VAR97);
localparam VAR82 = 1;
localparam VAR107 = 1;
localparam VAR119 = 1;
localparam VAR52 = 1; localparam VAR91 = VAR119 + VAR107 + VAR82 + VAR52;
localparam VAR157 = VAR86(VAR71/32);
localparam VAR190 = 64;
localparam VAR15 = VAR82 * VAR71;
localparam VAR7 = (VAR71/32) + 2 + VAR86(VAR71/32) + 1 + VAR59 + VAR44 + VAR48 + VAR81 + VAR150 + VAR68;
wire [VAR179-1:0] VAR193;
wire [VAR179-1:0] VAR93;
wire [VAR62-1:0] VAR121;
wire [VAR62-1:0] VAR56;
wire [VAR62-1:0] VAR88;
wire VAR24;
wire VAR8;
wire VAR72;
wire VAR159;
wire VAR8;
wire VAR24;
wire VAR159;
wire VAR72;
wire [VAR62-1:0] VAR121;
wire VAR114;
wire [2:0] VAR192;
wire VAR133;
wire [1:0] VAR129;
wire VAR10; wire VAR87; wire VAR126;
wire VAR85;
wire VAR90;
wire VAR144;
wire [3:0] VAR189;
wire [3:0] VAR161;
wire [VAR62-1:0] VAR121;
wire VAR114;
wire VAR133;
wire VAR8;
wire [63:0] VAR14;
wire [VAR174-1:0] VAR55;
wire [VAR181-1:0] VAR187;
wire [2:0] VAR137; wire [VAR179-1:0] VAR115; wire VAR10; wire VAR87; wire [1:0] VAR192;
wire [3:0] VAR189;
wire [3:0] VAR161;
wire [VAR71-1:0] VAR58;
wire VAR54;
wire [(VAR71/32)-1:0] VAR27;
wire VAR6;
wire [VAR86(VAR71/32)-1:0] VAR16;
wire VAR22;
wire [VAR86(VAR71/32)-1:0] VAR127;
wire [VAR59-1:0] VAR120;
wire [VAR44-1:0] VAR163;
wire [VAR48-1:0] VAR74;
wire [VAR81-1:0] VAR173;
wire [VAR150-1:0] VAR37;
wire VAR21;
wire [VAR68-1:0] VAR183;
reg VAR106;
reg VAR145;
assign VAR72 = VAR122[VAR82] & ~VAR193[1];
assign VAR159 = VAR122[VAR82] & VAR93[1];
assign VAR88 = VAR152[VAR15 +: VAR71];
assign VAR56 = {VAR152[VAR82*VAR71 +: VAR190],
VAR152[(VAR82+1)*VAR71 + VAR190 +: VAR190 ]};
assign VAR193 = VAR2[VAR179*VAR82 +: VAR179];
assign VAR93 = VAR2[VAR179*(VAR82) +: VAR179];
assign VAR8 = VAR72 | ((VAR106 | VAR145) & VAR96[VAR82]);
assign VAR126 = VAR122[VAR82 + VAR52] & VAR8;
assign VAR192 = {1'b0,VAR159,1'b0} + 3'd3;
assign VAR85 = VAR96[VAR82 + VAR52];
assign VAR144 = ~VAR121[VAR33] & VAR72;
assign VAR114 = (VAR144 | VAR159);
assign VAR133 = VAR79[VAR82 + VAR52];
assign VAR129 = VAR100[(VAR82+VAR52)*VAR179 +: VAR157];
assign VAR10 = VAR114 & VAR133 & (VAR121[VAR75] == VAR29);
assign VAR87 = (VAR114 & ~VAR133 & (VAR121[VAR75] == VAR29)) |
(VAR87 & ~VAR133);
assign VAR189 = 4'hf << (VAR114 ? VAR192[1:0] : 0);
assign VAR27 = VAR161 & VAR189 & {4{VAR54}};
assign VAR54 = VAR10 | VAR87;
assign VAR6 = VAR114;
assign VAR22 = VAR133;
assign VAR16 = VAR192;
assign VAR183 = VAR121[VAR80];
assign VAR120 = VAR121[VAR38];
assign VAR74 = VAR121[VAR166];
assign VAR173 = VAR121[VAR83];
assign VAR37 = VAR121[VAR34];
assign VAR21 = VAR121[VAR12];
assign VAR163 = VAR19({VAR121[VAR28],VAR121[VAR75]});
assign VAR105 = VAR152[VAR71*VAR91 +: VAR71];
assign VAR149 = VAR100[VAR179*(VAR91) +: VAR157];
always @(posedge VAR155) begin
VAR106 <= VAR122[VAR82] & VAR93[1];
if(VAR72 | VAR63) begin
VAR145 <=0;
end else begin
VAR145 <= (VAR106 | VAR145) & ~VAR96[VAR82];
end
end
mux
.VAR116 (2),
.VAR4 (1),
.VAR98 (VAR62),
.VAR99 ("VAR158")
)
VAR102
(
.VAR109 (VAR121[VAR62-1:0]),
.VAR57 ({VAR56[VAR62-1:0],
VAR88[VAR62-1:0]}),
.VAR176 (VAR106 | VAR145)
);
register
.VAR98 (64 + 1),
.VAR191 (0)
)
VAR124
(
.VAR131 ({VAR121[VAR190-1:0], VAR8}),
.VAR178 ({VAR121[VAR190-1:0], VAR8}),
.VAR104 (VAR72 | VAR106),
.VAR63 (VAR63),
.VAR155 (VAR155));
register
.VAR98 (64),
.VAR191 (0)
)
VAR185
(
.VAR131 (VAR121[VAR62-1:VAR190]),
.VAR178 (VAR121[VAR62-1:VAR190]),
.VAR104 (VAR72 | VAR106 | VAR145), .VAR63 (VAR63),
.VAR155 (VAR155));
register
.VAR98 (2),
.VAR191 (0)
)
VAR1 (
.VAR131 ({VAR159,VAR72}),
.VAR178 ({VAR106,VAR72}),
.VAR104 (1),
.VAR63 (VAR63),
.VAR155 (VAR155));
register
.VAR98 (128 + 4),
.VAR191 (0)
)
VAR147
( .VAR131 ({VAR121,
VAR114, VAR192,
VAR133}),
.VAR63 (0),
.VAR178 ({VAR121,
VAR114, VAR192[1:0],
VAR133}),
.VAR104 (1),
.VAR155 (VAR155));
register
.VAR98 (3+8),
.VAR191 (0)
)
VAR39
( .VAR131 ({VAR8,
VAR10, VAR87,
VAR161, VAR189}),
.VAR63 (VAR63),
.VAR178 ({VAR8,
VAR10, VAR87,
VAR161, VAR189}), .VAR104 (1),
.VAR155 (VAR155));
VAR17
.VAR175 (4)
)
VAR41
(
.VAR46 (VAR161),
.VAR143 (VAR133),
.VAR26 (VAR129)
);
VAR66
.VAR31 (VAR107),
.VAR98 (VAR7),
.VAR36 (0)
)
VAR49
(
.VAR130 (), .VAR131 ({VAR125, VAR95, VAR132,
VAR32, VAR111, VAR162,
VAR164, VAR118, VAR172,
VAR40, VAR153}),
.VAR170 (VAR177),
.VAR178 ({VAR27, VAR6, VAR16,
VAR22, VAR120, VAR163,
VAR74, VAR173, VAR183,
VAR37, VAR21}),
.VAR64 (VAR54),
.VAR77 (1'b1),
.VAR155 (VAR155),
.VAR63 (VAR63));
endmodule | bsd-3-clause |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/a211o/sky130_fd_sc_ls__a211o.pp.symbol.v | 1,372 | module MODULE1 (
input VAR3 ,
input VAR5 ,
input VAR8 ,
input VAR1 ,
output VAR2 ,
input VAR7 ,
input VAR4,
input VAR6,
input VAR9
);
endmodule | apache-2.0 |
Triple-Z/COExperiment_Repo | Project_Assignment/datapath/CoProcessor0RF.v | 1,308 | module MODULE1(clk, din, VAR1, VAR10, sel, dout, VAR14, VAR4, VAR15);
input clk;
input [1:0] VAR1;
input [4:0] VAR10;
input [2:0] sel;
input [31:0] din;
input [31:0] VAR15;
input [31:0] VAR14;
output [31:0] dout;
output reg [31:0] VAR4;
reg [31:0] VAR5 [0:31];
wire [5:0] VAR2;
wire [5:0] VAR9;
wire [4:0] VAR12;
assign VAR2 = VAR15[31:26];
assign VAR12 = VAR15[25:21];
assign VAR9 = VAR15[5:0];
parameter VAR8 = 6'b000000,
VAR6 = 6'b010000;
parameter VAR7 = 6'b001100;
parameter VAR3 = 5'b00100,
VAR11 = 5'b00000,
VAR13 = 5'b10000; | mit |
fabugo/witnesses-of-jhon | fpga/quartus/db/my_altpll_altpll.v | 4,061 | module MODULE1
(
clk,
VAR2) ;
output [4:0] clk;
input [1:0] VAR2;
tri0 [1:0] VAR2;
wire [4:0] VAR14;
wire VAR24;
VAR42 VAR6
(
.VAR15(),
.clk(VAR14),
.VAR25(),
.VAR36(VAR24),
.VAR10(VAR24),
.VAR2(VAR2),
.VAR28(),
.VAR41(),
.VAR35(),
.VAR29(),
.VAR11(),
.VAR18()
,
.VAR19(1'b0),
.VAR8(1'b0),
.VAR39(1'b0),
.VAR20(1'b1),
.VAR7({3{1'b0}}),
.VAR31(1'b0),
.VAR17(1'b0),
.VAR3(1'b0),
.VAR23(1'b1),
.VAR27(1'b0)
);
VAR6.VAR1 = "VAR4",
VAR6.VAR40 = 1,
VAR6.VAR9 = 50,
VAR6.VAR13 = 1,
VAR6.VAR34 = "0",
VAR6.VAR26 = 25000,
VAR6.VAR5 = 50,
VAR6.VAR21 = 1,
VAR6.VAR30 = "0",
VAR6.VAR32 = "VAR22",
VAR6.VAR33 = 20000,
VAR6.VAR16 = "VAR37",
VAR6.VAR12 = "VAR4",
VAR6.VAR38 = "VAR42";
assign
clk = {VAR14[4:0]};
endmodule | gpl-2.0 |
TalentlessAlpaca/Automated_Vacuum_Cleaner | j1_soc/hdl/Position/Top_BackBox.v | 1,254 | module MODULE1(
input clk,
input rst,
input [15:0] VAR19,
input [15:0] VAR2,
input [15:0] VAR12,
input [31:0]VAR11,
input enable,
input [7:0]VAR24,
input VAR10,
input VAR16,
input [31:0]VAR1,
output VAR6,
output [31:0]VAR15,
output [31:0]VAR23,
output [31:0]VAR3
);
wire [7:0] address;
wire [15:0] ref;
wire [31:0] VAR9;
VAR25 VAR5(.clk(clk),.VAR7(VAR9),.VAR4(ref),.VAR1(VAR1),.VAR10(VAR10),.VAR16(VAR16),.VAR24(VAR24),.VAR22(address));
VAR21 VAR14(.VAR13(VAR11),.VAR4(ref),.VAR22(address));
VAR8 VAR26(.clk(clk),.rst(rst),.enable(enable),.VAR19(VAR19),.VAR2(VAR2),.VAR12(VAR12),.VAR20(VAR9[31:16]),.VAR17(VAR9[15:0]),.VAR15(VAR15),.VAR23(VAR23),.VAR3(VAR3),.VAR18(VAR6));
endmodule | mit |
hpeng2/ECE492_Group4_Project | ECE_492_Project_new/Video_System/synthesis/submodules/Video_System_VGA_Controller.v | 9,846 | module MODULE1 (
clk,
reset,
VAR25,
VAR15,
VAR5,
VAR46,
valid,
ready,
VAR56,
VAR30,
VAR36,
VAR42,
VAR29,
VAR50,
VAR4,
VAR26
);
parameter VAR41 = 9;
parameter VAR3 = 29;
parameter VAR12 = 29;
parameter VAR20 = 20;
parameter VAR57 = 19;
parameter VAR45 = 10;
parameter VAR27 = 9;
parameter VAR39 = 0;
parameter VAR14 = 640;
parameter VAR48 = 16;
parameter VAR21 = 96;
parameter VAR18 = 48;
parameter VAR16 = 800;
parameter VAR7 = 480;
parameter VAR53 = 10;
parameter VAR19 = 2;
parameter VAR35 = 33;
parameter VAR6 = 525;
parameter VAR37 = 10;
parameter VAR49 = 10'h001;
parameter VAR24 = 10;
parameter VAR10 = 10'h001;
input clk;
input reset;
input [VAR3: 0] VAR25;
input VAR15;
input VAR5;
input [ 1: 0] VAR46;
input valid;
output ready;
output VAR56;
output reg VAR30;
output reg VAR36;
output reg VAR42;
output reg VAR29;
output reg [VAR41: 0] VAR50;
output reg [VAR41: 0] VAR4;
output reg [VAR41: 0] VAR26;
localparam VAR1 = 1'b0,
VAR55 = 1'b1;
wire VAR47;
wire VAR32;
wire VAR43;
wire VAR54;
wire VAR33;
wire VAR51;
wire VAR34;
wire [VAR41: 0] VAR52;
wire [VAR41: 0] VAR28;
wire [VAR41: 0] VAR2;
wire [VAR41: 0] VAR17;
reg [ 3: 0] VAR13;
reg VAR9;
reg VAR44;
always @(posedge clk) begin
if (reset == 1'b1)
VAR44 <= VAR1;
end
else
VAR44 <= VAR9;
end
always @(*)
begin
VAR9 = VAR1;
case (VAR44)
VAR1:
begin
if (valid & VAR15)
VAR9 = VAR55;
end
else
VAR9 = VAR1;
end
VAR55:
begin
if (VAR32)
VAR9 = VAR1;
end
else
VAR9 = VAR55;
end
default:
begin
VAR9 = VAR1;
end
endcase
end
always @(posedge clk)
begin
VAR30 <= VAR43;
VAR36 <= 1'b0;
VAR42 <= VAR33;
VAR29 <= VAR51;
VAR50 <= VAR52;
VAR4 <= VAR28;
VAR26 <= VAR2;
end
always @(posedge clk)
begin
if (reset)
VAR13 <= 4'h1;
end
else if (VAR44 == VAR1)
VAR13 <= 4'h1;
else if (~VAR47)
VAR13 <= {VAR13[2:0], VAR13[3]};
end
assign ready =
(VAR44 == VAR1) ?
valid & ~VAR15 :
VAR47;
assign VAR56 = ~clk;
VAR38 VAR11 (
.clk (clk),
.reset (reset),
.VAR31 (VAR25[VAR12:VAR20]),
.VAR22 (VAR25[VAR57:VAR45]),
.VAR8 (VAR25[VAR27:VAR39]),
.VAR13 (VAR13),
.VAR47 (VAR47),
.VAR32 (VAR32),
.VAR40 (),
.VAR23 (VAR43),
.VAR54 (VAR54),
.VAR33 (VAR33),
.VAR51 (VAR51),
.VAR34 (VAR34),
.VAR52 (VAR52),
.VAR28 (VAR28),
.VAR2 (VAR2),
.VAR17 (VAR17)
);
VAR11.VAR41 = VAR41,
VAR11.VAR14 = VAR14,
VAR11.VAR48 = VAR48,
VAR11.VAR21 = VAR21,
VAR11.VAR18 = VAR18,
VAR11.VAR16 = VAR16,
VAR11.VAR7 = VAR7,
VAR11.VAR53 = VAR53,
VAR11.VAR19 = VAR19,
VAR11.VAR35 = VAR35,
VAR11.VAR6 = VAR6,
VAR11.VAR37 = VAR37,
VAR11.VAR49 = VAR49,
VAR11.VAR24 = VAR24,
VAR11.VAR10 = VAR10;
endmodule | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/clkinv/sky130_fd_sc_lp__clkinv.pp.blackbox.v | 1,251 | module MODULE1 (
VAR6 ,
VAR5 ,
VAR4,
VAR3,
VAR1 ,
VAR2
);
output VAR6 ;
input VAR5 ;
input VAR4;
input VAR3;
input VAR1 ;
input VAR2 ;
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hs | cells/dfrbp/sky130_fd_sc_hs__dfrbp.behavioral.pp.v | 2,295 | module MODULE1 (
VAR20 ,
VAR1 ,
VAR11 ,
VAR4 ,
VAR13 ,
VAR6 ,
VAR15
);
input VAR20 ;
input VAR1 ;
output VAR11 ;
output VAR4 ;
input VAR13 ;
input VAR6 ;
input VAR15;
wire VAR17 ;
wire VAR2 ;
reg VAR10 ;
wire VAR12 ;
wire VAR14;
wire VAR21 ;
wire VAR19 ;
wire VAR3 ;
wire VAR7 ;
not VAR8 (VAR2 , VAR14 );
VAR9 VAR18 (VAR17 , VAR12, VAR21, VAR2, VAR10, VAR20, VAR1);
assign VAR3 = ( VAR19 && ( VAR14 === 1'b1 ) );
assign VAR7 = ( VAR19 && ( VAR15 === 1'b1 ) );
buf VAR5 (VAR11 , VAR17 );
not VAR16 (VAR4 , VAR17 );
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/iso0n/sky130_fd_sc_lp__iso0n.functional.v | 1,193 | module MODULE1 (
VAR2 ,
VAR1 ,
VAR3
);
output VAR2 ;
input VAR1 ;
input VAR3;
and VAR4 (VAR2 , VAR1, VAR3 );
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/o41a/sky130_fd_sc_ls__o41a.behavioral.pp.v | 2,047 | module MODULE1 (
VAR6 ,
VAR8 ,
VAR15 ,
VAR9 ,
VAR5 ,
VAR16 ,
VAR10,
VAR11,
VAR7 ,
VAR4
);
output VAR6 ;
input VAR8 ;
input VAR15 ;
input VAR9 ;
input VAR5 ;
input VAR16 ;
input VAR10;
input VAR11;
input VAR7 ;
input VAR4 ;
wire VAR17 ;
wire VAR13 ;
wire VAR14;
or VAR3 (VAR17 , VAR5, VAR9, VAR15, VAR8 );
and VAR18 (VAR13 , VAR17, VAR16 );
VAR1 VAR12 (VAR14, VAR13, VAR10, VAR11);
buf VAR2 (VAR6 , VAR14 );
endmodule | apache-2.0 |
dries007/Basys3 | VGA/VGA.srcs/sources_1/ip/clk_wiz_0/clk_wiz_0_clk_wiz.v | 6,514 | module MODULE1
( input VAR17,
output VAR15,
input reset,
output VAR52
);
VAR77 VAR54
(.VAR42 (VAR14),
.VAR78 (VAR17));
wire [15:0] VAR18;
wire VAR11;
wire VAR56;
wire VAR46;
wire VAR51;
wire VAR64;
wire VAR43;
wire VAR20;
wire VAR1;
wire VAR62;
wire VAR26;
wire VAR24;
wire VAR47;
wire VAR49;
wire VAR10;
wire VAR13;
wire VAR28;
wire VAR66;
wire VAR8;
wire VAR23;
VAR36
.VAR75 ("VAR6"),
.VAR63 ("VAR37"),
.VAR50 ("VAR6"),
.VAR38 (1),
.VAR27 (10.125),
.VAR44 (0.000),
.VAR72 ("VAR6"),
.VAR80 (9.375),
.VAR19 (0.000),
.VAR3 (0.500),
.VAR79 ("VAR6"),
.VAR57 (10.0))
VAR53
(
.VAR16 (VAR51),
.VAR45 (VAR43),
.VAR48 (VAR68),
.VAR2 (VAR20),
.VAR12 (VAR1),
.VAR22 (VAR62),
.VAR32 (VAR26),
.VAR21 (VAR24),
.VAR71 (VAR47),
.VAR70 (VAR49),
.VAR31 (VAR10),
.VAR5 (VAR13),
.VAR61 (VAR28),
.VAR25 (VAR64),
.VAR76 (VAR14),
.VAR39 (1'b0),
.VAR74 (1'b1),
.VAR29 (7'h0),
.VAR81 (1'b0),
.VAR40 (1'b0),
.VAR30 (16'h0),
.VAR9 (VAR18),
.VAR60 (VAR11),
.VAR67 (1'b0),
.VAR73 (1'b0),
.VAR34 (1'b0),
.VAR65 (1'b0),
.VAR4 (VAR56),
.VAR33 (VAR46),
.VAR7 (VAR8),
.VAR58 (VAR66),
.VAR55 (1'b0),
.VAR41 (VAR23));
assign VAR23 = reset;
assign VAR52 = VAR46;
VAR35 VAR69
(.VAR42 (VAR64),
.VAR78 (VAR51));
VAR35 VAR59
(.VAR42 (VAR15),
.VAR78 (VAR68));
endmodule | mit |
glennchid/font5-firmware | src/verilog/synthesis/monitor_readback.v | 3,724 | module MODULE1(
clk,
rst,
VAR10,
VAR2,
VAR19,
VAR7,
VAR4,
VAR13,
VAR18,
VAR14,
VAR27,
VAR24,
VAR21,
VAR15,
VAR9,
VAR5,
VAR11,
VAR8,
VAR6,
VAR1,
VAR23,
VAR16
);
parameter VAR22 = 15;
input clk;
input rst;
input VAR10;
input VAR7;
output reg VAR2;
output [6:0] VAR19;
output reg VAR4;
input [6:0] VAR13;
input [6:0] VAR18;
input [6:0] VAR14;
input [6:0] VAR27;
input [6:0] VAR24;
input [6:0] VAR21;
input [6:0] VAR15;
input [6:0] VAR9;
input [6:0] VAR5;
input [6:0] VAR11;
input [6:0] VAR8;
input [6:0] VAR6;
input [6:0] VAR1;
input [6:0] VAR23;
input [6:0] VAR16;
reg [6:0] VAR25 [0:VAR22-1];
reg [6:0] VAR12 [0:VAR22-1];
integer VAR3;
always @(posedge clk) begin
if (rst) begin
for (VAR3=0; VAR3 < VAR22; VAR3=VAR3+1) begin
VAR25[VAR3] <= 0;
VAR12[VAR3] <= 0;
end
end else begin
VAR25[0] <= VAR13;
VAR25[1] <= VAR18;
VAR25[2] <= VAR14;
VAR25[3] <= VAR27;
VAR25[4] <= VAR24;
VAR25[5] <= VAR21;
VAR25[6] <= VAR15;
VAR25[7] <= VAR9;
VAR25[8] <= VAR5;
VAR25[9] <= VAR11;
VAR25[10] <= VAR8;
VAR25[11] <= VAR6;
VAR25[12] <= VAR1;
VAR25[13] <= VAR23;
VAR25[14] <= VAR16;
for (VAR3=0; VAR3 < VAR22; VAR3=VAR3+1) begin
VAR12[VAR3] <= VAR25[VAR3];
end
end
end
reg [4:0] VAR20;
reg VAR17;
reg VAR26;
always @(posedge clk) begin
if (rst) begin
VAR20 <= 0;
VAR2 <= 0;
VAR17 <= 0;
VAR26 <= 0;
VAR4 <= 0;
end else begin
VAR17 <= VAR7;
VAR26 <= VAR17;
if (!VAR4) begin
if (VAR10) begin
if (!VAR2 && !VAR26) begin
if (VAR20 == VAR22) begin
VAR4 <= 1;
end else begin
VAR2 <= 1;
end
end else begin
if (VAR2 && VAR26) begin
VAR2 <= 0;
VAR20 <= VAR20 + 1;
end
end
end
end else begin
if (!VAR10) begin
VAR20 <= 0;
VAR2 <= 0;
VAR17 <= 0;
VAR26 <= 0;
VAR4 <= 0;
end
end
end
end
assign VAR19 = VAR12[VAR20];
endmodule | gpl-3.0 |
velizarefremov/MIPS | Part 2/Verilog Code/Post-Synthesis/aluparam_synthesis.v | 19,537 | module MODULE2 (
VAR129, VAR33, sel, VAR124, VAR101
);
input [15 : 0] VAR129;
input [15 : 0] VAR33;
input [3 : 0] sel;
output [15 : 0] VAR124;
output [15 : 0] VAR101;
wire VAR191;
wire VAR166;
wire VAR54;
wire VAR58;
wire VAR86;
wire VAR128;
wire VAR148;
wire VAR43;
wire VAR65;
wire VAR19;
wire VAR177;
wire VAR136;
wire VAR205;
wire VAR135;
wire VAR10;
wire VAR79;
wire VAR196;
wire VAR7;
wire VAR53;
wire VAR193;
wire VAR22;
wire VAR113;
wire VAR83;
wire VAR200;
wire VAR110;
wire VAR47;
wire VAR103;
wire VAR194;
wire VAR49;
wire VAR139;
wire VAR119;
wire VAR172;
wire VAR105;
wire VAR20;
wire VAR180;
wire VAR199;
wire VAR77;
wire VAR15;
wire VAR201;
wire VAR37;
wire VAR35;
wire VAR21;
wire VAR190;
wire VAR137;
wire VAR85;
wire VAR159;
wire VAR171;
wire VAR75;
wire VAR96;
wire VAR152;
wire VAR88;
wire VAR45;
wire VAR51;
wire VAR57;
wire VAR48;
wire VAR89;
wire VAR184;
wire \VAR97[15].VAR91/VAR30 ;
wire \VAR101<6>173 ;
wire \VAR101<6>274 ;
wire VAR204;
wire VAR164;
wire VAR56;
wire VAR74;
wire VAR104;
wire VAR165;
wire VAR34;
wire VAR112;
wire VAR153;
wire VAR3;
wire VAR142;
wire VAR42;
wire VAR12;
wire VAR134;
wire [15 : 1] VAR50;
VAR73 VAR155 (
.VAR132(VAR184)
);
VAR163 #(
.VAR197 ( 64'hDADADA8A8ADA8A8A ))
\VAR198[1].VAR175/VAR182<0><0>11 (
.VAR26(VAR199),
.VAR160(VAR7),
.VAR130(VAR20),
.VAR95(VAR196),
.VAR62(VAR105),
.VAR189(VAR191),
.VAR99(VAR50[1])
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[1].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[1]),
.VAR160(VAR180),
.VAR130(VAR166),
.VAR95(VAR7),
.VAR62(VAR105),
.VAR99(VAR15)
);
VAR76 #(
.VAR197 ( 32'h00000080 ))
VAR151 (
.VAR26(\VAR97[15].VAR91/VAR30 ),
.VAR160(VAR105),
.VAR130(VAR20),
.VAR95(VAR180),
.VAR62(VAR199),
.VAR99(VAR51)
);
VAR76 #(
.VAR197 ( 32'h00000010 ))
VAR6 (
.VAR26(\VAR97[15].VAR91/VAR30 ),
.VAR160(VAR105),
.VAR130(VAR20),
.VAR95(VAR180),
.VAR62(VAR199),
.VAR99(VAR57)
);
VAR76 #(
.VAR197 ( 32'h04000004 ))
VAR118 (
.VAR26(VAR199),
.VAR160(VAR20),
.VAR130(VAR180),
.VAR95(VAR50[15]),
.VAR62(\VAR97[15].VAR91/VAR30 ),
.VAR99(VAR48)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[2].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[2]),
.VAR160(VAR180),
.VAR130(VAR54),
.VAR95(VAR53),
.VAR62(VAR105),
.VAR99(VAR201)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[3].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[3]),
.VAR160(VAR180),
.VAR130(VAR58),
.VAR95(VAR193),
.VAR62(VAR105),
.VAR99(VAR37)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[4].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[4]),
.VAR160(VAR180),
.VAR130(VAR86),
.VAR95(VAR22),
.VAR62(VAR105),
.VAR99(VAR35)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[5].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[5]),
.VAR160(VAR180),
.VAR130(VAR128),
.VAR95(VAR113),
.VAR62(VAR105),
.VAR99(VAR21)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[6].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[6]),
.VAR160(VAR180),
.VAR130(VAR148),
.VAR95(VAR83),
.VAR62(VAR105),
.VAR99(VAR190)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[7].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[7]),
.VAR160(VAR180),
.VAR130(VAR43),
.VAR95(VAR200),
.VAR62(VAR105),
.VAR99(VAR137)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[8].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[8]),
.VAR160(VAR180),
.VAR130(VAR65),
.VAR95(VAR110),
.VAR62(VAR105),
.VAR99(VAR85)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[9].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[9]),
.VAR160(VAR180),
.VAR130(VAR19),
.VAR95(VAR47),
.VAR62(VAR105),
.VAR99(VAR159)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[10].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[10]),
.VAR160(VAR180),
.VAR130(VAR177),
.VAR95(VAR103),
.VAR62(VAR105),
.VAR99(VAR171)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[11].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[11]),
.VAR160(VAR180),
.VAR130(VAR136),
.VAR95(VAR194),
.VAR62(VAR105),
.VAR99(VAR75)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[12].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[12]),
.VAR160(VAR180),
.VAR130(VAR205),
.VAR95(VAR49),
.VAR62(VAR105),
.VAR99(VAR96)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[13].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[13]),
.VAR160(VAR180),
.VAR130(VAR135),
.VAR95(VAR139),
.VAR62(VAR105),
.VAR99(VAR152)
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[14].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[14]),
.VAR160(VAR180),
.VAR130(VAR10),
.VAR95(VAR119),
.VAR62(VAR105),
.VAR99(VAR88)
);
VAR16 #(
.VAR197 ( 16'h7117 ))
\VAR97[15].VAR91/VAR94 (
.VAR26(VAR79),
.VAR160(VAR50[15]),
.VAR130(VAR172),
.VAR95(VAR105),
.VAR99(\VAR97[15].VAR91/VAR30 )
);
VAR163 #(
.VAR197 ( 64'hE2E43C5AF6606996 ))
\VAR138[0].VAR93/VAR182<0><0>11 (
.VAR26(VAR196),
.VAR160(VAR105),
.VAR130(VAR191),
.VAR95(VAR199),
.VAR62(VAR180),
.VAR189(VAR20),
.VAR99(VAR77)
);
VAR163 #(
.VAR197 ( 64'h0000000000000001 ))
\VAR101<6>1 (
.VAR26(VAR15),
.VAR160(VAR77),
.VAR130(VAR201),
.VAR95(VAR37),
.VAR62(VAR35),
.VAR189(VAR21),
.VAR99(\VAR101<6>173 )
);
VAR163 #(
.VAR197 ( 64'h0000000000010000 ))
\VAR101<6>2 (
.VAR26(VAR190),
.VAR160(VAR137),
.VAR130(VAR85),
.VAR95(VAR159),
.VAR62(\VAR101<6>173 ),
.VAR189(VAR171),
.VAR99(\VAR101<6>274 )
);
VAR163 #(
.VAR197 ( 64'h0000000000010000 ))
\VAR101<6>3 (
.VAR26(VAR75),
.VAR160(VAR96),
.VAR130(VAR152),
.VAR95(VAR88),
.VAR62(\VAR101<6>274 ),
.VAR189(VAR45),
.VAR99(VAR89)
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[2].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR7),
.VAR99(VAR204)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[2].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR50[1]),
.VAR95(VAR166),
.VAR62(VAR204),
.VAR189(VAR53),
.VAR99(VAR50[2])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[3].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR53),
.VAR99(VAR164)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[3].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR54),
.VAR95(VAR50[2]),
.VAR62(VAR164),
.VAR189(VAR193),
.VAR99(VAR50[3])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[4].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR193),
.VAR99(VAR56)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[4].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR58),
.VAR95(VAR50[3]),
.VAR62(VAR56),
.VAR189(VAR22),
.VAR99(VAR50[4])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[5].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR22),
.VAR99(VAR74)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[5].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR86),
.VAR95(VAR50[4]),
.VAR62(VAR74),
.VAR189(VAR113),
.VAR99(VAR50[5])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[6].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR113),
.VAR99(VAR104)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[6].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR128),
.VAR95(VAR50[5]),
.VAR62(VAR104),
.VAR189(VAR83),
.VAR99(VAR50[6])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[7].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR83),
.VAR99(VAR165)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[7].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR148),
.VAR95(VAR50[6]),
.VAR62(VAR165),
.VAR189(VAR200),
.VAR99(VAR50[7])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[8].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR200),
.VAR99(VAR34)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[8].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR43),
.VAR95(VAR50[7]),
.VAR62(VAR34),
.VAR189(VAR110),
.VAR99(VAR50[8])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[9].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR110),
.VAR99(VAR112)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[9].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR65),
.VAR95(VAR50[8]),
.VAR62(VAR112),
.VAR189(VAR47),
.VAR99(VAR50[9])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[10].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR47),
.VAR99(VAR153)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[10].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR19),
.VAR95(VAR50[9]),
.VAR62(VAR153),
.VAR189(VAR103),
.VAR99(VAR50[10])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[11].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR103),
.VAR99(VAR3)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[11].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR177),
.VAR95(VAR50[10]),
.VAR62(VAR3),
.VAR189(VAR194),
.VAR99(VAR50[11])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[12].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR194),
.VAR99(VAR142)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[12].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR136),
.VAR95(VAR50[11]),
.VAR62(VAR142),
.VAR189(VAR49),
.VAR99(VAR50[12])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[13].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR49),
.VAR99(VAR42)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[13].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR205),
.VAR95(VAR50[12]),
.VAR62(VAR42),
.VAR189(VAR139),
.VAR99(VAR50[13])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[14].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR139),
.VAR99(VAR12)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[14].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR135),
.VAR95(VAR50[13]),
.VAR62(VAR12),
.VAR189(VAR119),
.VAR99(VAR50[14])
);
VAR122 #(
.VAR197 ( 4'h9 ))
\VAR198[15].VAR175/VAR182<0><0>1SW0 (
.VAR26(VAR105),
.VAR160(VAR119),
.VAR99(VAR134)
);
VAR163 #(
.VAR197 ( 64'hECCCEEEC64446664 ))
\VAR198[15].VAR175/VAR182<0><0>1 (
.VAR26(VAR20),
.VAR160(VAR199),
.VAR130(VAR10),
.VAR95(VAR50[14]),
.VAR62(VAR134),
.VAR189(VAR172),
.VAR99(VAR50[15])
);
VAR121 VAR24 (
.VAR80(VAR129[15]),
.VAR99(VAR79)
);
VAR121 VAR187 (
.VAR80(VAR129[14]),
.VAR99(VAR10)
);
VAR121 VAR46 (
.VAR80(VAR129[13]),
.VAR99(VAR135)
);
VAR121 VAR168 (
.VAR80(VAR129[12]),
.VAR99(VAR205)
);
VAR121 VAR72 (
.VAR80(VAR129[11]),
.VAR99(VAR136)
);
VAR121 VAR55 (
.VAR80(VAR129[10]),
.VAR99(VAR177)
);
VAR121 VAR1 (
.VAR80(VAR129[9]),
.VAR99(VAR19)
);
VAR121 VAR107 (
.VAR80(VAR129[8]),
.VAR99(VAR65)
);
VAR121 VAR143 (
.VAR80(VAR129[7]),
.VAR99(VAR43)
);
VAR121 VAR170 (
.VAR80(VAR129[6]),
.VAR99(VAR148)
);
VAR121 VAR14 (
.VAR80(VAR129[5]),
.VAR99(VAR128)
);
VAR121 VAR31 (
.VAR80(VAR129[4]),
.VAR99(VAR86)
);
VAR121 VAR192 (
.VAR80(VAR129[3]),
.VAR99(VAR58)
);
VAR121 VAR25 (
.VAR80(VAR129[2]),
.VAR99(VAR54)
);
VAR121 VAR140 (
.VAR80(VAR129[1]),
.VAR99(VAR166)
);
VAR121 VAR178 (
.VAR80(VAR129[0]),
.VAR99(VAR191)
);
VAR121 VAR146 (
.VAR80(VAR33[15]),
.VAR99(VAR172)
);
VAR121 VAR5 (
.VAR80(VAR33[14]),
.VAR99(VAR119)
);
VAR121 VAR17 (
.VAR80(VAR33[13]),
.VAR99(VAR139)
);
VAR121 VAR63 (
.VAR80(VAR33[12]),
.VAR99(VAR49)
);
VAR121 VAR203 (
.VAR80(VAR33[11]),
.VAR99(VAR194)
);
VAR121 VAR179 (
.VAR80(VAR33[10]),
.VAR99(VAR103)
);
VAR121 VAR145 (
.VAR80(VAR33[9]),
.VAR99(VAR47)
);
VAR121 VAR108 (
.VAR80(VAR33[8]),
.VAR99(VAR110)
);
VAR121 VAR27 (
.VAR80(VAR33[7]),
.VAR99(VAR200)
);
VAR121 VAR87 (
.VAR80(VAR33[6]),
.VAR99(VAR83)
);
VAR121 VAR38 (
.VAR80(VAR33[5]),
.VAR99(VAR113)
);
VAR121 VAR28 (
.VAR80(VAR33[4]),
.VAR99(VAR22)
);
VAR121 VAR161 (
.VAR80(VAR33[3]),
.VAR99(VAR193)
);
VAR121 VAR114 (
.VAR80(VAR33[2]),
.VAR99(VAR53)
);
VAR121 VAR117 (
.VAR80(VAR33[1]),
.VAR99(VAR7)
);
VAR121 VAR71 (
.VAR80(VAR33[0]),
.VAR99(VAR196)
);
VAR121 VAR176 (
.VAR80(sel[3]),
.VAR99(VAR180)
);
VAR121 VAR2 (
.VAR80(sel[2]),
.VAR99(VAR20)
);
VAR121 VAR127 (
.VAR80(sel[1]),
.VAR99(VAR199)
);
VAR121 VAR106 (
.VAR80(sel[0]),
.VAR99(VAR105)
);
VAR8 VAR11 (
.VAR80(VAR45),
.VAR99(VAR124[15])
);
VAR8 VAR90 (
.VAR80(VAR88),
.VAR99(VAR124[14])
);
VAR8 VAR169 (
.VAR80(VAR152),
.VAR99(VAR124[13])
);
VAR8 VAR150 (
.VAR80(VAR96),
.VAR99(VAR124[12])
);
VAR8 VAR181 (
.VAR80(VAR75),
.VAR99(VAR124[11])
);
VAR8 VAR149 (
.VAR80(VAR171),
.VAR99(VAR124[10])
);
VAR8 VAR78 (
.VAR80(VAR159),
.VAR99(VAR124[9])
);
VAR8 VAR69 (
.VAR80(VAR85),
.VAR99(VAR124[8])
);
VAR8 VAR167 (
.VAR80(VAR137),
.VAR99(VAR124[7])
);
VAR8 VAR174 (
.VAR80(VAR190),
.VAR99(VAR124[6])
);
VAR8 VAR141 (
.VAR80(VAR21),
.VAR99(VAR124[5])
);
VAR8 VAR44 (
.VAR80(VAR35),
.VAR99(VAR124[4])
);
VAR8 VAR102 (
.VAR80(VAR37),
.VAR99(VAR124[3])
);
VAR8 VAR144 (
.VAR80(VAR201),
.VAR99(VAR124[2])
);
VAR8 VAR36 (
.VAR80(VAR15),
.VAR99(VAR124[1])
);
VAR8 VAR185 (
.VAR80(VAR77),
.VAR99(VAR124[0])
);
VAR8 VAR162 (
.VAR80(VAR184),
.VAR99(VAR101[15])
);
VAR8 VAR125 (
.VAR80(VAR184),
.VAR99(VAR101[14])
);
VAR8 VAR61 (
.VAR80(VAR184),
.VAR99(VAR101[13])
);
VAR8 VAR188 (
.VAR80(VAR184),
.VAR99(VAR101[12])
);
VAR8 VAR13 (
.VAR80(VAR184),
.VAR99(VAR101[11])
);
VAR8 VAR206 (
.VAR80(VAR184),
.VAR99(VAR101[10])
);
VAR8 VAR59 (
.VAR80(VAR184),
.VAR99(VAR101[9])
);
VAR8 VAR98 (
.VAR80(VAR184),
.VAR99(VAR101[8])
);
VAR8 VAR156 (
.VAR80(VAR45),
.VAR99(VAR101[7])
);
VAR8 VAR157 (
.VAR80(VAR89),
.VAR99(VAR101[6])
);
VAR8 VAR60 (
.VAR80(VAR48),
.VAR99(VAR101[5])
);
VAR8 VAR120 (
.VAR80(VAR184),
.VAR99(VAR101[4])
);
VAR8 VAR39 (
.VAR80(VAR184),
.VAR99(VAR101[3])
);
VAR8 VAR52 (
.VAR80(VAR51),
.VAR99(VAR101[2])
);
VAR8 VAR111 (
.VAR80(VAR184),
.VAR99(VAR101[1])
);
VAR8 VAR18 (
.VAR80(VAR57),
.VAR99(VAR101[0])
);
VAR76 #(
.VAR197 ( 32'h92E9E992 ))
\VAR138[15].VAR93/VAR182<0><0>11 (
.VAR26(VAR50[15]),
.VAR160(VAR180),
.VAR130(VAR79),
.VAR95(VAR105),
.VAR62(VAR172),
.VAR99(VAR45)
);
endmodule
module MODULE1 ();
parameter VAR131 = 100000;
parameter VAR29 = 0;
wire VAR154;
wire VAR133;
wire VAR23;
wire VAR123;
tri1 VAR41;
tri (weak1, strong0) VAR116 = VAR41;
wire VAR32;
wire VAR67;
reg VAR186;
reg VAR66;
reg VAR158;
wire VAR68;
wire VAR70;
wire VAR81;
wire VAR126;
wire VAR109;
reg VAR100;
reg VAR4;
reg VAR82;
reg VAR9;
reg VAR84;
reg VAR202 = 0;
reg VAR147 = 0 ;
reg VAR183 = 0;
reg VAR92 = 0;
reg VAR173 = 1'VAR64;
reg VAR40 = 1'VAR64;
reg VAR195 = 1'VAR64;
reg VAR115 = 1'VAR64;
assign (weak1, weak0) VAR154 = VAR186;
assign (weak1, weak0) VAR133 = VAR66;
assign (weak1, weak0) VAR123 = VAR158; | gpl-2.0 |
CospanDesign/nysa-verilog | verilog/axi/slave/axi_nes/rtl/cpu/rp2a03.v | 5,423 | module MODULE1
(
input VAR1, input VAR47,
input VAR12, input [ 7:0] din, input VAR52, input VAR46, output [ 7:0] dout, output [15:0] VAR2, output VAR15, output VAR51,
input [7:0] VAR19, input [7:0] VAR10, input [ 3:0] VAR3, output VAR40,
input [ 3:0] VAR32, input [ 7:0] VAR43, input VAR21, output [ 7:0] VAR30 );
wire VAR49;
wire [ 7:0] VAR42;
wire VAR31;
wire [ 7:0] VAR29;
wire [15:0] VAR34;
wire VAR22;
VAR38 VAR7(
.VAR1 (VAR1 ),
.VAR47 (VAR47 ),
.VAR46 (VAR46 ),
.VAR52 (VAR52 ),
.VAR33 (VAR31 ),
.VAR48 (VAR49 ),
.VAR51 (VAR51 ),
.din (VAR42 ),
.dout (VAR29 ),
.VAR2 (VAR34 ),
.VAR15 (VAR22 ),
.VAR21 (VAR21 ),
.VAR45 (VAR43 ),
.VAR32 (VAR32 ),
.VAR4 (VAR30 )
);
wire [7:0] VAR24;
VAR8 VAR54(
.VAR1 (VAR1 ),
.VAR47 (VAR47 ),
.VAR3 (VAR3 ),
.VAR17 (VAR34 ),
.din (VAR29 ),
.VAR9 (VAR22 ),
.VAR40 (VAR40 ),
.dout (VAR24 )
);
wire [7:0] VAR20;
VAR36 VAR37(
.clk (VAR1 ),
.rst (VAR47 ),
.VAR18 (~VAR22 ),
.VAR28 (VAR34 ),
.VAR39 (VAR29[0] ),
.VAR25 (VAR20 ),
.VAR19 (VAR19 ),
.VAR10 (VAR10 )
);
wire VAR13;
wire [15:0] VAR16;
wire [ 7:0] VAR35;
wire VAR11;
VAR6 VAR26(
.VAR1 (VAR1 ),
.VAR47 (VAR47 ),
.VAR44 (VAR34 ),
.VAR23 (VAR29 ),
.VAR14 (VAR42 ),
.VAR27 (VAR22 ),
.VAR50 (VAR13 ),
.VAR41 (VAR16 ),
.VAR53 (VAR35 ),
.VAR5 (VAR11 )
);
assign VAR49 = VAR12 & !VAR13;
assign VAR42 = din | VAR20 | VAR24;
assign VAR31 = 1'b1;
assign dout = (VAR13) ? VAR35 : VAR29;
assign VAR2 = (VAR13) ? VAR16 : VAR34;
assign VAR15 = (VAR13) ? VAR11 : VAR22;
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_hs | cells/dfstp/sky130_fd_sc_hs__dfstp.pp.symbol.v | 1,351 | module MODULE1 (
input VAR5 ,
output VAR2 ,
input VAR1,
input VAR6 ,
input VAR4 ,
input VAR3
);
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hd | cells/sedfxtp/sky130_fd_sc_hd__sedfxtp.functional.pp.v | 2,122 | module MODULE1 (
VAR13 ,
VAR5 ,
VAR7 ,
VAR14 ,
VAR12 ,
VAR20 ,
VAR16,
VAR2,
VAR15 ,
VAR18
);
output VAR13 ;
input VAR5 ;
input VAR7 ;
input VAR14 ;
input VAR12 ;
input VAR20 ;
input VAR16;
input VAR2;
input VAR15 ;
input VAR18 ;
wire VAR19 ;
wire VAR10;
wire VAR6 ;
VAR17 VAR1 (VAR10, VAR6, VAR12, VAR20 );
VAR17 VAR8 (VAR6 , VAR19, VAR7, VAR14 );
VAR9 VAR3 VAR4 (VAR19 , VAR10, VAR5, , VAR16, VAR2);
buf VAR11 (VAR13 , VAR19 );
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hs | cells/or4bb/sky130_fd_sc_hs__or4bb_1.v | 2,187 | module MODULE2 (
VAR4 ,
VAR7 ,
VAR9 ,
VAR1 ,
VAR3 ,
VAR8,
VAR6
);
output VAR4 ;
input VAR7 ;
input VAR9 ;
input VAR1 ;
input VAR3 ;
input VAR8;
input VAR6;
VAR5 VAR2 (
.VAR4(VAR4),
.VAR7(VAR7),
.VAR9(VAR9),
.VAR1(VAR1),
.VAR3(VAR3),
.VAR8(VAR8),
.VAR6(VAR6)
);
endmodule
module MODULE2 (
VAR4 ,
VAR7 ,
VAR9 ,
VAR1,
VAR3
);
output VAR4 ;
input VAR7 ;
input VAR9 ;
input VAR1;
input VAR3;
supply1 VAR8;
supply0 VAR6;
VAR5 VAR2 (
.VAR4(VAR4),
.VAR7(VAR7),
.VAR9(VAR9),
.VAR1(VAR1),
.VAR3(VAR3)
);
endmodule | apache-2.0 |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/nor4/gf180mcu_fd_sc_mcu9t5v0__nor4_1.functional.pp.v | 1,404 | module MODULE1( VAR8, VAR11, VAR9, VAR1, VAR12, VAR2, VAR5 );
input VAR12, VAR1, VAR9, VAR8;
inout VAR2, VAR5;
output VAR11;
wire VAR14;
not VAR7( VAR14, VAR12 );
wire VAR4;
not VAR6( VAR4, VAR1 );
wire VAR15;
not VAR10( VAR15, VAR9 );
wire VAR16;
not VAR3( VAR16, VAR8 );
and VAR13( VAR11, VAR14, VAR4, VAR15, VAR16 );
endmodule | apache-2.0 |
monotone-RK/FACE | MCSoC-15/8-way_8-parallel/ise/ipcore_dir/dram/user_design/rtl/controller/mig_7series_v1_9_round_robin_arb.v | 7,553 | module MODULE1
parameter VAR16 = 100,
parameter VAR18 = 3
)
(
VAR14, VAR19,
clk, rst, req, VAR20, VAR17, VAR9
);
input clk;
input rst;
input [VAR18-1:0] req;
wire [VAR18-1:0] VAR12;
reg [VAR18*2-1:0] VAR2;
always @(VAR12)
VAR2 = {VAR12, VAR12};
reg [VAR18*2-1:0] VAR10;
always @(req) VAR10 = {req, req};
reg [VAR18-1:0] VAR3 = {VAR18{1'b0}};
genvar VAR1;
genvar VAR11;
generate
for (VAR1 = 0; VAR1 < VAR18; VAR1 = VAR1 + 1) begin : VAR8
wire [VAR18-1:1] VAR13;
for (VAR11 = 0; VAR11 < (VAR18-1); VAR11 = VAR11 + 1) begin : VAR4
assign VAR13[VAR11+1] =
VAR2[VAR1+VAR11] && |VAR10[VAR1+VAR18-1:VAR1+VAR11+1];
end
always @(VAR13) VAR3[VAR1] = |VAR13;
end
endgenerate
input VAR20;
output wire [VAR18-1:0] VAR14;
assign VAR14 = req & ~VAR3 & {VAR18{~VAR20}};
output reg [VAR18-1:0] VAR19;
input [VAR18-1:0] VAR17;
input VAR9;
reg [VAR18-1:0] VAR6;
localparam VAR15 = 1 << (VAR18 - 1); assign VAR12 = rst
? VAR15[0+:VAR18]
: VAR9
? VAR17
: VAR6;
VAR7:
assert property (@(posedge clk) (rst || 0(VAR14)));
VAR5:
assert property (@(posedge clk) (rst || (VAR6)));
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/o221a/sky130_fd_sc_lp__o221a_1.v | 2,444 | module MODULE1 (
VAR4 ,
VAR10 ,
VAR1 ,
VAR3 ,
VAR8 ,
VAR11 ,
VAR12,
VAR6,
VAR9 ,
VAR5
);
output VAR4 ;
input VAR10 ;
input VAR1 ;
input VAR3 ;
input VAR8 ;
input VAR11 ;
input VAR12;
input VAR6;
input VAR9 ;
input VAR5 ;
VAR7 VAR2 (
.VAR4(VAR4),
.VAR10(VAR10),
.VAR1(VAR1),
.VAR3(VAR3),
.VAR8(VAR8),
.VAR11(VAR11),
.VAR12(VAR12),
.VAR6(VAR6),
.VAR9(VAR9),
.VAR5(VAR5)
);
endmodule
module MODULE1 (
VAR4 ,
VAR10,
VAR1,
VAR3,
VAR8,
VAR11
);
output VAR4 ;
input VAR10;
input VAR1;
input VAR3;
input VAR8;
input VAR11;
supply1 VAR12;
supply0 VAR6;
supply1 VAR9 ;
supply0 VAR5 ;
VAR7 VAR2 (
.VAR4(VAR4),
.VAR10(VAR10),
.VAR1(VAR1),
.VAR3(VAR3),
.VAR8(VAR8),
.VAR11(VAR11)
);
endmodule | apache-2.0 |
olgirard/openmsp430 | fpga/altera_de0_nano_soc/rtl/verilog/sync_debouncer_10ms.v | 2,960 | module MODULE1 (
VAR4,
VAR7, rst, VAR5 );
output VAR4;
input VAR7; input rst; input VAR5;
reg [1:0] VAR3;
always @(posedge VAR7 or posedge rst)
if (rst) VAR3 <= 2'b00;
else VAR3 <= {VAR3[0], VAR5};
wire VAR2 = VAR3[1];
reg [18:0] VAR1;
always @(posedge VAR7 or posedge rst)
if (rst) VAR1 <= 19'h00000;
else if(VAR4==VAR2) VAR1 <= 19'h00000;
else VAR1 <= VAR1+1;
wire VAR6 = (VAR1==19'h7ffff);
reg VAR4;
always @(posedge VAR7 or posedge rst)
if (rst) VAR4 <= 1'b0;
else if(VAR6) VAR4 <= ~VAR4;
endmodule | bsd-3-clause |
google/skywater-pdk-libs-sky130_fd_sc_ms | cells/nand4bb/sky130_fd_sc_ms__nand4bb_1.v | 2,334 | module MODULE1 (
VAR5 ,
VAR7 ,
VAR2 ,
VAR4 ,
VAR6 ,
VAR9,
VAR10,
VAR1 ,
VAR3
);
output VAR5 ;
input VAR7 ;
input VAR2 ;
input VAR4 ;
input VAR6 ;
input VAR9;
input VAR10;
input VAR1 ;
input VAR3 ;
VAR8 VAR11 (
.VAR5(VAR5),
.VAR7(VAR7),
.VAR2(VAR2),
.VAR4(VAR4),
.VAR6(VAR6),
.VAR9(VAR9),
.VAR10(VAR10),
.VAR1(VAR1),
.VAR3(VAR3)
);
endmodule
module MODULE1 (
VAR5 ,
VAR7,
VAR2,
VAR4 ,
VAR6
);
output VAR5 ;
input VAR7;
input VAR2;
input VAR4 ;
input VAR6 ;
supply1 VAR9;
supply0 VAR10;
supply1 VAR1 ;
supply0 VAR3 ;
VAR8 VAR11 (
.VAR5(VAR5),
.VAR7(VAR7),
.VAR2(VAR2),
.VAR4(VAR4),
.VAR6(VAR6)
);
endmodule | apache-2.0 |
r2t2sdr/r2t2 | fpga/modules/adi_hdl/library/axi_ad9467/axi_ad9467_pnmon.v | 7,071 | module MODULE1 (
VAR5,
VAR1,
VAR15,
VAR7,
VAR2);
input VAR5;
input [15:0] VAR1;
output VAR15;
output VAR7;
input [ 3:0] VAR2;
reg VAR3 = 'd0;
reg [31:0] VAR14 = 'd0;
reg [31:0] VAR9 = 'd0;
wire [31:0] VAR11;
function [31:0] VAR13;
input [31:0] din;
reg [31:0] dout;
begin
dout[31] = din[22] ^ din[17];
dout[30] = din[21] ^ din[16];
dout[29] = din[20] ^ din[15];
dout[28] = din[19] ^ din[14];
dout[27] = din[18] ^ din[13];
dout[26] = din[17] ^ din[12];
dout[25] = din[16] ^ din[11];
dout[24] = din[15] ^ din[10];
dout[23] = din[14] ^ din[ 9];
dout[22] = din[13] ^ din[ 8];
dout[21] = din[12] ^ din[ 7];
dout[20] = din[11] ^ din[ 6];
dout[19] = din[10] ^ din[ 5];
dout[18] = din[ 9] ^ din[ 4];
dout[17] = din[ 8] ^ din[ 3];
dout[16] = din[ 7] ^ din[ 2];
dout[15] = din[ 6] ^ din[ 1];
dout[14] = din[ 5] ^ din[ 0];
dout[13] = din[ 4] ^ din[22] ^ din[17];
dout[12] = din[ 3] ^ din[21] ^ din[16];
dout[11] = din[ 2] ^ din[20] ^ din[15];
dout[10] = din[ 1] ^ din[19] ^ din[14];
dout[ 9] = din[ 0] ^ din[18] ^ din[13];
dout[ 8] = din[22] ^ din[12];
dout[ 7] = din[21] ^ din[11];
dout[ 6] = din[20] ^ din[10];
dout[ 5] = din[19] ^ din[ 9];
dout[ 4] = din[18] ^ din[ 8];
dout[ 3] = din[17] ^ din[ 7];
dout[ 2] = din[16] ^ din[ 6];
dout[ 1] = din[15] ^ din[ 5];
dout[ 0] = din[14] ^ din[ 4];
VAR13 = dout;
end
endfunction
function [31:0] VAR6;
input [31:0] din;
reg [31:0] dout;
begin
dout[31] = din[ 8] ^ din[ 4];
dout[30] = din[ 7] ^ din[ 3];
dout[29] = din[ 6] ^ din[ 2];
dout[28] = din[ 5] ^ din[ 1];
dout[27] = din[ 4] ^ din[ 0];
dout[26] = din[ 3] ^ din[ 8] ^ din[ 4];
dout[25] = din[ 2] ^ din[ 7] ^ din[ 3];
dout[24] = din[ 1] ^ din[ 6] ^ din[ 2];
dout[23] = din[ 0] ^ din[ 5] ^ din[ 1];
dout[22] = din[ 8] ^ din[ 0];
dout[21] = din[ 7] ^ din[ 8] ^ din[ 4];
dout[20] = din[ 6] ^ din[ 7] ^ din[ 3];
dout[19] = din[ 5] ^ din[ 6] ^ din[ 2];
dout[18] = din[ 4] ^ din[ 5] ^ din[ 1];
dout[17] = din[ 3] ^ din[ 4] ^ din[ 0];
dout[16] = din[ 2] ^ din[ 3] ^ din[ 8] ^ din[ 4];
dout[15] = din[ 1] ^ din[ 2] ^ din[ 7] ^ din[ 3];
dout[14] = din[ 0] ^ din[ 1] ^ din[ 6] ^ din[ 2];
dout[13] = din[ 8] ^ din[ 0] ^ din[ 4] ^ din[ 5] ^ din[ 1];
dout[12] = din[ 7] ^ din[ 8] ^ din[ 3] ^ din[ 0];
dout[11] = din[ 6] ^ din[ 7] ^ din[ 2] ^ din[ 8] ^ din[ 4];
dout[10] = din[ 5] ^ din[ 6] ^ din[ 1] ^ din[ 7] ^ din[ 3];
dout[ 9] = din[ 4] ^ din[ 5] ^ din[ 0] ^ din[ 6] ^ din[ 2];
dout[ 8] = din[ 3] ^ din[ 8] ^ din[ 5] ^ din[ 1];
dout[ 7] = din[ 2] ^ din[ 4] ^ din[ 7] ^ din[ 0];
dout[ 6] = din[ 1] ^ din[ 3] ^ din[ 6] ^ din[ 8] ^ din[ 4];
dout[ 5] = din[ 0] ^ din[ 2] ^ din[ 5] ^ din[ 7] ^ din[ 3];
dout[ 4] = din[ 8] ^ din[ 1] ^ din[ 6] ^ din[ 2];
dout[ 3] = din[ 7] ^ din[ 0] ^ din[ 5] ^ din[ 1];
dout[ 2] = din[ 6] ^ din[ 8] ^ din[ 0];
dout[ 1] = din[5] ^ din[7] ^ din[8] ^ din[4];
dout[ 0] = din[4] ^ din[6] ^ din[7] ^ din[3];
VAR6 = dout;
end
endfunction
assign VAR11 = (VAR15 == 1'b1) ? VAR14 : VAR9;
always @(posedge VAR5) begin
VAR3 <= ~VAR3;
VAR14 <= {VAR14[15:0], ~VAR1[15], VAR1[14:0]};
if (VAR3 == 1'b1) begin
if (VAR2 == 4'd0) begin
VAR9 <= VAR6(VAR11);
end else begin
VAR9 <= VAR13(VAR11);
end
end
end
VAR8 #(.VAR12(32)) VAR4 (
.VAR5 (VAR5),
.VAR3 (VAR3),
.VAR10 (VAR14),
.VAR16 (VAR9),
.VAR15 (VAR15),
.VAR7 (VAR7));
endmodule | gpl-3.0 |
balanx/laotzu | RTL/asyn_fifo_controller.v | 3,892 | module MODULE1 #(
parameter VAR34 = 1, parameter VAR4 = 6,
parameter [VAR4:0] VAR9 = 44 ) (
input VAR28 ,
input VAR21 ,
input VAR5 ,
output VAR30 ,
output VAR11 ,
output [VAR4:0] VAR17 ,
input VAR33 ,
input VAR6 ,
input VAR37 ,
output VAR27 ,
output VAR2 ,
output [VAR4:0] VAR10 ,
output [VAR4-1:0] VAR32 ,
output VAR16 ,
output [VAR4-1:0] VAR19 ,
output VAR26
);
localparam [VAR4:0] VAR38 = (1'b1<<VAR4) - VAR9;
localparam [VAR4:0] VAR15 = (VAR38>>1) ^ VAR38;
localparam [VAR4:0] VAR31 = (1'b1<<VAR4) + VAR9 - 1'b1;
wire [VAR4:0] VAR7 ;
wire [VAR4:0] VAR23 ;
wire [VAR4:0] VAR12 ;
wire [VAR4:0] VAR14 ;
VAR13 #(
.VAR4 ( VAR4 ),
.VAR9 ( VAR9 ),
.VAR38 ( VAR38 ),
.VAR31 ( VAR31 )
) VAR8 (
.VAR21 ( VAR21 ),
.VAR28 ( VAR28 ),
.VAR5 ( VAR5 ),
.VAR23 ( VAR23 ),
.VAR18 ( VAR32 ),
.VAR14 ( VAR14 ),
.VAR35 ( VAR16 ),
.VAR30 ( VAR30 ),
.VAR11 ( VAR11 ),
.VAR17 ( VAR17 )
);
VAR39 #(
.VAR20 ( VAR4 + 1 ),
.VAR36 ( VAR15 )
) VAR29 (
.VAR25 ( VAR33 ), .clk ( VAR6 ), .din ( VAR14 ), .dout ( VAR7 ) );
VAR24 #(
.VAR34 ( VAR34 ),
.VAR4 ( VAR4 ),
.VAR9 ( VAR9 ),
.VAR38 ( VAR38 ),
.VAR31 ( VAR31 )
) VAR1 (
.VAR6 ( VAR6 ),
.VAR33 ( VAR33 ),
.VAR37 ( VAR37 ),
.VAR7 ( VAR7 ),
.VAR3 ( VAR19 ),
.VAR12 ( VAR12 ),
.VAR35 ( VAR26 ),
.VAR27 ( VAR27 ),
.VAR2 ( VAR2 ),
.VAR10 ( VAR10 )
);
VAR39 #(
.VAR20 ( VAR4 + 1 ),
.VAR36 ( VAR15 )
) VAR22 (
.VAR25 ( VAR28 ), .clk ( VAR21 ), .din ( VAR12 ), .dout ( VAR23 ) );
endmodule | apache-2.0 |
yyang29/MIPS | design/mips_regFile.v | 1,762 | module MODULE1 (
clk,
VAR17,
VAR14,
VAR10,
VAR16,
VAR12,
VAR8,
VAR7,
VAR13,
VAR22
);
input clk;
input VAR17;
input VAR7;
input [4:0] VAR14;
input [4:0] VAR10;
output [31:0] VAR13;
output [31:0] VAR22;
input VAR16;
input [4:0] VAR12;
input [31:0] VAR8;
reg [31:0] VAR6[31:0];
integer VAR5;
always @(posedge clk) begin
if (~VAR17) begin
for (VAR5 = 0; VAR5 < 32; VAR5 = VAR5 + 1) begin
VAR6[VAR5] <= 0;
end
end
else if (VAR16) begin
case (VAR12)
2'b00: ;
default: VAR6[VAR12] <= VAR8;
endcase
end
end
assign VAR13 = (VAR14 == 0) ? 32'h0 : VAR6[VAR14];
assign VAR22 = (VAR10 == 0) ? 32'h0 : VAR6[VAR10];
integer VAR9;
always @(VAR7) begin
if (VAR17 && VAR7) begin
VAR9 =
VAR19(VAR9, "--- VAR1 VAR18 VAR11 ---");
VAR19(VAR9, "=== VAR15 VAR4 %VAR20 ===", );
for(VAR5 = 0; VAR5 < 32; VAR5 = VAR5+1) begin
", VAR5, VAR6[VAR5], VAR6[VAR5]);
VAR19(VAR9, "VAR21%VAR20\VAR3= 0x%8h\VAR3( %0d )", VAR5, VAR6[VAR5], VAR6[VAR5]);
end
VAR19(VAR9, "--- VAR2 register VAR18 VAR11 ---");
end
end
endmodule | gpl-2.0 |
ZiCog/xoro | rtl/AsyncReceiver.v | 6,294 | module MODULE1 (
input [7:0] VAR17,
output [7:0] VAR31,
input VAR27,
input VAR2,
output VAR5,
output VAR34,
input clk,
input reset);
wire [7:0] VAR8;
wire [4:0] VAR32;
wire [4:0] VAR20;
wire [7:0] VAR3;
wire VAR29;
reg [4:0] head;
reg [4:0] VAR28;
reg VAR37;
reg VAR30;
reg VAR13;
reg VAR36;
reg VAR16;
reg VAR15;
reg [7:0] VAR4 [0:31];
assign VAR32 = (head + (5'b00001));
assign VAR20 = (VAR28 + (5'b00001));
assign VAR3 = VAR17;
assign VAR29 = ((! VAR37) && VAR2);
always @ (posedge clk) begin
if(VAR29) begin
VAR4[head] <= VAR3;
end
end
assign VAR8 = VAR4[VAR28];
assign VAR31 = VAR8;
assign VAR34 = VAR30;
assign VAR5 = VAR37;
always @ (posedge clk or posedge reset) begin
if (reset) begin
head <= (5'b00000);
VAR28 <= (5'b00000);
VAR37 <= 1'b0;
VAR30 <= 1'b1;
end else begin
if(((VAR2 && (! VAR13)) && (! VAR27)))begin
if((! VAR37))begin
head <= (head + (5'b00001));
VAR37 <= (VAR32 == VAR28);
VAR30 <= 1'b0;
end
end
if(((! VAR2) && (VAR27 && (! VAR36))))begin
if((! VAR30))begin
VAR28 <= (VAR28 + (5'b00001));
VAR30 <= (VAR20 == head);
VAR37 <= 1'b0;
end
end
if(((VAR2 && (! VAR16)) && (VAR27 && (! VAR15))))begin
if(VAR37)begin
VAR28 <= (VAR28 + (5'b00001));
VAR37 <= 1'b0;
end
if(VAR30)begin
head <= (head + (5'b00001));
VAR30 <= 1'b0;
end
if(((! VAR37) && (! VAR30)))begin
VAR28 <= (VAR28 + (5'b00001));
head <= (head + (5'b00001));
end
end
end
end
always @ (posedge clk) begin
VAR13 <= VAR2;
VAR36 <= VAR27;
VAR16 <= VAR2;
VAR15 <= VAR27;
end
endmodule
module MODULE2 (
input VAR18,
input VAR19,
output VAR14,
input [3:0] VAR25,
output [31:0] VAR26,
input VAR22,
input VAR11,
input clk,
input reset);
reg VAR8;
reg VAR32;
wire [7:0] VAR20;
wire VAR3;
wire VAR29;
wire VAR9;
wire VAR33;
wire [31:0] VAR23;
wire [0:0] VAR12;
reg [1:0] state;
reg [5:0] VAR1;
reg [2:0] VAR39;
reg [7:0] VAR6;
reg VAR35;
reg VAR10;
reg VAR24;
reg VAR13;
reg VAR36;
reg VAR16;
reg [7:0] VAR21;
reg ready;
wire VAR7;
reg VAR15;
assign VAR9 = (VAR7 && (! VAR15));
assign VAR33 = (VAR1 == (6'b000000));
assign VAR23 = {24'd0, VAR21};
assign VAR12 = (! VAR29);
MODULE1 MODULE1 (
.VAR17(VAR6),
.VAR31(VAR20),
.VAR27(VAR8),
.VAR2(VAR32),
.VAR5(VAR3),
.VAR34(VAR29),
.clk(clk),
.reset(reset)
);
always @ begin
VAR32 = 1'b0;
case(state)
2'b00 : begin
end
2'b01 : begin
end
2'b10 : begin
end
default : begin
if(VAR33)begin
if((VAR24 == 1'b1))begin
if((! VAR3))begin
VAR32 = 1'b1;
end
end
end
end
endcase
end
assign VAR7 = (VAR19 && VAR18);
assign VAR26 = (VAR7 ? VAR23 : (32'b00000000000000000000000000000000));
assign VAR14 = (VAR7 ? ready : 1'b0);
always @ (posedge clk or posedge reset) begin
if (reset) begin
state <= (2'b00);
VAR1 <= (6'b000000);
VAR39 <= (3'b000);
VAR6 <= (8'b00000000);
VAR35 <= 1'b0;
VAR10 <= 1'b0;
VAR24 <= 1'b0;
VAR21 <= (8'b00000000);
ready <= 1'b0;
end else begin
VAR35 <= VAR22;
VAR10 <= VAR35;
VAR24 <= VAR11;
if((VAR10 && (! VAR13)))begin
VAR1 <= (VAR1 - (6'b000001));
end
case(state)
2'b00 : begin
state <= (2'b00);
if(((! VAR24) && VAR36))begin
state <= (2'b01);
VAR1 <= (6'b011111);
end
end
2'b01 : begin
state <= (2'b01);
if((VAR1 == (6'b000000)))begin
if((VAR24 == 1'b0))begin
VAR1 <= (6'b111111);
state <= (2'b10);
end else begin
state <= (2'b00);
end
end
end
2'b10 : begin
state <= (2'b10);
if((VAR10 && (! VAR16)))begin
if((VAR1 == (6'b000000)))begin
VAR6[VAR39] <= VAR24;
VAR39 <= (VAR39 + (3'b001));
if((VAR39 == (3'b111)))begin
state <= (2'b11);
end
end
end
end
default : begin
state <= (2'b11);
if(VAR33)begin
state <= (2'b00);
end
end
endcase
ready <= VAR7;
if(VAR9)begin
case(VAR25)
4'b0000 : begin
VAR21 <= VAR20;
end
4'b0100 : begin
VAR21 <= {7'd0, VAR12};
end
default : begin
end
endcase
end
end
end
always @ (posedge clk) begin
VAR13 <= VAR10;
VAR15 <= VAR7;
end
always @ (posedge clk) begin
VAR36 <= VAR24;
end
always @ (posedge clk) begin
VAR16 <= VAR10;
end
endmodule | mit |
horia141/bachelor-thesis | prj/applications/ViewImage/ViewImage.v | 2,245 | module MODULE1(VAR22,VAR33,reset,VAR40,VAR17,VAR2,VAR29,VAR48);
input wire VAR22;
input wire VAR33;
input wire reset;
output wire VAR40;
output wire VAR17;
output wire VAR2;
output wire VAR29;
output wire VAR48;
wire [7:0] VAR49;
wire [11:0] VAR14;
wire [7:0] VAR9;
wire [19:0] VAR42;
wire [4095:0] VAR3;
wire [7:0] VAR35;
wire [7:0] VAR18;
wire [3:0] VAR15;
wire [3:0] VAR32;
wire [15:0] VAR39;
VAR26
VAR47 (.VAR46(VAR22),
.reset(reset),
.VAR51(VAR42),
.VAR44(VAR3),
.VAR50(1),
.VAR37(VAR35),
.VAR25(VAR18),
.VAR31(VAR32),
.VAR5(8'h00),
.VAR21(VAR49),
.VAR28(VAR14),
.VAR6(VAR9));
VAR10
VAR41 (.addr(VAR49),
.VAR36(VAR42));
VAR11
VAR34 (.addr(VAR49),
.VAR36(VAR3));
VAR4
alu (.VAR46(VAR33),
.reset(reset),
.VAR51(VAR14),
.VAR50(VAR9[0]),
.VAR8(VAR35));
VAR24
VAR27 (.VAR46(VAR33),
.reset(reset),
.VAR51(VAR14),
.VAR50(VAR9[1]),
.out(VAR18));
VAR20
VAR7 (.VAR46(VAR22),
.reset(reset),
.VAR1(0),
.addr(VAR39),
.VAR16(4'b0000),
.VAR36(VAR15));
VAR23 #(.VAR38(128),
.VAR30(128),
.VAR45(4))
VAR43 (.VAR46(VAR33),
.reset(reset),
.VAR51(VAR14),
.VAR50(VAR9[2]),
.out(VAR32),
.VAR19(VAR39),
.VAR52(VAR15));
VAR12
VAR13 (.VAR46(VAR33),
.reset(reset),
.VAR51(VAR14),
.VAR50(VAR9[3]),
.VAR40(VAR40),
.VAR17(VAR17),
.VAR2(VAR2),
.VAR29(VAR29),
.VAR48(VAR48));
endmodule | mit |
trivoldus28/pulsarch-verilog | design/sys/iop/pads/pad_misc/rtl/bw_io_cmos2_pad.v | 2,447 | module MODULE1(VAR25 ,VAR12 ,VAR23 ,VAR27 ,VAR21, VAR6 );
output VAR23 ;
input VAR25 ;
input VAR12 ;
input VAR21 ;
inout VAR27 ;
input VAR6 ;
supply1 VAR1 ;
supply0 VAR22 ;
wire VAR5 ;
wire VAR4 ;
wire VAR20 ;
wire VAR8 ;
wire VAR26 ;
wire VAR11 ;
VAR17 VAR15 (
.VAR5 (VAR5 ),
.VAR23 (VAR23 ),
.VAR10 (VAR22 ),
.VAR2 (VAR8 ),
.VAR18 (VAR26 ),
.VAR11 (VAR11 ),
.VAR20 (VAR20 ),
.VAR25 (VAR25 ),
.VAR12 (VAR12 ),
.VAR21 (VAR21 ),
.VAR4 (VAR4 ),
.VAR7 (VAR22 ),
.VAR3 (VAR22 ) );
VAR14 VAR13 (
.VAR24 ({VAR22 ,VAR22 ,VAR22 ,VAR22 ,VAR1 ,VAR1 ,VAR1 ,VAR1 } ),
.VAR9 ({VAR22 ,VAR22 ,VAR22 ,VAR22 ,VAR1 ,VAR1 ,VAR1 ,VAR1 } ),
.VAR4 (VAR4 ),
.VAR18 (VAR22 ),
.VAR2 (VAR22 ),
.VAR11 (VAR11 ),
.VAR19 (VAR22 ),
.VAR20 (VAR20 ),
.VAR27 (VAR27 ),
.VAR6 (VAR6) );
VAR16 VAR28 (
.VAR6 (VAR6 ),
.out (VAR5 ),
.in (VAR27 ) );
endmodule | gpl-2.0 |
kyzhai/NUNY | src/hardware/four_new2_bb.v | 5,018 | module MODULE1 (
address,
VAR2,
VAR1);
input [9:0] address;
input VAR2;
output [11:0] VAR1;
tri1 VAR2;
endmodule | gpl-2.0 |
duttondj/LEDDimmer | SourceFiles/dimmer.v | 4,440 |
reg [3:0] VAR2; reg VAR9; reg VAR3; reg [4:0] VAR13; reg [4:0] VAR8; reg [17:0] VAR11; reg [25:0] VAR12; reg [25:0] VAR10;
always @(negedge VAR7 or negedge VAR6) begin
if (VAR7 == 0) begin
VAR3 <= 1;
end
else if (VAR6 == 0) begin
VAR3 <= 1;
end
else begin
VAR3 <= 0;
end
end
always @(VAR12 or VAR10) begin
if (!VAR7 && (VAR12 == 0) && VAR9) begin
VAR8 <= (VAR13 < 4'd15) ? VAR13 + 4'b1 : VAR13;
end
else if (!VAR6 && (VAR10 == 0) && VAR9) begin
VAR8 <= (VAR13 > 0) ? VAR13 - 4'b1 : VAR13;
end
else begin
VAR8 <= VAR13;
end
end
always @(posedge VAR1 or negedge VAR4) begin
if (VAR4 == 0) begin
VAR11 <= 0;
VAR13 <= 0;
VAR9 <= 0;
VAR12 <= 0;
VAR10 <= 0;
end
else begin
VAR13 <= VAR8;
VAR9 <= VAR3;
VAR11 <= VAR11 + 13'b1;
if (VAR11 >= (250000/VAR2)) begin
VAR11 <= 0;
end
if (VAR12 >= (50000000/VAR2) || (VAR7 == 1)) begin
VAR12 <= 0;
end
else begin
VAR12 <= VAR12 + 18'b1;
end
if (VAR10 >= (50000000/VAR2) || (VAR6 == 1)) begin
VAR10 <= 0;
end
else begin
VAR10 <= VAR10 + 18'b1;
end
end
end
assign VAR14 = (VAR11 < VAR13*(15625/VAR2)) ? 10'b1111111111 : 10'b0;
endmodule | mit |
ellisgl/Driver-YL-3 | yl3.v | 12,966 | module MODULE1(
input VAR2, input VAR18, input [63:0] VAR52, input VAR7,
output VAR56, output VAR21, output VAR11, output VAR28 );
localparam VAR4 = 2'b00; localparam VAR43 = 2'b01; localparam VAR32 = 2'b10;
reg [7:0] VAR30 [0:7]; reg [3:0] VAR36; reg [7:0] VAR24; reg [7:0] VAR40; reg [15:0] VAR51; reg [3:0] VAR42; reg [4:0] VAR59; reg [2:0] VAR50; reg [1:0] state; reg VAR6; reg VAR17;
reg VAR62;
reg VAR67;
wire VAR35;
VAR13 VAR37(
.VAR2(VAR2),
.VAR57(VAR51),
.VAR34(VAR17),
.VAR35(VAR35),
.VAR22(VAR28),
.VAR10(VAR11),
.VAR48(VAR21)
);
always @(negedge VAR35)
begin
VAR62 <= 0;
end
always @(posedge VAR2)
begin
if(!VAR18)
begin
state <= VAR4;
VAR30[0] = 0;
VAR30[1] = 0;
VAR30[2] = 0;
VAR30[3] = 0;
VAR30[4] = 0;
VAR30[5] = 0;
VAR30[6] = 0;
VAR30[7] = 0;
VAR36 <= 4'b0;
VAR24 <= 8'b0;
VAR40 <= 8'b0;
VAR51 <= 16'b1111111111111111;
VAR42 <= 4'b0;
VAR50 <= 3'b0;
VAR59 <= 5'b0;
VAR6 <= 1'b0;
end
else
begin
if(state != VAR32)
begin
end
case(state)
VAR4:
begin
if(VAR7 == 1)
begin
if({VAR30[0], VAR30[1], VAR30[2], VAR30[3], VAR30[4], VAR30[5], VAR30[6], VAR30[7]} != VAR52)
begin
VAR30[0] = VAR52[63:56];
VAR30[1] = VAR52[55:48];
VAR30[2] = VAR52[47:40];
VAR30[3] = VAR52[39:32];
VAR30[4] = VAR52[31:24];
VAR30[5] = VAR52[23:16];
VAR30[6] = VAR52[15:8];
VAR30[7] = VAR52[7:0];
end
else
begin
VAR6 <= 1'b1;
state <= VAR43;
end
end
end
VAR43:
begin
VAR42 <= 4'b0;
if({VAR24, VAR40} != VAR51)
begin
case (VAR36)
0:
begin
VAR24 <= 8'b00000001;
end
1:
begin
VAR24 <= 8'b00000010;
end
2:
begin
VAR24 <= 8'b00000100;
end
3:
begin
VAR24 <= 8'b00001000;
end
4:
begin
VAR24 <= 8'b00010000;
end
5:
begin
VAR24 <= 8'b00100000;
end
6:
begin
VAR24 <= 8'b01000000;
end
7:
begin
VAR24 <= 8'b10000000;
end
default:
begin
end
endcase
case (VAR30[VAR36])
"0", "VAR1":
begin
VAR40 <= 8'b11000000;
end
"1":
begin
VAR40 <= 8'b11111001;
end
"2":
begin
VAR40 <= 8'b10100100;
end
"3":
begin
VAR40 <= 8'b10110000;
end
"4":
begin
VAR40 <= 8'b10011001;
end
"5", "VAR66", "VAR44":
begin
VAR40 <= 8'b10010010;
end
"6":
begin
VAR40 <= 8'b10000010;
end
"7":
begin
VAR40 <= 8'b11111000;
end
"8":
begin
VAR40 <= 8'b10000000;
end
"9":
begin
VAR40 <= 8'b10011000;
end
"VAR27":
begin
VAR40 <= 8'b10001000;
end
"VAR54":
begin
VAR40 <= 8'b10100000;
end
"VAR55", "VAR23":
begin
VAR40 <= 8'b10000011;
end
"VAR16":
begin
VAR40 <= 8'b11000110;
end
"VAR45":
begin
VAR40 <= 8'b10100111;
end
"VAR33", "VAR5":
begin
VAR40 <= 8'b10100001;
end
"VAR63":
begin
VAR40 <= 8'b10000110;
end
"VAR47":
begin
VAR40 <= 8'b10000100;
end
"VAR49", "VAR39":
begin
VAR40 <= 8'b10001110;
end
"VAR60", "VAR38":
begin
VAR40 <= 8'b10010000;
end
"VAR25":
begin
VAR40 <= 8'b10001001;
end
"VAR26":
begin
VAR40 <= 8'b10001011;
end
"VAR64":
begin
VAR40 <= 8'b11110001;
end
"VAR46":
begin
VAR40 <= 8'b11110011;
end
"VAR14":
begin
VAR40 <= 8'b11000111;
end
"VAR8":
begin
VAR40 <= 8'b11100111;
end
"VAR3", "VAR9":
begin
VAR40 <= 8'b10101011;
end
"VAR19":
begin
VAR40 <= 8'b10101011;
end
"VAR41", "VAR31":
begin
VAR40 <= 8'b10001100;
end
"VAR61":
begin
VAR40 <= 8'b01000000;
end
"VAR12":
begin
VAR40 <= 8'b00100011;
end
"VAR53":
begin
VAR40 <= 8'b11001110;
end
"VAR20":
begin
VAR40 <= 8'b10101111;
end
"VAR29", "VAR15":
begin
VAR40 <= 8'b10000111;
end
"VAR58":
begin
VAR40 <= 8'b11000001;
end
"VAR65":
begin
VAR40 <= 8'b11100011;
end
"°":
begin
VAR40 <= 8'b10011100;
end
".":
begin
VAR40 <= 8'b01111111;
end
default:
begin
VAR40 <= 8'b11111111;
end
endcase
VAR51 <= {VAR24, VAR40};
end
else
begin
VAR36 <= VAR36 + 1'b1;
state <= VAR32;
end
end
VAR32:
begin
if(VAR35)
begin
if(VAR36 < 8)
begin
VAR24 <= 8'b0;
VAR40 <= 8'b0;
VAR51 <= 16'b1;
state <= VAR43;
end
else
begin
VAR6 <= 1'b0;
state <= VAR4;
end
end
end
endcase
end
end
always @(state)
begin
if(state == VAR32)
begin
if(VAR35)
begin
VAR67 <= 1;
end
else
begin
VAR67 <= 0;
end
end
end
always @(*)
begin
VAR17 <= (VAR62 || VAR67);
end
assign VAR56 = (state == VAR4 && VAR6 == 0) ? 1'b1 : 1'b0;
endmodule | bsd-3-clause |
hcabrera-/lancetfish | RTL/processing_element/des_engine/rtl/des_key_generator.v | 4,291 | module MODULE1
(
input wire clk,
input wire reset,
input wire VAR10,
input wire VAR11,
input wire VAR3,
input wire [0:55] VAR9,
output wire [0:47] VAR4
);
reg [0:27] VAR6;
reg [0:27] VAR12;
wire [0:27] VAR5;
wire [0:27] VAR8;
assign VAR5 = (VAR11) ? VAR2 : VAR9[28:55];
assign VAR8 = (VAR11) ? VAR1 : VAR9[0:27];
always @(posedge clk)
if (reset)
begin
VAR6 <= {28{1'b0}};
VAR12 <= {28{1'b0}};
end
else
if (VAR10)
begin
VAR6 <= VAR5;
VAR12 <= VAR8;
end
reg [0:27] VAR2;
reg [0:27] VAR1;
always @(*)
case (VAR3)
1'b0:
begin
VAR2 = {VAR6[1:27], VAR6[0]};
VAR1 = {VAR12[1:27], VAR12[0]};
end
1'b1:
begin
VAR2 = {VAR6[2:27], VAR6[0:1]};
VAR1 = {VAR12[2:27], VAR12[0:1]};
end
endcase
wire [0:55] VAR7;
assign VAR7 = {VAR1, VAR2};
assign VAR4 [0 +: 8] = {
VAR7[13],
VAR7[16],
VAR7[10],
VAR7[23],
VAR7[0],
VAR7[4],
VAR7[2],
VAR7[27]
};
assign VAR4 [8 +: 8] = {
VAR7[14],
VAR7[5],
VAR7[20],
VAR7[9],
VAR7[22],
VAR7[18],
VAR7[11],
VAR7[3]
};
assign VAR4 [16 +: 8] = {
VAR7[25],
VAR7[7],
VAR7[15],
VAR7[6],
VAR7[26],
VAR7[19],
VAR7[12],
VAR7[1]
};
assign VAR4 [24 +: 8] = {
VAR7[40],
VAR7[51],
VAR7[30],
VAR7[36],
VAR7[46],
VAR7[54],
VAR7[29],
VAR7[39]
};
assign VAR4 [32 +: 8] = {
VAR7[50],
VAR7[44],
VAR7[32],
VAR7[47],
VAR7[43],
VAR7[48],
VAR7[38],
VAR7[55]
};
assign VAR4 [40 +: 8] = {
VAR7[33],
VAR7[52],
VAR7[45],
VAR7[41],
VAR7[49],
VAR7[35],
VAR7[28],
VAR7[31]
};
endmodule | gpl-3.0 |
google/skywater-pdk-libs-sky130_fd_sc_ms | cells/dfxtp/sky130_fd_sc_ms__dfxtp.behavioral.v | 1,760 | module MODULE1 (
VAR11 ,
VAR13,
VAR7
);
output VAR11 ;
input VAR13;
input VAR7 ;
supply1 VAR10;
supply0 VAR5;
supply1 VAR8 ;
supply0 VAR3 ;
wire VAR1 ;
reg VAR4 ;
wire VAR6 ;
wire VAR2;
wire VAR15 ;
VAR12 VAR9 (VAR1 , VAR6, VAR2, VAR4, VAR10, VAR5);
assign VAR15 = ( VAR10 === 1'b1 );
buf VAR14 (VAR11 , VAR1 );
endmodule | apache-2.0 |
andrewandrepowell/zybo_petalinux | zybo_petalinux_vga/zybo_petalinux_vga.ip_user_files/ipstatic/axi_protocol_converter_v2_1/hdl/verilog/axi_protocol_converter_v2_1_axi_protocol_converter.v | 40,363 | module MODULE1 #(
parameter VAR227 = "VAR150",
parameter integer VAR248 = 0,
parameter integer VAR116 = 0,
parameter integer VAR251 = 0,
parameter integer VAR22 = 4,
parameter integer VAR256 = 32,
parameter integer VAR266 = 32,
parameter integer VAR9 = 1,
parameter integer VAR137 = 1,
parameter integer VAR59 = 0,
parameter integer VAR181 = 1,
parameter integer VAR179 = 1,
parameter integer VAR277 = 1,
parameter integer VAR39 = 1,
parameter integer VAR36 = 1,
parameter integer VAR49 = 1
) (
input wire VAR91,
input wire VAR97,
input wire [VAR22-1:0] VAR138,
input wire [VAR256-1:0] VAR221,
input wire [((VAR116 == 1) ? 4 : 8)-1:0] VAR143,
input wire [3-1:0] VAR158,
input wire [2-1:0] VAR110,
input wire [((VAR116 == 1) ? 2 : 1)-1:0] VAR261,
input wire [4-1:0] VAR82,
input wire [3-1:0] VAR78,
input wire [4-1:0] VAR264,
input wire [4-1:0] VAR246,
input wire [VAR181-1:0] VAR273,
input wire VAR90,
output wire VAR111,
input wire [VAR22-1:0] VAR40,
input wire [VAR266-1:0] VAR33,
input wire [VAR266/8-1:0] VAR15,
input wire VAR48,
input wire [VAR277-1:0] VAR219,
input wire VAR56,
output wire VAR37,
output wire [VAR22-1:0] VAR146,
output wire [2-1:0] VAR258,
output wire [VAR36-1:0] VAR247,
output wire VAR262,
input wire VAR134,
input wire [VAR22-1:0] VAR176,
input wire [VAR256-1:0] VAR16,
input wire [((VAR116 == 1) ? 4 : 8)-1:0] VAR89,
input wire [3-1:0] VAR41,
input wire [2-1:0] VAR163,
input wire [((VAR116 == 1) ? 2 : 1)-1:0] VAR58,
input wire [4-1:0] VAR239,
input wire [3-1:0] VAR208,
input wire [4-1:0] VAR173,
input wire [4-1:0] VAR79,
input wire [VAR179-1:0] VAR232,
input wire VAR229,
output wire VAR267,
output wire [VAR22-1:0] VAR153,
output wire [VAR266-1:0] VAR21,
output wire [2-1:0] VAR263,
output wire VAR155,
output wire [VAR39-1:0] VAR43,
output wire VAR132,
input wire VAR259,
output wire [VAR22-1:0] VAR125,
output wire [VAR256-1:0] VAR112,
output wire [((VAR248 == 1) ? 4 : 8)-1:0] VAR205,
output wire [3-1:0] VAR274,
output wire [2-1:0] VAR24,
output wire [((VAR248 == 1) ? 2 : 1)-1:0] VAR200,
output wire [4-1:0] VAR23,
output wire [3-1:0] VAR60,
output wire [4-1:0] VAR32,
output wire [4-1:0] VAR276,
output wire [VAR181-1:0] VAR185,
output wire VAR199,
input wire VAR275,
output wire [VAR22-1:0] VAR10,
output wire [VAR266-1:0] VAR8,
output wire [VAR266/8-1:0] VAR240,
output wire VAR242,
output wire [VAR277-1:0] VAR75,
output wire VAR157,
input wire VAR99,
input wire [VAR22-1:0] VAR234,
input wire [2-1:0] VAR186,
input wire [VAR36-1:0] VAR61,
input wire VAR11,
output wire VAR63,
output wire [VAR22-1:0] VAR149,
output wire [VAR256-1:0] VAR128,
output wire [((VAR248 == 1) ? 4 : 8)-1:0] VAR18,
output wire [3-1:0] VAR50,
output wire [2-1:0] VAR103,
output wire [((VAR248 == 1) ? 2 : 1)-1:0] VAR74,
output wire [4-1:0] VAR44,
output wire [3-1:0] VAR213,
output wire [4-1:0] VAR121,
output wire [4-1:0] VAR189,
output wire [VAR179-1:0] VAR253,
output wire VAR175,
input wire VAR265,
input wire [VAR22-1:0] VAR193,
input wire [VAR266-1:0] VAR220,
input wire [2-1:0] VAR145,
input wire VAR31,
input wire [VAR39-1:0] VAR17,
input wire VAR105,
output wire VAR136
);
localparam VAR160 = 32'h0;
localparam VAR198 = 32'h1;
localparam VAR14 = 32'h2;
localparam VAR156 = (VAR266 == 32) ? 3'b010 : 3'b011;
localparam VAR152 = 2'b01;
localparam VAR169 = 2'b11;
localparam VAR216 = 2'b10;
localparam integer VAR217 = 1;
localparam integer VAR224 = 2;
wire VAR119;
wire VAR108;
wire VAR76 ;
wire VAR237 ;
wire VAR257 ;
wire VAR139;
wire VAR2;
wire VAR6;
wire [VAR22-1:0] VAR53;
wire [1:0] VAR70;
wire [VAR36-1:0] VAR159;
wire VAR172;
wire VAR182;
wire [VAR22-1:0] VAR206;
wire [1:0] VAR114;
wire [VAR39-1:0] VAR93;
wire [VAR266-1:0] VAR241;
wire VAR129;
generate
if ((VAR248 == VAR14) || (VAR116 == VAR14)) begin : VAR62
assign VAR125 = 0;
assign VAR205 = 0;
assign VAR274 = VAR156;
assign VAR24 = VAR152;
assign VAR200 = 0;
assign VAR23 = 0;
assign VAR32 = 0;
assign VAR276 = 0;
assign VAR185 = 0;
assign VAR10 = 0;
assign VAR242 = 1'b1;
assign VAR75 = 0;
assign VAR149 = 0;
assign VAR18 = 0;
assign VAR50 = VAR156;
assign VAR103 = VAR152;
assign VAR74 = 0;
assign VAR44 = 0;
assign VAR121 = 0;
assign VAR189 = 0;
assign VAR253 = 0;
if (((VAR251 == 1) && (VAR49 != VAR224)) || (VAR116 == VAR14)) begin : VAR64
assign VAR112 = VAR221;
assign VAR60 = VAR78;
assign VAR199 = VAR119;
assign VAR139 = VAR275;
assign VAR8 = VAR33;
assign VAR240 = VAR15;
assign VAR157 = VAR76;
assign VAR2 = VAR99;
assign VAR53 = 0;
assign VAR70 = VAR186;
assign VAR159 = 0;
assign VAR6 = VAR11;
assign VAR63 = VAR237;
assign VAR128 = VAR16;
assign VAR213 = VAR208;
assign VAR175 = VAR108;
assign VAR172 = VAR265;
assign VAR206 = 0;
assign VAR241 = VAR220;
assign VAR114 = VAR145;
assign VAR129 = 1'b1;
assign VAR93 = 0;
assign VAR182 = VAR105;
assign VAR136 = VAR257;
end else if (VAR49 == VAR224) begin : VAR117
assign VAR159 = {VAR36{1'b0}};
assign VAR93 = {VAR39{1'b0}};
VAR123 #(
.VAR116 (VAR116),
.VAR22 (VAR22),
.VAR256 (VAR256),
.VAR266 (VAR266),
.VAR9 (VAR9),
.VAR137 (VAR137)
) VAR4 (
.VAR97 (VAR97),
.VAR91 (VAR91),
.VAR138 (VAR138),
.VAR221 (VAR221),
.VAR143 (VAR143),
.VAR158 (VAR158),
.VAR110 (VAR110),
.VAR78 (VAR78),
.VAR90 (VAR119),
.VAR111 (VAR139),
.VAR33 (VAR33),
.VAR15 (VAR15),
.VAR48 (VAR48),
.VAR56 (VAR76),
.VAR37 (VAR2),
.VAR146 (VAR53),
.VAR258 (VAR70),
.VAR262 (VAR6),
.VAR134 (VAR237),
.VAR176 (VAR176),
.VAR16 (VAR16),
.VAR89 (VAR89),
.VAR41 (VAR41),
.VAR163 (VAR163),
.VAR208 (VAR208),
.VAR229 (VAR108),
.VAR267 (VAR172),
.VAR153 (VAR206),
.VAR21 (VAR241),
.VAR263 (VAR114),
.VAR155 (VAR129),
.VAR132 (VAR182),
.VAR259 (VAR257),
.VAR112 (VAR112),
.VAR60 (VAR60),
.VAR199 (VAR199),
.VAR275 (VAR275),
.VAR8 (VAR8),
.VAR240 (VAR240),
.VAR157 (VAR157),
.VAR99 (VAR99),
.VAR186 (VAR186),
.VAR11 (VAR11),
.VAR63 (VAR63),
.VAR128 (VAR128),
.VAR213 (VAR213),
.VAR175 (VAR175),
.VAR265 (VAR265),
.VAR220 (VAR220),
.VAR145 (VAR145),
.VAR105 (VAR105),
.VAR136 (VAR136)
);
end else begin : VAR86
VAR46 #(
.VAR227 (VAR227),
.VAR22 (VAR22),
.VAR256 (VAR256),
.VAR266 (VAR266),
.VAR9 (VAR9),
.VAR137 (VAR137),
.VAR39 (VAR39),
.VAR36 (VAR36)
) VAR162 (
.VAR244 (VAR97),
.VAR249 (VAR91),
.VAR184 (VAR138),
.VAR207 (VAR221),
.VAR243 (VAR78),
.VAR196 (VAR119),
.VAR154 (VAR139),
.VAR201 (VAR33),
.VAR42 (VAR15),
.VAR7 (VAR76),
.VAR278 (VAR2),
.VAR81 (VAR53),
.VAR218 (VAR70),
.VAR131 (VAR159),
.VAR65 (VAR6),
.VAR144 (VAR237),
.VAR142 (VAR176),
.VAR151 (VAR16),
.VAR95 (VAR208),
.VAR26 (VAR108),
.VAR204 (VAR172),
.VAR1 (VAR206),
.VAR210 (VAR241),
.VAR180 (VAR114),
.VAR84 (VAR129),
.VAR3 (VAR93),
.VAR269 (VAR182),
.VAR197 (VAR257),
.VAR214 (VAR112),
.VAR183 (VAR60),
.VAR192 (VAR199),
.VAR202 (VAR275),
.VAR270 (VAR8),
.VAR245 (VAR240),
.VAR231 (VAR157),
.VAR271 (VAR99),
.VAR120 (VAR186),
.VAR223 (VAR11),
.VAR166 (VAR63),
.VAR47 (VAR128),
.VAR113 (VAR213),
.VAR122 (VAR175),
.VAR191 (VAR265),
.VAR161 (VAR220),
.VAR34 (VAR145),
.VAR88 (VAR105),
.VAR27 (VAR136)
);
end
end else if ((VAR248 == VAR198) && (VAR116 == VAR160)) begin : VAR35
VAR238 #(
.VAR227 (VAR227),
.VAR22 (VAR22),
.VAR256 (VAR256),
.VAR266 (VAR266),
.VAR59 (VAR59),
.VAR181 (VAR181),
.VAR179 (VAR179),
.VAR277 (VAR277),
.VAR39 (VAR39),
.VAR36 (VAR36),
.VAR9 (VAR9),
.VAR137 (VAR137),
.VAR92 ((VAR49 == VAR224) ? 1 : 0)
) VAR135 (
.VAR244 (VAR97),
.VAR249 (VAR91),
.VAR184 (VAR138),
.VAR207 (VAR221),
.VAR66 (VAR143),
.VAR20 (VAR158),
.VAR177 (VAR110),
.VAR45 (VAR261),
.VAR188 (VAR82),
.VAR243 (VAR78),
.VAR140 (VAR246),
.VAR13 (VAR273),
.VAR196 (VAR119),
.VAR154 (VAR139),
.VAR201 (VAR33),
.VAR42 (VAR15),
.VAR67 (VAR48),
.VAR280 (VAR219),
.VAR7 (VAR76),
.VAR278 (VAR2),
.VAR81 (VAR53),
.VAR218 (VAR70),
.VAR131 (VAR159),
.VAR65 (VAR6),
.VAR144 (VAR237),
.VAR142 (VAR176),
.VAR151 (VAR16),
.VAR250 (VAR89),
.VAR72 (VAR41),
.VAR174 (VAR163),
.VAR109 (VAR58),
.VAR260 (VAR239),
.VAR95 (VAR208),
.VAR212 (VAR79),
.VAR211 (VAR232),
.VAR26 (VAR108),
.VAR204 (VAR172),
.VAR1 (VAR206),
.VAR210 (VAR241),
.VAR180 (VAR114),
.VAR84 (VAR129),
.VAR3 (VAR93),
.VAR269 (VAR182),
.VAR197 (VAR257),
.VAR57 (VAR125),
.VAR214 (VAR112),
.VAR98 (VAR205),
.VAR133 (VAR274),
.VAR106 (VAR24),
.VAR272 (VAR200),
.VAR12 (VAR23),
.VAR183 (VAR60),
.VAR71 (VAR276),
.VAR124 (VAR185),
.VAR192 (VAR199),
.VAR202 (VAR275),
.VAR148 (VAR10),
.VAR270 (VAR8),
.VAR245 (VAR240),
.VAR29 (VAR242),
.VAR127 (VAR75),
.VAR231 (VAR157),
.VAR271 (VAR99),
.VAR279 (VAR234),
.VAR120 (VAR186),
.VAR100 (VAR61),
.VAR223 (VAR11),
.VAR166 (VAR63),
.VAR104 (VAR149),
.VAR47 (VAR128),
.VAR52 (VAR18),
.VAR203 (VAR50),
.VAR147 (VAR103),
.VAR96 (VAR74),
.VAR102 (VAR44),
.VAR113 (VAR213),
.VAR126 (VAR189),
.VAR5 (VAR253),
.VAR122 (VAR175),
.VAR191 (VAR265),
.VAR236 (VAR193),
.VAR161 (VAR220),
.VAR34 (VAR145),
.VAR255 (VAR31),
.VAR51 (VAR17),
.VAR88 (VAR105),
.VAR27 (VAR136)
);
assign VAR32 = 0;
assign VAR121 = 0;
end else if ((VAR116 == VAR198) && (VAR248 == VAR160)) begin : VAR165
assign VAR125 = VAR138;
assign VAR112 = VAR221;
assign VAR205 = {4'h0, VAR143[3:0]};
assign VAR274 = VAR158;
assign VAR24 = VAR110;
assign VAR200 = VAR261[0];
assign VAR23 = VAR82;
assign VAR60 = VAR78;
assign VAR32 = 4'h0;
assign VAR276 = VAR246;
assign VAR185 = VAR273;
assign VAR199 = VAR119;
assign VAR139 = VAR275;
assign VAR10 = {VAR22{1'b0}} ;
assign VAR8 = VAR33;
assign VAR240 = VAR15;
assign VAR242 = VAR48;
assign VAR75 = VAR219;
assign VAR157 = VAR76;
assign VAR2 = VAR99;
assign VAR53 = VAR234;
assign VAR70 = VAR186;
assign VAR159 = VAR61;
assign VAR6 = VAR11;
assign VAR63 = VAR237;
assign VAR149 = VAR176;
assign VAR128 = VAR16;
assign VAR18 = {4'h0, VAR89[3:0]};
assign VAR50 = VAR41;
assign VAR103 = VAR163;
assign VAR74 = VAR58[0];
assign VAR44 = VAR239;
assign VAR213 = VAR208;
assign VAR121 = 4'h0;
assign VAR189 = VAR79;
assign VAR253 = VAR232;
assign VAR175 = VAR108;
assign VAR172 = VAR265;
assign VAR206 = VAR193;
assign VAR241 = VAR220;
assign VAR114 = VAR145;
assign VAR129 = VAR31;
assign VAR93 = VAR17;
assign VAR182 = VAR105;
assign VAR136 = VAR257;
end else begin :VAR141
assign VAR125 = VAR138;
assign VAR112 = VAR221;
assign VAR205 = VAR143;
assign VAR274 = VAR158;
assign VAR24 = VAR110;
assign VAR200 = VAR261;
assign VAR23 = VAR82;
assign VAR60 = VAR78;
assign VAR32 = VAR264;
assign VAR276 = VAR246;
assign VAR185 = VAR273;
assign VAR199 = VAR119;
assign VAR139 = VAR275;
assign VAR10 = VAR40;
assign VAR8 = VAR33;
assign VAR240 = VAR15;
assign VAR242 = VAR48;
assign VAR75 = VAR219;
assign VAR157 = VAR76;
assign VAR2 = VAR99;
assign VAR53 = VAR234;
assign VAR70 = VAR186;
assign VAR159 = VAR61;
assign VAR6 = VAR11;
assign VAR63 = VAR237;
assign VAR149 = VAR176;
assign VAR128 = VAR16;
assign VAR18 = VAR89;
assign VAR50 = VAR41;
assign VAR103 = VAR163;
assign VAR74 = VAR58;
assign VAR44 = VAR239;
assign VAR213 = VAR208;
assign VAR121 = VAR173;
assign VAR189 = VAR79;
assign VAR253 = VAR232;
assign VAR175 = VAR108;
assign VAR172 = VAR265;
assign VAR206 = VAR193;
assign VAR241 = VAR220;
assign VAR114 = VAR145;
assign VAR129 = VAR31;
assign VAR93 = VAR17;
assign VAR182 = VAR105;
assign VAR136 = VAR257;
end
if ((VAR49 == VAR217) &&
(((VAR116 != VAR14) && (VAR248 == VAR14)) ||
((VAR116 == VAR160) && (VAR248 == VAR198)))) begin : VAR226
wire VAR54;
reg VAR209;
wire VAR87;
reg VAR222;
wire VAR77;
wire VAR115;
wire VAR94;
reg VAR130;
reg VAR252;
wire VAR190;
reg [VAR22-1:0] VAR38;
reg [VAR22-1:0] VAR19;
reg [8-1:0] VAR164;
wire [VAR22-1:0] VAR101;
wire [VAR22-1:0] VAR178;
wire VAR73;
wire VAR233;
wire VAR83;
wire VAR230;
wire VAR228;
wire VAR28;
wire VAR268;
wire VAR170;
wire VAR69;
wire VAR68;
wire VAR195;
reg VAR80;
reg VAR25;
reg VAR254;
reg VAR85;
reg VAR235;
reg [4:0] VAR187;
reg [4:0] VAR118;
reg [4:0] VAR225;
reg VAR171;
reg VAR168;
reg VAR215;
assign VAR233 = (VAR248 == VAR14) ? (VAR143 != 0) : ((VAR143>>4) != 0);
assign VAR83 = (VAR248 == VAR14) ? (VAR89 != 0) : ((VAR89>>4) != 0);
assign VAR119 = VAR90 & VAR25 & ~VAR233;
assign VAR54 = VAR209 & ~VAR230 & ~VAR228;
assign VAR108 = VAR229 & VAR254 & ~VAR83;
assign VAR87 = VAR222 & ~VAR28 ;
assign VAR76 = VAR56 & (VAR228 | (VAR80 & ~VAR171));
assign VAR77 = VAR56 & VAR168;
assign VAR237 = VAR134 & VAR230;
assign VAR257 = VAR259 & VAR28;
assign VAR111 = (VAR139 & VAR85) | VAR130;
assign VAR37 = (VAR2 & (VAR228 | (VAR80 & ~VAR171))) | VAR190;
assign VAR262 = (VAR6 & VAR230) | VAR115;
assign VAR146 = VAR168 ? VAR101 : VAR53;
assign VAR258 = VAR168 ? VAR216 : VAR70;
assign VAR247 = VAR168 ? {VAR36{1'b0}} : VAR159;
assign VAR267 = (VAR172 & VAR235) | VAR252;
assign VAR132 = (VAR182 & VAR28) | VAR94;
assign VAR153 = VAR215 ? VAR178 : VAR206;
assign VAR263 = VAR215 ? VAR216 : VAR114;
assign VAR43 = VAR215 ? {VAR39{1'b0}} : VAR93;
assign VAR21 = VAR215 ? {VAR266{1'b0}} : VAR241;
assign VAR155 = VAR215 ? VAR73 : VAR129;
assign VAR230 = (VAR187 != 0);
assign VAR228 = (VAR225 != 0);
assign VAR28 = (VAR118 != 0);
assign VAR268 = VAR119 & VAR139 & VAR85;
assign VAR170 = VAR6 & VAR237;
assign VAR69 = VAR76 & VAR2 & VAR48;
assign VAR68 = VAR108 & VAR172 & VAR235;
assign VAR195 = VAR182 & VAR257 & VAR129;
always @(posedge VAR91) begin
if (~VAR97) begin
VAR25 <= 1'b0;
VAR254 <= 1'b0;
VAR85 <= 1'b0;
VAR235 <= 1'b0;
VAR209 <= 1'b0;
VAR222 <= 1'b0;
VAR130 <= 1'b0;
VAR252 <= 1'b0;
VAR187 <= 0;
VAR225 <= 0;
VAR118 <= 0;
VAR168 <= 1'b0;
VAR215 <= 1'b0;
VAR171 <= 1'b0;
VAR80 <= 1'b0;
end else begin
VAR130 <= 1'b0; if (VAR115 & VAR134) begin
VAR25 <= 1'b1;
VAR85 <= 1'b1;
VAR168 <= 1'b0;
end else if (VAR54) begin
VAR209 <= 1'b0;
VAR168 <= 1'b1;
end else if (VAR90 & VAR233 & ~VAR209 & ~VAR168) begin
VAR209 <= 1'b1;
VAR130 <= ~(VAR139 & VAR25); VAR25 <= 1'b0;
VAR85 <= 1'b0;
end else if ((&VAR187) | (&VAR225) | VAR268) begin
VAR25 <= 1'b0;
VAR85 <= 1'b0;
end else if (~VAR168 & ~VAR209 & ~(VAR90 & VAR233)) begin
VAR25 <= 1'b1;
VAR85 <= 1'b1;
end
if (VAR268 & ~VAR170) begin
VAR187 <= VAR187 + 1;
end else if (~VAR268 & VAR170 & (|VAR187)) begin
VAR187 <= VAR187 - 1;
end
if (VAR268) begin
if (~VAR69 & ~VAR171) begin
VAR225 <= VAR225 + 1;
end
VAR171 <= 1'b0;
end else if (~VAR268 & VAR69) begin
if (|VAR225) begin
VAR225 <= VAR225 - 1;
end else begin
VAR171 <= 1'b1;
end
end
VAR80 <= VAR119 & ~VAR139;
VAR252 <= 1'b0; if (VAR94 & VAR259 & VAR73) begin
VAR254 <= 1'b1;
VAR235 <= 1'b1;
VAR215 <= 1'b0;
end else if (VAR87) begin
VAR222 <= 1'b0;
VAR215 <= 1'b1;
end else if (VAR229 & VAR83 & ~VAR222 & ~VAR215) begin
VAR222 <= 1'b1;
VAR252 <= ~(VAR172 & VAR254); VAR254 <= 1'b0;
VAR235 <= 1'b0;
end else if ((&VAR118) | VAR68) begin
VAR254 <= 1'b0;
VAR235 <= 1'b0;
end else if (~VAR215 & ~VAR222 & ~(VAR229 & VAR83)) begin
VAR254 <= 1'b1;
VAR235 <= 1'b1;
end
if (VAR68 & ~VAR195) begin
VAR118 <= VAR118 + 1;
end else if (~VAR68 & VAR195 & (|VAR118)) begin
VAR118 <= VAR118 - 1;
end
end
end
always @(posedge VAR91) begin
if (VAR90 & ~VAR168 & ~VAR209 ) begin
VAR38 <= VAR138;
end
if (VAR229 & ~VAR215 & ~VAR222 ) begin
VAR19 <= VAR176;
VAR164 <= VAR89;
end
end
VAR55 #
(
.VAR22 (VAR22),
.VAR266 (VAR266),
.VAR39 (VAR39),
.VAR36 (VAR36),
.VAR194 (VAR116),
.VAR167 (VAR216),
.VAR251 (VAR251)
)
VAR107
(
.VAR249 (VAR91),
.VAR244 (VAR97),
.VAR184 (VAR38),
.VAR196 (VAR54),
.VAR154 (),
.VAR67 (VAR48),
.VAR7 (VAR77),
.VAR278 (VAR190),
.VAR81 (VAR101),
.VAR218 (),
.VAR131 (),
.VAR65 (VAR115),
.VAR144 (VAR134),
.VAR142 (VAR19),
.VAR250 (VAR164),
.VAR26 (VAR87),
.VAR204 (),
.VAR1 (VAR178),
.VAR210 (),
.VAR180 (),
.VAR3 (),
.VAR84 (VAR73),
.VAR269 (VAR94),
.VAR197 (VAR259)
);
end else begin : VAR30
assign VAR119 = VAR90;
assign VAR108 = VAR229;
assign VAR76 = VAR56;
assign VAR237 = VAR134;
assign VAR257 = VAR259;
assign VAR111 = VAR139;
assign VAR37 = VAR2;
assign VAR262 = VAR6;
assign VAR146 = VAR53;
assign VAR258 = VAR70;
assign VAR247 = VAR159;
assign VAR267 = VAR172;
assign VAR132 = VAR182;
assign VAR153 = VAR206;
assign VAR263 = VAR114;
assign VAR43 = VAR93;
assign VAR21 = VAR241;
assign VAR155 = VAR129;
end endgenerate
endmodule | gpl-3.0 |
MarkBlanco/FPGA_Sandbox | RecComp/Lab3/adventures_with_ip/adventures_with_ip.cache/ip/2017.3/111e5b5bdee7fef3/ip_design_axi_gpio_0_0_stub.v | 2,378 | module MODULE1(VAR1, VAR2, VAR7,
VAR12, VAR10, VAR18, VAR22, VAR20, VAR3,
VAR19, VAR5, VAR13, VAR15, VAR17, VAR6,
VAR21, VAR4, VAR9, VAR11, VAR16, VAR8, VAR14)
;
input VAR1;
input VAR2;
input [8:0]VAR7;
input VAR12;
output VAR10;
input [31:0]VAR18;
input [3:0]VAR22;
input VAR20;
output VAR3;
output [1:0]VAR19;
output VAR5;
input VAR13;
input [8:0]VAR15;
input VAR17;
output VAR6;
output [31:0]VAR21;
output [1:0]VAR4;
output VAR9;
input VAR11;
input [1:0]VAR16;
output [1:0]VAR8;
output [1:0]VAR14;
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/and3/sky130_fd_sc_lp__and3_lp.v | 2,172 | module MODULE1 (
VAR7 ,
VAR10 ,
VAR1 ,
VAR8 ,
VAR3,
VAR5,
VAR4 ,
VAR9
);
output VAR7 ;
input VAR10 ;
input VAR1 ;
input VAR8 ;
input VAR3;
input VAR5;
input VAR4 ;
input VAR9 ;
VAR6 VAR2 (
.VAR7(VAR7),
.VAR10(VAR10),
.VAR1(VAR1),
.VAR8(VAR8),
.VAR3(VAR3),
.VAR5(VAR5),
.VAR4(VAR4),
.VAR9(VAR9)
);
endmodule
module MODULE1 (
VAR7,
VAR10,
VAR1,
VAR8
);
output VAR7;
input VAR10;
input VAR1;
input VAR8;
supply1 VAR3;
supply0 VAR5;
supply1 VAR4 ;
supply0 VAR9 ;
VAR6 VAR2 (
.VAR7(VAR7),
.VAR10(VAR10),
.VAR1(VAR1),
.VAR8(VAR8)
);
endmodule | apache-2.0 |
Cosmos-OpenSSD/Cosmos-plus-OpenSSD | project/Predefined/2Ch8Way-1.0.0/IPRepo-1.0.0/NVMeHostController4L/src/pcie_rx.v | 4,968 | module MODULE1 # (
parameter VAR35 = 128
)
(
input VAR10,
input VAR27,
input [VAR35-1:0] VAR32,
input [(VAR35/8)-1:0] VAR7,
input VAR5,
input VAR23,
output VAR34,
input [21:0] VAR31,
output VAR3,
output VAR33,
output VAR4,
output VAR25,
output [VAR35-1:0] VAR38,
output [7:0] VAR21,
output VAR29,
output VAR2,
output [VAR35-1:0] VAR28,
output [7:0] VAR15,
output VAR13,
output VAR12,
output [VAR35-1:0] VAR8,
output [7:0] VAR24,
output VAR36,
output VAR18,
output [VAR35-1:0] VAR14
);
wire [7:0] VAR19;
wire VAR37;
wire VAR26;
wire [VAR35-1:0] VAR6;
VAR17 # (
.VAR35 (VAR35)
)
VAR11(
.VAR10 (VAR10),
.VAR27 (VAR27),
.VAR32 (VAR32),
.VAR7 (VAR7),
.VAR5 (VAR5),
.VAR23 (VAR23),
.VAR34 (VAR34),
.VAR31 (VAR31),
.VAR3 (VAR3),
.VAR33 (VAR33),
.VAR4 (VAR4),
.VAR25 (VAR25),
.VAR38 (VAR38),
.VAR20 (VAR19),
.VAR9 (VAR37),
.VAR30 (VAR26),
.VAR22 (VAR6)
);
VAR16
VAR1(
.VAR10 (VAR10),
.VAR20 (VAR19),
.VAR9 (VAR37),
.VAR30 (VAR26),
.VAR22 (VAR6),
.VAR21 (VAR21),
.VAR29 (VAR29),
.VAR2 (VAR2),
.VAR28 (VAR28),
.VAR15 (VAR15),
.VAR13 (VAR13),
.VAR12 (VAR12),
.VAR8 (VAR8),
.VAR24 (VAR24),
.VAR36 (VAR36),
.VAR18 (VAR18),
.VAR14 (VAR14)
);
endmodule | gpl-3.0 |
shkkgs/DE4-multicore-network-processor-with-multiple-hardware-monitors- | DE4_network_processor_4cores_6monitors_release/projects/DE4_Reference_Router_with_DMA/src/dma_queue/megafunctions/async_fifo_512x36_to_72_progfull_500_bb.v | 6,524 | module MODULE1 (
VAR4,
VAR1,
VAR5,
VAR2,
VAR7,
VAR9,
VAR10,
VAR8,
VAR3,
VAR6);
input VAR4;
input [35:0] VAR1;
input VAR5;
input VAR2;
input VAR7;
input VAR9;
output [71:0] VAR10;
output VAR8;
output VAR3;
output [8:0] VAR6;
tri0 VAR4;
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_ms | cells/tapvgnd2/sky130_fd_sc_ms__tapvgnd2.behavioral.v | 1,200 | module MODULE1 ();
supply1 VAR1;
supply0 VAR4;
supply1 VAR2 ;
supply0 VAR3 ;
endmodule | apache-2.0 |
lynxis/lpc_sniffer | mem2serial.v | 2,313 | module MODULE1 #(parameter VAR8 = 8)
(
output reg VAR10,
input [47:0] VAR7,
input VAR9, input reset, input VAR6,
input VAR4,
output reg [7:0] VAR12,
output reg VAR13);
parameter VAR1 = 0, VAR5 = 1, VAR14 = 2,
VAR2 = 3, VAR11 = 4;
reg [2:0] state;
reg [7:0] VAR3;
reg [47:0] VAR15;
always @(negedge reset or negedge VAR6) begin
if (~reset) begin
state <= VAR1;
VAR13 <= 0;
VAR10 <= 0;
VAR3 <= 00;
end
else
case (state)
VAR1: begin
if (~VAR9)
if (VAR10) begin
VAR15 <= VAR7;
state <= VAR5;
VAR10 <= 0;
VAR3 <= 40;
end else
VAR10 <= 1;
end
else
VAR10 <= 0;
end
VAR5: begin
if (VAR4) begin
VAR12[7] <= VAR15[VAR3 + 7];
VAR12[6] <= VAR15[VAR3 + 6];
VAR12[5] <= VAR15[VAR3 + 5];
VAR12[4] <= VAR15[VAR3 + 4];
VAR12[3] <= VAR15[VAR3 + 3];
VAR12[2] <= VAR15[VAR3 + 2];
VAR12[1] <= VAR15[VAR3 + 1];
VAR12[0] <= VAR15[VAR3 + 0];
VAR13 <= 1;
VAR3 <= VAR3 - 8;
state <= VAR14;
end
end
VAR14: begin
if (~VAR4) begin
VAR13 <= 0;
if (VAR3 > 40) begin
VAR3 <= 0;
state <= VAR2;
end else
state <= VAR5;
end
end
VAR2: begin
if (VAR4) begin
if (VAR3 == 0) begin
VAR13 <= 1;
VAR12 <= 'h0a;
state <= VAR11;
end
else if (VAR3 == 1) begin
VAR13 <= 1;
VAR12 <= 'h0d;
state <= VAR11;
end
else if (VAR3 >= 2) begin
state <= VAR1;
end
VAR3 <= VAR3 + 1;
end
end
VAR11: begin
if (~VAR4) begin
VAR13 <= 0;
state <= VAR2;
end
end
endcase
end
endmodule | gpl-3.0 |
subailong/miaow | src/verilog/rtl/lsu/PS_flops_ex_mem_lsu.v | 1,316 | module MODULE1(
VAR13,
VAR9,
VAR17,
VAR7,
VAR15,
VAR24,
VAR22,
VAR20,
VAR14,
VAR18,
VAR19,
VAR1,
VAR21,
VAR16,
clk,
rst
);
input [8191:0] VAR13;
input [3:0] VAR9;
input [3:0] VAR17;
input [2047:0] VAR7;
input [6:0] VAR15;
input [63:0] VAR24;
input VAR22;
output [8191:0] VAR20;
output [3:0] VAR14;
output [3:0] VAR18;
output [2047:0] VAR19;
output [6:0] VAR1;
output [63:0] VAR21;
output VAR16;
input clk;
input rst;
VAR10 VAR8[8191:0](
.VAR6(VAR20),
.VAR4(VAR13),
.clk(clk),
.rst(rst)
);
VAR10 VAR3[3:0](
.VAR6(VAR14),
.VAR4(VAR9),
.clk(clk),
.rst(rst)
);
VAR10 VAR2[3:0](
.VAR6(VAR18),
.VAR4(VAR17),
.clk(clk),
.rst(rst)
);
VAR10 VAR23[2047:0](
.VAR6(VAR19),
.VAR4(VAR7),
.clk(clk),
.rst(rst)
);
VAR10 VAR11[6:0](
.VAR6(VAR1),
.VAR4(VAR15),
.clk(clk),
.rst(rst)
);
VAR10 VAR5[63:0](
.VAR6(VAR21),
.VAR4(VAR24),
.clk(clk),
.rst(rst)
);
VAR10 VAR12(
.VAR6(VAR16),
.VAR4(VAR22),
.clk(clk),
.rst(rst)
);
endmodule | bsd-3-clause |
v3best/R7Lite | R7Lite_PCIE/fpga_code/r7lite_DMA/ipcore_dir/pcieCore/source/pcieCore_axi_basic_tx_pipeline.v | 22,376 | module MODULE1 #(
parameter VAR44 = 128, parameter VAR30 = "VAR45", parameter VAR47 = 1,
parameter VAR27 = (VAR44 == 128) ? 2 : 1, parameter VAR46 = VAR44 / 8 ) (
input [VAR44-1:0] VAR56, input VAR29, output VAR1, input [VAR46-1:0] VAR40, input VAR51, input [3:0] VAR8,
output [VAR44-1:0] VAR33, output VAR23, output VAR55, output VAR12, input VAR2, output VAR54, output [VAR27-1:0] VAR59, output VAR43, output VAR7, output VAR21, input VAR62,
input VAR37, input VAR4, input VAR6 );
reg [VAR44-1:0] VAR35;
reg VAR39;
reg [VAR46-1:0] VAR22;
reg [3:0] VAR24;
reg VAR26;
reg VAR42;
reg VAR15;
reg VAR57;
reg VAR34;
wire VAR11;
reg VAR38;
wire VAR17 = VAR29 && VAR1;
wire VAR41 = VAR17 && VAR51;
generate
if(VAR44 == 128) begin : VAR52
assign VAR33 = {VAR35[31:0],
VAR35[63:32],
VAR35[95:64],
VAR35[127:96]};
end
else if(VAR44 == 64) begin : VAR32
assign VAR33 = {VAR35[31:0], VAR35[63:32]};
end
else begin : VAR31
assign VAR33 = VAR35;
end
endgenerate
assign VAR23 = VAR39 && !VAR15;
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
if(VAR23 && VAR12 && VAR2 && !VAR55) begin
end
else if((VAR15 && VAR55 && VAR12) || !VAR62) begin
end
end
end
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
if(VAR17 && !VAR51) begin
end
else if(VAR17) begin
end
end
end
generate
if(VAR30 == "VAR14") begin : VAR50
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
if(!VAR62)
begin
end
else if(!VAR34 && VAR1) begin
end
end
end
assign VAR11 = VAR38;
end
else begin : VAR18
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
if(VAR57 && !VAR62 && !VAR41)
begin
end
else if(VAR41) begin
end
end
end
assign VAR11 = VAR38 || !VAR62;
end
endgenerate
generate
if(VAR44 == 128) begin : VAR60
wire VAR16 = VAR22[7];
wire VAR3 = VAR22[11];
wire VAR10 = VAR22[15];
assign VAR59[1] = VAR3;
assign VAR59[0] = VAR10 || (VAR16 && !VAR3);
end
else if(VAR44 == 64) begin : VAR19
assign VAR59 = VAR22[7];
end
else begin : VAR53
assign VAR59 = 1'b0;
end
endgenerate
assign VAR55 = VAR26;
assign VAR21 = VAR24[0];
assign VAR43 = VAR24[1];
assign VAR7 = VAR24[2];
assign VAR54 = VAR24[3];
generate
reg VAR58;
if(VAR30 == "VAR45") begin : VAR5
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
end
end
assign VAR12 = VAR58;
assign VAR1 = VAR37;
end
else begin : VAR20
reg [VAR44-1:0] VAR28;
reg VAR49;
reg [VAR46-1:0] VAR13;
reg VAR9;
reg [3:0] VAR61;
reg VAR48;
wire VAR36;
reg VAR25;
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
if(!VAR1) begin
end
else begin
end
end
end
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
if(!VAR36) begin
if(VAR25) begin
end
else begin
end
end
end
end
assign VAR36 = VAR12 && !VAR2;
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
end
end
assign VAR12 = VAR39 && !VAR11;
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
if(VAR34 && !VAR41) begin
end
else if(VAR62) begin
end
else begin
end
end
end
assign VAR1 = VAR42;
end
always @(posedge VAR4) begin
if(VAR6) begin
end
else begin
if(VAR57 && !VAR62 && !VAR41) begin
end
else if(VAR41) begin
end
end
end
endgenerate
endmodule | gpl-2.0 |
drichmond/riffa | fpga/xilinx/vc709/VC709_Gen1x8If64_CLK/hdl/VC709_Gen1x8If64_CLK.v | 39,128 | module MODULE1
parameter VAR120 = 8,
parameter VAR19 = 64,
parameter VAR230 = 256,
parameter VAR112 = 6)
(output [(VAR120 - 1) : 0] VAR124,
output [(VAR120 - 1) : 0] VAR208,
input [(VAR120 - 1) : 0] VAR12,
input [(VAR120 - 1) : 0] VAR194,
output [7:0] VAR89,
input VAR94,
input VAR81,
input VAR235);
wire VAR165;
wire VAR135;
wire VAR213;
wire VAR171;
wire VAR62;
wire VAR234;
wire VAR58;
wire VAR240;
wire VAR212;
wire VAR167;
wire VAR107;
wire VAR42;
wire VAR5;
wire VAR131;
wire VAR104;
wire VAR127;
wire VAR78;
wire VAR163;
wire [VAR19-1:0] VAR88;
wire [VAR93-1:0] VAR174;
wire [(VAR19/32)-1:0] VAR27;
wire VAR96;
wire VAR134;
wire [VAR19-1:0] VAR148;
wire [VAR123-1:0] VAR152;
wire VAR52;
wire [(VAR19/32)-1:0] VAR214;
wire VAR218;
wire VAR101;
wire [VAR19-1:0] VAR238;
wire [VAR71-1:0] VAR73;
wire VAR47;
wire [(VAR19/32)-1:0] VAR51;
wire VAR90;
wire VAR8;
wire [VAR19-1:0] VAR205;
wire [VAR236-1:0] VAR18;
wire VAR217;
wire [(VAR19/32)-1:0] VAR10;
wire VAR63;
wire VAR72;
wire [3:0] VAR221;
wire VAR248;
wire [5:0] VAR206;
wire VAR15;
wire VAR231;
wire [5:0] VAR53;
wire VAR189;
wire [3:0] VAR170; wire [2:0] VAR133; wire [2:0] VAR242; wire [2:0] VAR172; wire [7:0] VAR41; wire [5:0] VAR3; wire [11:0] VAR99; wire [17:0] VAR66; wire [1:0] VAR239;
wire VAR151;
wire VAR202;
wire VAR38;
wire VAR155;
wire [5:0] VAR253; wire [1:0] VAR43;
wire [1:0] VAR252;
wire [1:0] VAR13;
wire VAR28;
wire [1:0] VAR17;
wire [5:0] VAR183;
wire [5:0] VAR86;
wire [17:0] VAR232;
wire [7:0] VAR132;
wire [11:0] VAR39;
wire [7:0] VAR16;
wire [11:0] VAR95;
wire [7:0] VAR57;
wire [11:0] VAR36;
wire [2:0] VAR196;
wire [3:0] VAR119;
wire [1:0] VAR26;
wire VAR54;
wire [1:0] VAR75;
wire [5:0] VAR118;
wire [5:0] VAR191;
wire VAR220;
wire [31:0] VAR100;
wire [3:0] VAR56;
wire [31:0] VAR55;
wire [63:0] VAR25;
wire VAR150;
wire VAR92;
wire [2:0] VAR157;
wire VAR160;
wire [1:0] VAR188;
wire [8:0] VAR117;
wire [2:0] VAR128;
wire VAR210;
wire [VAR140-1:0] VAR156;
wire [VAR140-1:0] VAR32;
wire [VAR140-1:0] VAR83;
wire [VAR140-1:0] VAR6;
wire [(VAR140*VAR105)-1:0] VAR173;
wire [(VAR140*VAR243)-1:0] VAR24;
wire [(VAR140*VAR19)-1:0] VAR106;
wire [VAR140-1:0] VAR184;
wire [VAR140-1:0] VAR113;
wire [VAR140-1:0] VAR164;
wire [VAR140-1:0] VAR21;
wire [VAR140-1:0] VAR69;
wire [VAR140-1:0] VAR197;
wire [(VAR140*VAR105)-1:0] VAR195;
wire [(VAR140*VAR243)-1:0] VAR198;
wire [(VAR140*VAR19)-1:0] VAR126;
wire [VAR140-1:0] VAR137;
wire [VAR140-1:0] VAR222;
genvar VAR166;
VAR34
VAR178
(.VAR125(VAR62),
.VAR249(VAR235));
VAR33
VAR116
(.VAR125(VAR171),
.VAR87(),
.VAR249(VAR94),
.VAR59(1'b0),
.VAR65(VAR81));
VAR161
VAR158
(.VAR125(VAR89[0]),
.VAR249(VAR253[0]));
VAR161
VAR138
(.VAR125(VAR89[1]),
.VAR249(VAR253[1]));
VAR161
VAR201
(.VAR125(VAR89[2]),
.VAR249(VAR253[2]));
VAR161
VAR14
(.VAR125(VAR89[3]),
.VAR249(VAR253[3]));
VAR161
VAR23
(.VAR125(VAR89[4]),
.VAR249(VAR253[4]));
VAR161
VAR68
(.VAR125(VAR89[5]),
.VAR249(VAR253[5]));
VAR161
VAR237
(.VAR125(VAR89[6]),
.VAR249(VAR62));
VAR161
VAR30
(.VAR125(VAR89[7]),
.VAR249(VAR210));
VAR74
VAR142
( .VAR153 ( VAR208 ),
.VAR180 ( VAR124 ),
.VAR182 ( VAR194 ),
.VAR80 ( VAR12 ),
.VAR135 ( VAR135 ),
.VAR213 ( VAR213 ),
.VAR165 ( VAR165 ),
.VAR111 ( ),
.VAR163 ( VAR163 ),
.VAR88 ( VAR88 ),
.VAR174 ( VAR174 ),
.VAR27 ( VAR27 ),
.VAR96 ( VAR96 ),
.VAR134 ( VAR134 ),
.VAR148 ( VAR148 ),
.VAR152 ( VAR152 ),
.VAR52 ( VAR52 ),
.VAR214 ( VAR214 ),
.VAR218 ( VAR218 ),
.VAR101 ( {22{VAR101}} ),
.VAR238 ( VAR238 ),
.VAR73 ( VAR73 ),
.VAR47 ( VAR47 ),
.VAR51 ( VAR51 ),
.VAR90 ( VAR90 ),
.VAR8 ( {22{VAR8}} ),
.VAR205 ( VAR205 ),
.VAR18 ( VAR18 ),
.VAR217 ( VAR217 ),
.VAR10 ( VAR10 ),
.VAR63 ( VAR63 ),
.VAR72 ( VAR72 ),
.VAR221 ( VAR221 ),
.VAR248 ( VAR248 ),
.VAR206 ( VAR206 ),
.VAR15 ( VAR15 ),
.VAR231 ( VAR231 ),
.VAR53 ( VAR53 ),
.VAR189 ( VAR189 ),
.VAR244 ( VAR244),
.VAR170 ( VAR170 ),
.VAR133 ( VAR133 ),
.VAR242 ( VAR242 ),
.VAR172 ( VAR172 ),
.VAR41 ( VAR41 ),
.VAR3 ( VAR3 ),
.VAR99 ( VAR99 ),
.VAR66 ( VAR66 ),
.VAR239 ( VAR239 ),
.VAR151 ( VAR151 ),
.VAR202 ( VAR202 ),
.VAR38 ( VAR38 ),
.VAR155 ( VAR155 ),
.VAR253 ( VAR253 ),
.VAR43 ( VAR43 ),
.VAR252 ( VAR252 ),
.VAR13 ( VAR13 ),
.VAR28 ( VAR28 ),
.VAR17 ( VAR17 ),
.VAR183 ( VAR183 ),
.VAR86 ( VAR86 ),
.VAR232 ( VAR232 ),
.VAR132 ( VAR132 ),
.VAR39 ( VAR39 ),
.VAR16 ( VAR16 ),
.VAR95 ( VAR95 ),
.VAR57 ( VAR57 ),
.VAR36 ( VAR36 ),
.VAR196 ( VAR196 ),
.VAR119 ( VAR119 ),
.VAR26 ( VAR26 ),
.VAR54 ( VAR54 ),
.VAR75 ( VAR75 ),
.VAR118 ( VAR118 ),
.VAR191 ( VAR191 ),
.VAR220 ( VAR220 ),
.VAR100 ( VAR100 ),
.VAR56 ( VAR56 ),
.VAR55 ( VAR55 ),
.VAR25 ( VAR25 ),
.VAR150 ( VAR150 ),
.VAR92 ( VAR92 ),
.VAR157 ( VAR157 ),
.VAR160 ( VAR160 ),
.VAR188 ( VAR188 ),
.VAR117 ( VAR117 ),
.VAR128 ( VAR128 ),
.VAR45 (VAR171),
.VAR97 (~VAR62));
VAR114
.VAR112 (VAR112),
.VAR140 (VAR140),
.VAR19 (VAR19),
.VAR230 (VAR230))
VAR199
( .VAR241 (VAR8),
.VAR179 (VAR101),
.VAR224 (VAR63),
.VAR181 (VAR217),
.VAR207 (VAR205[VAR19-1:0]),
.VAR46 (VAR10[(VAR19/32)-1:0]),
.VAR76 (VAR18[VAR236-1:0]),
.VAR1 (VAR134),
.VAR247 (VAR163),
.VAR60 (VAR88[VAR19-1:0]),
.VAR229 (VAR27[(VAR19/32)-1:0]),
.VAR102 (VAR174[VAR93-1:0]),
.VAR22 (VAR135),
.VAR144 (VAR213),
.VAR9 (VAR119[3:0]),
.VAR136 (VAR26[1:0]),
.VAR35 (VAR56[3:0]),
.VAR187 (VAR55[31:0]),
.VAR186(VAR25[63:0]),
.VAR121 (VAR157[2:0]),
.VAR79 (VAR160),
.VAR251 (VAR188[1:0]),
.VAR139 (VAR117[8:0]),
.VAR190(VAR128[2:0]),
.VAR2 (VAR196[2:0]),
.VAR209 (VAR231),
.VAR4 (VAR210),
.VAR40 (VAR32[VAR140-1:0]),
.VAR49 (VAR6[VAR140-1:0]),
.VAR29 (VAR173[(VAR140*VAR105)-1:0]),
.VAR108 (VAR24[(VAR140*VAR243)-1:0]),
.VAR204 (VAR106[(VAR140*VAR19)-1:0]),
.VAR98 (VAR184[VAR140-1:0]),
.VAR129 (VAR69[VAR140-1:0]),
.VAR223 (VAR222[VAR140-1:0]),
.VAR250 (VAR90),
.VAR31 (VAR47),
.VAR233 (VAR238[VAR19-1:0]),
.VAR50 (VAR51[(VAR19/32)-1:0]),
.VAR110 (VAR73[VAR71-1:0]),
.VAR227 (VAR218),
.VAR48 (VAR52),
.VAR185 (VAR148[VAR19-1:0]),
.VAR225 (VAR214[(VAR19/32)-1:0]),
.VAR149 (VAR152[VAR123-1:0]),
.VAR145 (VAR72),
.VAR82 (VAR96),
.VAR64 (VAR75[1:0]),
.VAR11 (VAR220),
.VAR162 (VAR100[31:0]),
.VAR159 (VAR150),
.VAR175 (VAR92),
.VAR147 (VAR57[7:0]),
.VAR20 (VAR36[11:0]),
.VAR154 (VAR170[3:0]),
.VAR226 (VAR133[2:0]),
.VAR70 (VAR242[2:0]),
.VAR85 (VAR172[2:0]),
.VAR77 (VAR41[7:0]),
.VAR245 (VAR43[1:0]),
.VAR216 (VAR156[VAR140-1:0]),
.VAR146 (VAR83[VAR140-1:0]),
.VAR7 (VAR113[VAR140-1:0]),
.VAR203 (VAR164[VAR140-1:0]),
.VAR211 (VAR21[VAR140-1:0]),
.VAR169 (VAR197[VAR140-1:0]),
.VAR177 (VAR195[(VAR140*VAR105)-1:0]),
.VAR103 (VAR198[(VAR140*VAR243)-1:0]),
.VAR91 (VAR126[(VAR140*VAR19)-1:0]),
.VAR246 (VAR137[VAR140-1:0]));
VAR192
VAR84
(.VAR135(VAR135),
.VAR234(VAR234),
.VAR58(VAR58),
.VAR240(VAR240),
.VAR212(VAR212),
.VAR167(VAR167),
.VAR107(VAR107));
VAR141
VAR215
(.VAR135(VAR135),
.VAR42(VAR42),
.VAR5(VAR5),
.VAR131(VAR131),
.VAR104(VAR104),
.VAR127(VAR127),
.VAR78(VAR78));
VAR67
VAR109
(.VAR61(VAR234),
.VAR228(VAR210), .VAR216(VAR156[0]),
.VAR40(VAR32[0]),
.VAR146(VAR83[0]),
.VAR49(VAR6[0]),
.VAR29(VAR173[32*0 +:32]),
.VAR108(VAR24[31*0 +:31]),
.VAR204(VAR106[VAR19*0 +:VAR19]),
.VAR98(VAR184[0]),
.VAR7(VAR113[0]),
.VAR203(VAR164[0]),
.VAR211(VAR21[0]),
.VAR129(VAR69[0]),
.VAR169(VAR197[0]),
.VAR177(VAR195[32*0 +:32]),
.VAR103(VAR198[31*0 +:31]),
.VAR91(VAR126[VAR19*0 +:VAR19]),
.VAR246(VAR137[0]),
.VAR223(VAR222[0]));
VAR67
VAR122
(.VAR61(VAR58),
.VAR228(VAR210), .VAR216(VAR156[1]),
.VAR40(VAR32[1]),
.VAR146(VAR83[1]),
.VAR49(VAR6[1]),
.VAR29(VAR173[32*1 +:32]),
.VAR108(VAR24[31*1 +:31]),
.VAR204(VAR106[VAR19*1 +:VAR19]),
.VAR98(VAR184[1]),
.VAR7(VAR113[1]),
.VAR203(VAR164[1]),
.VAR211(VAR21[1]),
.VAR129(VAR69[1]),
.VAR169(VAR197[1]),
.VAR177(VAR195[32*1 +:32]),
.VAR103(VAR198[31*1 +:31]),
.VAR91(VAR126[VAR19*1 +:VAR19]),
.VAR246(VAR137[1]),
.VAR223(VAR222[1]));
VAR67
VAR44
(.VAR61(VAR240),
.VAR228(VAR210), .VAR216(VAR156[2]),
.VAR40(VAR32[2]),
.VAR146(VAR83[2]),
.VAR49(VAR6[2]),
.VAR29(VAR173[32*2 +:32]),
.VAR108(VAR24[31*2 +:31]),
.VAR204(VAR106[VAR19*2 +:VAR19]),
.VAR98(VAR184[2]),
.VAR7(VAR113[2]),
.VAR203(VAR164[2]),
.VAR211(VAR21[2]),
.VAR129(VAR69[2]),
.VAR169(VAR197[2]),
.VAR177(VAR195[32*2 +:32]),
.VAR103(VAR198[31*2 +:31]),
.VAR91(VAR126[VAR19*2 +:VAR19]),
.VAR246(VAR137[2]),
.VAR223(VAR222[2]));
VAR67
VAR200
(.VAR61(VAR212),
.VAR228(VAR210), .VAR216(VAR156[3]),
.VAR40(VAR32[3]),
.VAR146(VAR83[3]),
.VAR49(VAR6[3]),
.VAR29(VAR173[32*3 +:32]),
.VAR108(VAR24[31*3 +:31]),
.VAR204(VAR106[VAR19*3 +:VAR19]),
.VAR98(VAR184[3]),
.VAR7(VAR113[3]),
.VAR203(VAR164[3]),
.VAR211(VAR21[3]),
.VAR129(VAR69[3]),
.VAR169(VAR197[3]),
.VAR177(VAR195[32*3 +:32]),
.VAR103(VAR198[31*3 +:31]),
.VAR91(VAR126[VAR19*3 +:VAR19]),
.VAR246(VAR137[3]),
.VAR223(VAR222[3]));
VAR67
VAR115
(.VAR61(VAR167),
.VAR228(VAR210), .VAR216(VAR156[4]),
.VAR40(VAR32[4]),
.VAR146(VAR83[4]),
.VAR49(VAR6[4]),
.VAR29(VAR173[32*4 +:32]),
.VAR108(VAR24[31*4 +:31]),
.VAR204(VAR106[VAR19*4 +:VAR19]),
.VAR98(VAR184[4]),
.VAR7(VAR113[4]),
.VAR203(VAR164[4]),
.VAR211(VAR21[4]),
.VAR129(VAR69[4]),
.VAR169(VAR197[4]),
.VAR177(VAR195[32*4 +:32]),
.VAR103(VAR198[31*4 +:31]),
.VAR91(VAR126[VAR19*4 +:VAR19]),
.VAR246(VAR137[4]),
.VAR223(VAR222[4]));
VAR67
VAR168
(.VAR61(VAR107),
.VAR228(VAR210), .VAR216(VAR156[5]),
.VAR40(VAR32[5]),
.VAR146(VAR83[5]),
.VAR49(VAR6[5]),
.VAR29(VAR173[32*5 +:32]),
.VAR108(VAR24[31*5 +:31]),
.VAR204(VAR106[VAR19*5 +:VAR19]),
.VAR98(VAR184[5]),
.VAR7(VAR113[5]),
.VAR203(VAR164[5]),
.VAR211(VAR21[5]),
.VAR129(VAR69[5]),
.VAR169(VAR197[5]),
.VAR177(VAR195[32*5 +:32]),
.VAR103(VAR198[31*5 +:31]),
.VAR91(VAR126[VAR19*5 +:VAR19]),
.VAR246(VAR137[5]),
.VAR223(VAR222[5]));
VAR67
VAR219
(.VAR61(VAR42),
.VAR228(VAR210), .VAR216(VAR156[6]),
.VAR40(VAR32[6]),
.VAR146(VAR83[6]),
.VAR49(VAR6[6]),
.VAR29(VAR173[32*6 +:32]),
.VAR108(VAR24[31*6 +:31]),
.VAR204(VAR106[VAR19*6 +:VAR19]),
.VAR98(VAR184[6]),
.VAR7(VAR113[6]),
.VAR203(VAR164[6]),
.VAR211(VAR21[6]),
.VAR129(VAR69[6]),
.VAR169(VAR197[6]),
.VAR177(VAR195[32*6 +:32]),
.VAR103(VAR198[31*6 +:31]),
.VAR91(VAR126[VAR19*6 +:VAR19]),
.VAR246(VAR137[6]),
.VAR223(VAR222[6]));
VAR67
VAR37
(.VAR61(VAR5),
.VAR228(VAR210), .VAR216(VAR156[7]),
.VAR40(VAR32[7]),
.VAR146(VAR83[7]),
.VAR49(VAR6[7]),
.VAR29(VAR173[32*7 +:32]),
.VAR108(VAR24[31*7 +:31]),
.VAR204(VAR106[VAR19*7 +:VAR19]),
.VAR98(VAR184[7]),
.VAR7(VAR113[7]),
.VAR203(VAR164[7]),
.VAR211(VAR21[7]),
.VAR129(VAR69[7]),
.VAR169(VAR197[7]),
.VAR177(VAR195[32*7 +:32]),
.VAR103(VAR198[31*7 +:31]),
.VAR91(VAR126[VAR19*7 +:VAR19]),
.VAR246(VAR137[7]),
.VAR223(VAR222[7]));
VAR67
VAR193
(.VAR61(VAR131),
.VAR228(VAR210), .VAR216(VAR156[8]),
.VAR40(VAR32[8]),
.VAR146(VAR83[8]),
.VAR49(VAR6[8]),
.VAR29(VAR173[32*8 +:32]),
.VAR108(VAR24[31*8 +:31]),
.VAR204(VAR106[VAR19*8 +:VAR19]),
.VAR98(VAR184[8]),
.VAR7(VAR113[8]),
.VAR203(VAR164[8]),
.VAR211(VAR21[8]),
.VAR129(VAR69[8]),
.VAR169(VAR197[8]),
.VAR177(VAR195[32*8 +:32]),
.VAR103(VAR198[31*8 +:31]),
.VAR91(VAR126[VAR19*8 +:VAR19]),
.VAR246(VAR137[8]),
.VAR223(VAR222[8]));
VAR67
VAR176
(.VAR61(VAR104),
.VAR228(VAR210), .VAR216(VAR156[9]),
.VAR40(VAR32[9]),
.VAR146(VAR83[9]),
.VAR49(VAR6[9]),
.VAR29(VAR173[32*9 +:32]),
.VAR108(VAR24[31*9 +:31]),
.VAR204(VAR106[VAR19*9 +:VAR19]),
.VAR98(VAR184[9]),
.VAR7(VAR113[9]),
.VAR203(VAR164[9]),
.VAR211(VAR21[9]),
.VAR129(VAR69[9]),
.VAR169(VAR197[9]),
.VAR177(VAR195[32*9 +:32]),
.VAR103(VAR198[31*9 +:31]),
.VAR91(VAR126[VAR19*9 +:VAR19]),
.VAR246(VAR137[9]),
.VAR223(VAR222[9]));
VAR67
VAR143
(.VAR61(VAR127),
.VAR228(VAR210), .VAR216(VAR156[10]),
.VAR40(VAR32[10]),
.VAR146(VAR83[10]),
.VAR49(VAR6[10]),
.VAR29(VAR173[32*10 +:32]),
.VAR108(VAR24[31*10 +:31]),
.VAR204(VAR106[VAR19*10 +:VAR19]),
.VAR98(VAR184[10]),
.VAR7(VAR113[10]),
.VAR203(VAR164[10]),
.VAR211(VAR21[10]),
.VAR129(VAR69[10]),
.VAR169(VAR197[10]),
.VAR177(VAR195[32*10 +:32]),
.VAR103(VAR198[31*10 +:31]),
.VAR91(VAR126[VAR19*10 +:VAR19]),
.VAR246(VAR137[10]),
.VAR223(VAR222[10]));
VAR67
VAR130
(.VAR61(VAR78),
.VAR228(VAR210), .VAR216(VAR156[11]),
.VAR40(VAR32[11]),
.VAR146(VAR83[11]),
.VAR49(VAR6[11]),
.VAR29(VAR173[32*11 +:32]),
.VAR108(VAR24[31*11 +:31]),
.VAR204(VAR106[VAR19*11 +:VAR19]),
.VAR98(VAR184[11]),
.VAR7(VAR113[11]),
.VAR203(VAR164[11]),
.VAR211(VAR21[11]),
.VAR129(VAR69[11]),
.VAR169(VAR197[11]),
.VAR177(VAR195[32*11 +:32]),
.VAR103(VAR198[31*11 +:31]),
.VAR91(VAR126[VAR19*11 +:VAR19]),
.VAR246(VAR137[11]),
.VAR223(VAR222[11]));
endmodule | bsd-3-clause |
Nrpickle/ECE272 | Lab4_SmartTekbotRemote/Section4_Verilog.v | 1,135 | module MODULE3(
input VAR13,
input VAR12,
input VAR11,
input VAR24,
input VAR31,
output VAR32,
output VAR19,
output VAR34,
output VAR30
);
wire VAR21;
wire VAR3;
wire VAR1;
wire VAR33;
wire VAR9;
wire VAR20;
wire VAR28;
wire VAR26;
supply0 VAR10;
assign VAR26 = VAR24 & VAR31;
MODULE1 VAR15(.VAR13(VAR13), .VAR7(VAR21));
MODULE1 VAR29(.VAR13(VAR12), .VAR7(VAR3));
MODULE1 VAR16(.VAR13(VAR11), .VAR7(VAR1));
VAR6 VAR14(.VAR13(VAR21),
.VAR12(VAR3),
.VAR11(VAR1),
.VAR17(VAR33),
.VAR18(VAR9),
.VAR25(VAR20),
.VAR5(VAR28)
);
MODULE2 MODULE1(.VAR27(VAR24), .VAR35(VAR33), .VAR2(VAR26), .VAR4(VAR19));
MODULE2 MODULE2(.VAR27(VAR10), .VAR35(VAR9), .VAR2(VAR26), .VAR4(VAR32));
MODULE2 MODULE3(.VAR27(VAR31), .VAR35(VAR20), .VAR2(VAR26), .VAR4(VAR30));
MODULE2 MODULE4(.VAR27(VAR10), .VAR35(VAR28), .VAR2(VAR26), .VAR4(VAR34));
endmodule
module MODULE2(
input VAR27,
input VAR35,
input VAR2,
output VAR4);
assign VAR4 = (VAR2) ? VAR35 : VAR27;
endmodule
module MODULE1 (input VAR13,
output VAR7);
assign VAR7 = ~VAR13;
endmodule | mit |
aap/pdp6 | verilog/iobus_1_connect.v | 1,515 | module MODULE1(
input wire clk,
input wire reset,
input wire VAR25,
input wire VAR6,
input wire VAR5,
input wire VAR2,
input wire VAR10,
input wire VAR20,
input wire VAR12,
input wire VAR27,
input wire VAR23,
input wire [3:9] VAR4,
input wire [0:35] VAR16,
output wire [1:7] VAR21,
output wire [0:35] VAR14,
output wire VAR30,
output wire VAR26,
output wire VAR28,
output wire VAR9,
output wire VAR11,
output wire VAR19,
output wire VAR29,
output wire VAR15,
output wire VAR8,
output wire VAR13,
output wire VAR3,
output wire [3:9] VAR18,
output wire [0:35] VAR22,
input wire [1:7] VAR1,
input wire [0:35] VAR24,
input wire VAR7,
input wire VAR17
);
assign VAR21 = 0 | VAR1;
assign VAR14 = VAR16 | VAR24;
assign VAR30 = 0 | VAR7;
assign VAR26 = 0 | VAR17;
assign VAR28 = VAR25;
assign VAR9 = VAR6;
assign VAR11 = VAR5;
assign VAR19 = VAR2;
assign VAR29 = VAR10;
assign VAR15 = VAR20;
assign VAR8 = VAR12;
assign VAR13 = VAR27;
assign VAR3 = VAR23;
assign VAR18 = VAR4;
assign VAR22 = VAR16;
endmodule | mit |
vvk/sysrek | skin_color_segm/bounding_box.v | 3,426 | module MODULE1 #
(
parameter [9:0] VAR9 = 720,
parameter [9:0] VAR3 = 576
)
(
input clk,
input VAR15,
input rst,
input VAR11,
input VAR10,
input VAR16,
input VAR22,
output [9:0] VAR8,
output [9:0] VAR20,
output [9:0] VAR5,
output [9:0] VAR12,
output [9:0] VAR4,
output [9:0] VAR18,
output VAR13
);
reg [9:0] VAR30 = 0;
reg [9:0] VAR31 = 0;
reg [9:0] VAR28 = VAR9;
reg [9:0] VAR19 = 0;
reg [9:0] VAR1 = VAR3;
reg [9:0] VAR25 = 0;
wire VAR33;
wire VAR2;
reg VAR27 = 0;
delay #
(
.VAR23(1),
.VAR26(1)
)
VAR32
(
.VAR7(VAR16),
.VAR15(1'b1),
.clk(clk),
.VAR6(VAR2)
);
always @(posedge clk)
begin
if (VAR16 == 0) begin
VAR30 <= 0;
VAR31 <= 0;
end
else if(VAR11 == 1) begin
VAR30 <= VAR30 + 1;
if (VAR30 == VAR9 - 1) begin
VAR30 <= 0;
VAR31 <= VAR31 + 1;
if (VAR31 == VAR3 - 1) begin
VAR31 <= 0;
end
end
end
end
assign VAR33 = (VAR2 == 1'b1 && VAR16 == 1'b0) ? 1'b1 : 1'b0;
reg [9:0] VAR17 = 0;
reg [9:0] VAR14 = 0;
reg [9:0] VAR29 = 0;
reg [9:0] VAR21 = 0;
always @(posedge clk)
begin
if(VAR33)
begin
VAR17 = VAR28;
VAR14 = VAR19;
VAR29 = VAR1;
VAR21 = VAR25;
VAR28 = VAR9;
VAR19 = 0;
VAR1 = VAR3;
VAR25 = 0;
end
else
begin
if(VAR30 > 0 && VAR31 > 0 && VAR30 < VAR9 - 1 && VAR31 < VAR3 - 1) VAR27 = 1;
end
else VAR27 = 0;
if(VAR27 == 1 && VAR11 == 1 && VAR16 == 1 && VAR22 == 1'b1 && VAR28 > VAR30) VAR28 = VAR30;
if(VAR27 == 1 && VAR11 == 1 && VAR16 == 1 && VAR22 == 1'b1 && VAR19 < VAR30) VAR19 = VAR30;
if(VAR27 == 1 && VAR11 == 1 && VAR16 == 1 && VAR22 == 1'b1 && VAR1 > VAR31) VAR1 = VAR31;
if(VAR27 == 1 && VAR11 == 1 && VAR16 == 1 && VAR22 == 1'b1 && VAR25 < VAR31) VAR25 = VAR31;
end
end
reg VAR24 = 0;
always @(posedge clk)
begin
if((VAR31 >= VAR29 && VAR31 <= VAR21) && (VAR30 == VAR17 || VAR30 == VAR14)) VAR24 = 1;
end
else if((VAR30 >= VAR17 && VAR30 <= VAR14) && (VAR31 == VAR29 || VAR31 == VAR21)) VAR24 = 1;
else VAR24 = 0;
end
assign VAR8 = VAR17;
assign VAR5 = VAR14;
assign VAR20 = VAR29;
assign VAR12 = VAR21;
assign VAR4 = VAR31;
assign VAR18 = VAR30;
assign VAR13 = VAR24;
endmodule | gpl-2.0 |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/nor2/gf180mcu_fd_sc_mcu9t5v0__nor2_2.behavioral.v | 1,188 | module MODULE1( VAR5, VAR3, VAR4 );
input VAR4, VAR5;
output VAR3;
VAR6 VAR2(.VAR5(VAR5),.VAR3(VAR3),.VAR4(VAR4));
VAR6 VAR1(.VAR5(VAR5),.VAR3(VAR3),.VAR4(VAR4)); | apache-2.0 |
sh-chris110/chris | FPGA/atlas_linux_ghrd/soc_system/synthesis/submodules/soc_system_mm_interconnect_0_avalon_st_adapter.v | 6,164 | module MODULE1 #(
parameter VAR24 = 66,
parameter VAR20 = 0,
parameter VAR2 = 66,
parameter VAR18 = 0,
parameter VAR1 = 0,
parameter VAR4 = 0,
parameter VAR23 = 1,
parameter VAR8 = 1,
parameter VAR25 = 0,
parameter VAR21 = 66,
parameter VAR17 = 0,
parameter VAR7 = 1,
parameter VAR3 = 0,
parameter VAR13 = 1,
parameter VAR16 = 1,
parameter VAR9 = 0
) (
input wire VAR12, input wire VAR22, input wire [65:0] VAR15, input wire VAR10, output wire VAR6, output wire [65:0] VAR11, output wire VAR14, input wire VAR5, output wire [0:0] VAR19 );
generate
if (VAR24 != 66)
begin
begin
begin
begin
begin
begin
begin
begin
begin
begin
begin
begin
begin
begin
begin
begin | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/a31oi/sky130_fd_sc_lp__a31oi.pp.blackbox.v | 1,391 | module MODULE1 (
VAR1 ,
VAR8 ,
VAR3 ,
VAR5 ,
VAR9 ,
VAR7,
VAR4,
VAR6 ,
VAR2
);
output VAR1 ;
input VAR8 ;
input VAR3 ;
input VAR5 ;
input VAR9 ;
input VAR7;
input VAR4;
input VAR6 ;
input VAR2 ;
endmodule | apache-2.0 |
MarkBlanco/FPGA_Sandbox | RecComp/Lab1/embedded_lab_1/embedded_lab_1.cache/ip/2017.2/a79f7727e74fe6ae/zynq_design_1_axi_bram_ctrl_0_bram_0_stub.v | 1,733 | module MODULE1(VAR7, VAR8, VAR9, VAR3, VAR14, VAR13, VAR12, VAR1, VAR4, VAR2,
VAR5, VAR6, VAR10, VAR11)
;
input VAR7;
input VAR8;
input VAR9;
input [3:0]VAR3;
input [31:0]VAR14;
input [31:0]VAR13;
output [31:0]VAR12;
input VAR1;
input VAR4;
input VAR2;
input [3:0]VAR5;
input [31:0]VAR6;
input [31:0]VAR10;
output [31:0]VAR11;
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_hs | cells/ha/sky130_fd_sc_hs__ha.pp.blackbox.v | 1,223 | module MODULE1 (
VAR2,
VAR3 ,
VAR4 ,
VAR5 ,
VAR6,
VAR1
);
output VAR2;
output VAR3 ;
input VAR4 ;
input VAR5 ;
input VAR6;
input VAR1;
endmodule | apache-2.0 |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0 | cells/aoi211/gf180mcu_fd_sc_mcu7t5v0__aoi211_4.functional.pp.v | 1,611 | module MODULE1( VAR18, VAR6, VAR8, VAR12, VAR10, VAR2, VAR4 );
input VAR8, VAR6, VAR12, VAR10;
inout VAR2, VAR4;
output VAR18;
wire VAR1;
not VAR17( VAR1, VAR8 );
wire VAR5;
not VAR14( VAR5, VAR12 );
wire VAR7;
not VAR20( VAR7, VAR10 );
wire VAR11;
and VAR16( VAR11, VAR1, VAR5, VAR7 );
wire VAR15;
not VAR9( VAR15, VAR6 );
wire VAR19;
and VAR3( VAR19, VAR15, VAR5, VAR7 );
or VAR13( VAR18, VAR11, VAR19 );
endmodule | apache-2.0 |
Gifts/descrypt-ztex-bruteforcer | user_cores/io/src/util.v | 2,646 | module MODULE2(
input VAR6,
input VAR2,
input VAR14,
output VAR16
);
reg VAR1;
reg VAR8;
always @(posedge VAR6)
begin
if (VAR14 == 1'b1)
begin
VAR8 <= 1'b0;
VAR1 <= 1'b0;
end
else
begin
if (VAR2 == VAR8)
begin
VAR8 <= ~VAR8;
VAR1 <= 1'b1;
end
else if (VAR1 == 1'b1)
begin
VAR1 <= 1'b0;
end
end
end
assign VAR16 = VAR1;
endmodule
module MODULE1(clk, enable, reset, VAR10, ready, VAR9);
input clk, enable, reset;
input [7:0] VAR10;
output ready;
output [63:0] VAR9;
reg [7:0] VAR12[7:0];
reg [3:0] VAR15;
integer VAR18;
parameter VAR4=0, VAR11=1, VAR3=2, VAR17=3, VAR13=4, VAR7=5, VAR20=6, VAR5=7, VAR19=8;
always @(posedge clk)
begin
if (reset == 1)
begin
VAR15 <= VAR4;
end else
if (enable == 0)
begin
VAR12[0] <= VAR10;
for (VAR18=7; VAR18>0; VAR18=VAR18-1) begin
VAR12[VAR18] <= VAR12[VAR18-1];
end
end
case (VAR15)
VAR4: if (enable == 0)VAR15 <= VAR11;
VAR11: if (enable == 0)VAR15 <= VAR3;
VAR3: if (enable == 0)VAR15 <= VAR17;
VAR17: if (enable == 0)VAR15 <= VAR13;
VAR13: if (enable == 0)VAR15 <= VAR7;
VAR7: if (enable == 0)VAR15 <= VAR20;
VAR20: if (enable == 0)VAR15 <= VAR5;
VAR5: if (enable == 0)VAR15 <= VAR19;
VAR19: begin
if (enable == 0)
VAR15 <= VAR11;
end
else
VAR15 <= VAR4;
end
default: VAR15 <= VAR4;
endcase
end
assign VAR9 = (VAR15 == VAR19) ? {VAR12[7], VAR12[6], VAR12[5], VAR12[4], VAR12[3], VAR12[2], VAR12[1], VAR12[0]} : 64'h0;
assign ready = (VAR15 == VAR19) ? 1'b0 : 1'b1;
endmodule | gpl-3.0 |
google/skywater-pdk-libs-sky130_fd_sc_hs | cells/and2b/sky130_fd_sc_hs__and2b.functional.v | 1,822 | module MODULE1 (
VAR1,
VAR13,
VAR8 ,
VAR5 ,
VAR7
);
input VAR1;
input VAR13;
output VAR8 ;
input VAR5 ;
input VAR7 ;
wire VAR8 VAR3 ;
wire VAR9 ;
wire VAR6;
not VAR11 (VAR3 , VAR5 );
and VAR12 (VAR9 , VAR3, VAR7 );
VAR10 VAR4 (VAR6, VAR9, VAR1, VAR13);
buf VAR2 (VAR8 , VAR6 );
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hd | cells/dlygate4sd2/sky130_fd_sc_hd__dlygate4sd2.functional.pp.v | 1,832 | module MODULE1 (
VAR3 ,
VAR11 ,
VAR5,
VAR9,
VAR12 ,
VAR2
);
output VAR3 ;
input VAR11 ;
input VAR5;
input VAR9;
input VAR12 ;
input VAR2 ;
wire VAR7 ;
wire VAR10;
buf VAR8 (VAR7 , VAR11 );
VAR6 VAR4 (VAR10, VAR7, VAR5, VAR9);
buf VAR1 (VAR3 , VAR10 );
endmodule | apache-2.0 |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu7t5v0 | cells/dffnrsnq/gf180mcu_fd_sc_mcu7t5v0__dffnrsnq_2.behavioral.pp.v | 9,064 | module MODULE1( VAR50, VAR51, VAR71, VAR16, VAR26, VAR13, VAR47 );
input VAR50, VAR51, VAR16, VAR71;
inout VAR13, VAR47;
output VAR26;
reg VAR20;
VAR36 VAR53(.VAR50(VAR50),.VAR51(VAR51),.VAR71(VAR71),.VAR16(VAR16),.VAR26(VAR26),.VAR13(VAR13),.VAR47(VAR47),.VAR20(VAR20));
VAR36 VAR46(.VAR50(VAR50),.VAR51(VAR51),.VAR71(VAR71),.VAR16(VAR16),.VAR26(VAR26),.VAR13(VAR13),.VAR47(VAR47),.VAR20(VAR20));
not VAR65(VAR2,VAR51);
and VAR9(VAR34,VAR16,VAR2);
and VAR88(VAR35,VAR71,VAR34);
and VAR81(VAR43,VAR16,VAR51);
and VAR1(VAR85,VAR71,VAR43);
and VAR42(VAR17,VAR71,VAR16);
buf VAR30(VAR55,VAR71);
not VAR29(VAR52,VAR50);
not VAR48(VAR63,VAR51);
and VAR21(VAR70,VAR63,VAR52);
and VAR18(VAR10,VAR71,VAR70);
not VAR73(VAR14,VAR50);
and VAR76(VAR58,VAR51,VAR14);
and VAR32(VAR25,VAR71,VAR58);
not VAR69(VAR12,VAR51);
and VAR59(VAR23,VAR12,VAR50);
and VAR15(VAR78,VAR71,VAR23);
and VAR68(VAR5,VAR51,VAR50);
and VAR72(VAR66,VAR71,VAR5);
not VAR91(VAR37,VAR50);
not VAR82(VAR56,VAR51);
and VAR61(VAR44,VAR56,VAR37);
not VAR19(VAR40,VAR50);
and VAR28(VAR22,VAR51,VAR40);
not VAR86(VAR31,VAR51);
and VAR54(VAR80,VAR31,VAR50);
and VAR84(VAR79,VAR51,VAR50);
buf VAR3(VAR38,VAR16);
not VAR4(VAR41,VAR50);
not VAR49(VAR60,VAR51);
and VAR74(VAR8,VAR60,VAR41);
and VAR27(VAR39,VAR16,VAR8);
not VAR83(VAR64,VAR50);
and VAR67(VAR33,VAR51,VAR64);
and VAR45(VAR57,VAR16,VAR33);
not VAR6(VAR7,VAR51);
and VAR75(VAR89,VAR7,VAR50);
and VAR62(VAR24,VAR16,VAR89);
and VAR90(VAR11,VAR51,VAR50);
and VAR77(VAR87,VAR16,VAR11); | apache-2.0 |
vipinkmenon/fpgadriver | src/hw/fpga/source/memory_if/arb_mux.v | 17,638 | module MODULE1 #
(
parameter VAR53 = 100,
parameter VAR19 = "1T",
parameter VAR83 = 11,
parameter VAR66 = 3,
parameter VAR90 = "8",
parameter VAR79 = 4,
parameter VAR49 = 31,
parameter VAR77 = 8,
parameter VAR33 = "VAR6",
parameter VAR56 = "VAR61",
parameter VAR92 = "VAR61",
parameter VAR35 = 4,
parameter VAR8 = 2, parameter VAR40 = 1,
parameter VAR34 = 2,
parameter VAR74 = 2,
parameter VAR58 = 15,
parameter VAR93 = 2,
parameter VAR94 = 63,
parameter VAR85 = 16,
parameter VAR13 = "40",
parameter VAR28 = "120",
parameter VAR30 = 8'b00000101,
parameter VAR76 = 8'b00001010
)
(
VAR37, VAR18, VAR4, VAR29, VAR25,
VAR24, VAR42, VAR59, VAR52, VAR26,
VAR81, VAR54, VAR11, VAR12, VAR14,
VAR27, VAR62, VAR38, VAR71, VAR84,
VAR17, VAR82, VAR70, VAR41, VAR51,
VAR50, VAR78, VAR57, VAR10, VAR3,
VAR72, VAR55, VAR31,
VAR63, VAR80, VAR65, VAR64, VAR7, VAR45,
VAR73, VAR75, VAR47, VAR60, VAR1, VAR88,
VAR46, VAR16, VAR95, VAR2,
VAR39, VAR32, VAR44, VAR68,
VAR22, VAR23, VAR86, clk, rst
);
input [VAR94:0] VAR86; input [VAR35-1:0] VAR23; input VAR22; input VAR68; input [VAR93-1:0] VAR44; input VAR32; input [VAR35-1:0] VAR39; input [VAR83:0] VAR2; input [VAR35-1:0] VAR95; input [VAR49:0] VAR16; input [VAR35-1:0] VAR46; input [VAR58:0] VAR88; input [VAR35-1:0] VAR1; input [VAR94:0] VAR60; input [VAR35-1:0] VAR47; input [VAR35-1:0] VAR75; input [VAR94:0] VAR73; input [VAR35-1:0] VAR45; input [VAR35-1:0] VAR7; input [VAR35-1:0] VAR64; input [VAR35-1:0] VAR65; input [7:0] VAR80; input [7:0] VAR63;
output [VAR85-1:0] VAR3; output [VAR66-1:0] VAR10; output [VAR77-1:0] VAR57; output VAR78; output [VAR93-1:0] VAR50; output VAR51; output [VAR85-1:0] VAR41; output VAR70; output [VAR77-1:0] VAR82; output [VAR85-1:0] VAR17; output [VAR85-1:0] VAR84; output [VAR66-1:0] VAR71; output [VAR66-1:0] VAR38; output VAR62; output VAR27; output [(VAR79*VAR40)-1:0] VAR14; output [(VAR79*VAR40)-1:0] VAR12; output [(VAR74*VAR40)-1:0] VAR11; output [(VAR74*VAR40)-1:0] VAR54; output [(VAR74*VAR40)-1:0] VAR81; output [(VAR74*VAR40)-1:0] VAR26; output VAR52; output VAR59; output VAR42; output VAR24; output [VAR93:0] VAR25; output VAR29; output [VAR35-1:0] VAR4; output VAR18; output VAR37;
wire VAR15; wire VAR9; wire VAR43; wire [VAR35-1:0] VAR20; wire [VAR35-1:0] VAR87; wire [VAR35-1:0] VAR91; wire [VAR35-1:0] VAR67; wire VAR36; wire VAR5;
input clk;
input rst;
output [VAR35-1:0] VAR72;
output VAR55;
output VAR31;
VAR48 #
(
.VAR53 (VAR53),
.VAR19 (VAR19),
.VAR56 (VAR56),
.VAR35 (VAR35),
.VAR8 (VAR8),
.VAR34 (VAR34))
VAR69
(
.VAR67 (VAR67[VAR35-1:0]),
.VAR37 (VAR37),
.VAR4 (VAR4[VAR35-1:0]),
.VAR91 (VAR91[VAR35-1:0]),
.VAR55 (VAR55),
.VAR43 (VAR43),
.VAR29 (VAR29),
.VAR20 (VAR20[VAR35-1:0]),
.VAR72 (VAR72[VAR35-1:0]),
.VAR18 (VAR18),
.VAR87 (VAR87[VAR35-1:0]),
.VAR36 (VAR36),
.VAR5 (VAR5),
.VAR15 (VAR15),
.VAR9 (VAR9),
.VAR31 (VAR31),
.clk (clk),
.rst (rst),
.VAR65 (VAR65[VAR35-1:0]),
.VAR68 (VAR68),
.VAR64 (VAR64[VAR35-1:0]),
.VAR7 (VAR7[VAR35-1:0]),
.VAR22 (VAR22),
.VAR23 (VAR23[VAR35-1:0]));
VAR89 #
(
.VAR53 (VAR53),
.VAR19 (VAR19),
.VAR83 (VAR83),
.VAR66 (VAR66),
.VAR90 (VAR90),
.VAR79 (VAR79),
.VAR49 (VAR49),
.VAR77 (VAR77),
.VAR33 (VAR33),
.VAR56 (VAR56),
.VAR92 (VAR92),
.VAR35 (VAR35),
.VAR8 (VAR8),
.VAR40 (VAR40),
.VAR74 (VAR74),
.VAR58 (VAR58),
.VAR93 (VAR93),
.VAR94 (VAR94),
.VAR85 (VAR85),
.VAR13 (VAR13),
.VAR28 (VAR28),
.VAR30 (VAR30),
.VAR76 (VAR76))
VAR21
(
.VAR78 (VAR78),
.VAR50 (VAR50[VAR93-1:0]),
.VAR10 (VAR10[VAR66-1:0]),
.VAR3 (VAR3[VAR85-1:0]),
.VAR51 (VAR51),
.VAR70 (VAR70),
.VAR41 (VAR41[VAR85-1:0]),
.VAR57 (VAR57[VAR77-1:0]),
.VAR82 (VAR82[VAR77-1:0]),
.VAR71 (VAR71[VAR66-1:0]),
.VAR17 (VAR17[VAR85-1:0]),
.VAR52 (VAR52),
.VAR62 (VAR62),
.VAR42 (VAR42),
.VAR38 (VAR38[VAR66-1:0]),
.VAR84 (VAR84[VAR85-1:0]),
.VAR59 (VAR59),
.VAR27 (VAR27),
.VAR24 (VAR24),
.VAR14 (VAR14[(VAR79*VAR40)-1:0]),
.VAR12 (VAR12[(VAR79*VAR40)-1:0]),
.VAR25 (VAR25[VAR93:0]),
.VAR11 (VAR11[(VAR74*VAR40)-1:0]),
.VAR81 (VAR81[(VAR74*VAR40)-1:0]),
.VAR54 (VAR54[(VAR74*VAR40)-1:0]),
.VAR26 (VAR26[(VAR74*VAR40)-1:0]),
.clk (clk),
.rst (rst),
.VAR88 (VAR88[VAR58:0]),
.VAR2 (VAR2[VAR83:0]),
.VAR1 (VAR1[VAR35-1:0]),
.VAR95 (VAR95[VAR35-1:0]),
.VAR75 (VAR75[VAR35-1:0]),
.VAR67 (VAR67[VAR35-1:0]),
.VAR73 (VAR73[VAR94:0]),
.VAR45 (VAR45[VAR35-1:0]),
.VAR31 (VAR31),
.VAR32 (VAR32),
.VAR44 (VAR44[VAR93-1:0]),
.VAR46 (VAR46[VAR35-1:0]),
.VAR47 (VAR47[VAR35-1:0]),
.VAR39 (VAR39[VAR35-1:0]),
.VAR60 (VAR60[VAR94:0]),
.VAR86 (VAR86[VAR94:0]),
.VAR16 (VAR16[VAR49:0]),
.VAR20 (VAR20[VAR35-1:0]),
.VAR87 (VAR87[VAR35-1:0]),
.VAR36 (VAR36),
.VAR5 (VAR5),
.VAR15 (VAR15),
.VAR9 (VAR9),
.VAR43 (VAR43),
.VAR91 (VAR91[VAR35-1:0]),
.VAR55 (VAR55),
.VAR80 (VAR80[7:0]),
.VAR63 (VAR63[7:0]));
endmodule | mit |
sstallion/apple-idun | cpld/clk_div.v | 1,710 | module MODULE1(input reset,
input VAR2,
output reg VAR3);
reg [2:0] VAR1;
always @(posedge VAR2) begin
if (!reset) begin
VAR3 <= 1'b0;
VAR1 <= 3'b111;
end
else if (VAR1 == 5) begin
VAR3 <= ~VAR3;
VAR1 <= 0;
end
else begin
VAR1 <= VAR1 + 1;
end
end
endmodule | bsd-2-clause |
ZiCog/P8X32A_Emulation | P8X32A_DE2_115/hub_mem.v | 3,072 | module MODULE1
(
input VAR6,
input VAR20,
input VAR11,
input [3:0] VAR3,
input [13:0] VAR19,
input [31:0] VAR17,
output [31:0] VAR5
);
reg [7:0] VAR15 [8191:0];
reg [7:0] VAR14 [8191:0];
reg [7:0] VAR2 [8191:0];
reg [7:0] VAR10 [8191:0];
reg [7:0] VAR13;
reg [7:0] VAR16;
reg [7:0] VAR9;
reg [7:0] VAR4;
always @(posedge VAR6)
begin
if (VAR20 && !VAR19[13] && VAR11 && VAR3[3])
VAR15[VAR19[12:0]] <= VAR17[31:24];
if (VAR20 && !VAR19[13])
VAR13 <= VAR15[VAR19[12:0]];
end
always @(posedge VAR6)
begin
if (VAR20 && !VAR19[13] && VAR11 && VAR3[2])
VAR14[VAR19[12:0]] <= VAR17[23:16];
if (VAR20 && !VAR19[13])
VAR16 <= VAR14[VAR19[12:0]];
end
always @(posedge VAR6)
begin
if (VAR20 && !VAR19[13] && VAR11 && VAR3[1])
VAR2[VAR19[12:0]] <= VAR17[15:8];
if (VAR20 && !VAR19[13])
VAR9 <= VAR2[VAR19[12:0]];
end
always @(posedge VAR6)
begin
if (VAR20 && !VAR19[13] && VAR11 && VAR3[0])
VAR10[VAR19[12:0]] <= VAR17[7:0];
if (VAR20 && !VAR19[13])
VAR4 <= VAR10[VAR19[12:0]];
end
reg [31:0] VAR18 [4095:0];
reg [31:0] VAR7;
always @(posedge VAR6)
if (VAR20 && VAR19[13:12] == 2'b10)
VAR7 <= VAR18[VAR19[11:0]];
reg [31:0] VAR8 [4095:0];
reg [31:0] VAR12;
always @(posedge VAR6)
if (VAR20 && VAR19[13:12] == 2'b11)
VAR12 <= VAR8[VAR19[11:0]];
reg [1:0] VAR1;
always @(posedge VAR6)
if (VAR20)
VAR1 <= VAR19[13:12];
assign VAR5 = !VAR1[1] ? {VAR13, VAR16, VAR9, VAR4}
: !VAR1[0] ? VAR7 : VAR12;
endmodule | gpl-3.0 |
SWORDfpga/ComputerOrganizationDesign | labs/lab02/lab02/Code/HexTo8SEG.v | 2,760 | module MODULE1(input [31:0] VAR23, input [7:0] VAR31,
input [7:0] VAR21,
input VAR20,
output[63:0] VAR27
);
MODULE2 VAR11(VAR23[31:28],VAR21[7],VAR31[7],VAR20,VAR27[7:0]);
MODULE2 VAR1(VAR23[27:24],VAR21[6],VAR31[6],VAR20,VAR27[15:8]);
MODULE2 VAR12(VAR23[23:20],VAR21[5],VAR31[5],VAR20,VAR27[23:16]);
MODULE2 VAR4(VAR23[19:16],VAR21[4],VAR31[4],VAR20,VAR27[31:24]);
MODULE2 VAR18(VAR23[15:12],VAR21[3],VAR31[3],VAR20,VAR27[39:32]);
MODULE2 VAR3(VAR23[11:8], VAR21[2],VAR31[2],VAR20,VAR27[47:40]);
MODULE2 VAR13(VAR23[7:4], VAR21[1],VAR31[1],VAR20,VAR27[55:48]);
MODULE2 VAR2(VAR23[3:0], VAR21[0],VAR31[0],VAR20,VAR27[63:56]);
endmodule
module MODULE2(input[3:0]VAR5,
input VAR16,
input VAR10,
input VAR20,
output[7:0]VAR9
);
wire en = VAR16 & VAR20;
VAR17 VAR22(.VAR29(VAR5[3]),.VAR28(VAR5[2]),.VAR19(VAR5[1]),.VAR24(VAR5[0]),.VAR16(en),.VAR10(VAR10),
.VAR8(VAR8),.VAR14(VAR14),.VAR25(VAR25),.VAR30(VAR30),.VAR6(VAR6),.VAR15(VAR15),.VAR26(VAR26),.VAR7(VAR7));
assign VAR9 = {VAR8,VAR14,VAR25,VAR30,VAR6,VAR15,VAR26,VAR7}; endmodule | gpl-3.0 |
toomij/DE2Labs | Lab2/lab2_part3.v | 1,210 | module MODULE1 (VAR4, VAR3, VAR10);
input [17:0] VAR4;
output [8:0] VAR10, VAR3;
assign VAR10[8:0] = VAR4[8:0];
wire VAR8, VAR11, VAR5;
MODULE2 VAR12 (VAR4[0], VAR4[4], VAR4[8], VAR3[0], VAR8);
MODULE2 VAR13 (VAR4[1], VAR4[5], VAR8, VAR3[1], VAR11);
MODULE2 VAR7 (VAR4[2], VAR4[6], VAR11, VAR3[2], VAR5);
MODULE2 VAR6 (VAR4[3], VAR4[7], VAR5, VAR3[3], VAR3[4]);
endmodule
module MODULE2 (VAR1, VAR16, VAR14, VAR9, VAR2);
input VAR1, VAR16, VAR14;
output VAR2, VAR9;
wire VAR15;
assign VAR15 = VAR1 ^ VAR16;
assign VAR9 = VAR15 ^ VAR14;
assign VAR2 = (VAR16 & ~VAR15) | (VAR15 & VAR14);
endmodule | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/or4b/sky130_fd_sc_ls__or4b_2.v | 2,291 | module MODULE2 (
VAR6 ,
VAR4 ,
VAR8 ,
VAR3 ,
VAR2 ,
VAR9,
VAR10,
VAR1 ,
VAR11
);
output VAR6 ;
input VAR4 ;
input VAR8 ;
input VAR3 ;
input VAR2 ;
input VAR9;
input VAR10;
input VAR1 ;
input VAR11 ;
VAR5 VAR7 (
.VAR6(VAR6),
.VAR4(VAR4),
.VAR8(VAR8),
.VAR3(VAR3),
.VAR2(VAR2),
.VAR9(VAR9),
.VAR10(VAR10),
.VAR1(VAR1),
.VAR11(VAR11)
);
endmodule
module MODULE2 (
VAR6 ,
VAR4 ,
VAR8 ,
VAR3 ,
VAR2
);
output VAR6 ;
input VAR4 ;
input VAR8 ;
input VAR3 ;
input VAR2;
supply1 VAR9;
supply0 VAR10;
supply1 VAR1 ;
supply0 VAR11 ;
VAR5 VAR7 (
.VAR6(VAR6),
.VAR4(VAR4),
.VAR8(VAR8),
.VAR3(VAR3),
.VAR2(VAR2)
);
endmodule | apache-2.0 |
jotego/jt12 | hdl/jt12_sh24.v | 1,994 | module MODULE1 #(parameter VAR22=5 )
(
input clk,
input VAR9 ,
input [VAR22-1:0] din,
output reg [VAR22-1:0] VAR6,
output reg [VAR22-1:0] VAR23,
output reg [VAR22-1:0] VAR12,
output reg [VAR22-1:0] VAR18,
output reg [VAR22-1:0] VAR17,
output reg [VAR22-1:0] VAR10,
output reg [VAR22-1:0] VAR5,
output reg [VAR22-1:0] VAR8,
output reg [VAR22-1:0] VAR21,
output reg [VAR22-1:0] VAR15,
output reg [VAR22-1:0] VAR16,
output reg [VAR22-1:0] VAR2,
output reg [VAR22-1:0] VAR7,
output reg [VAR22-1:0] VAR26,
output reg [VAR22-1:0] VAR20,
output reg [VAR22-1:0] VAR13,
output reg [VAR22-1:0] VAR3,
output reg [VAR22-1:0] VAR25,
output reg [VAR22-1:0] VAR1,
output reg [VAR22-1:0] VAR4,
output reg [VAR22-1:0] VAR11,
output reg [VAR22-1:0] VAR24,
output reg [VAR22-1:0] VAR19,
output reg [VAR22-1:0] VAR14
);
always @(posedge clk) if(VAR9) begin
VAR14<= VAR19;
VAR19<= VAR24;
VAR24<= VAR11;
VAR11<= VAR4;
VAR4<= VAR1;
VAR1<= VAR25;
VAR25<= VAR3;
VAR3<= VAR13;
VAR13<= VAR20;
VAR20<= VAR26;
VAR26<= VAR7;
VAR7<= VAR2;
VAR2<= VAR16;
VAR16<= VAR15;
VAR15<= VAR21;
VAR21 <= VAR8;
VAR8 <= VAR5;
VAR5 <= VAR10;
VAR10 <= VAR17;
VAR17 <= VAR18;
VAR18 <= VAR12;
VAR12 <= VAR23;
VAR23 <= VAR6;
VAR6 <= din;
end
endmodule | gpl-3.0 |
efabless/openlane | designs/jpeg_encoder/src/jpeg.v | 85,496 | module MODULE1(
clk,
VAR264,
VAR159,
din,
VAR262,
VAR229,
VAR307,
VAR218,
VAR69,
VAR188,
VAR219,
VAR306,
VAR257
);
parameter VAR28 = 11;
parameter VAR163 = 8;
input VAR219;
input VAR306;
output VAR257;
input clk; input VAR264;
input VAR159; input [VAR163-1:0] din;
input [7:0] VAR262;
output [ 5:0] VAR229;
output [ 3:0] VAR307; output [ 3:0] VAR218; output [11:0] VAR69; output VAR188;
wire rst = 1'b1; wire VAR238, VAR311;
wire [11:0] VAR293;
reg [11:0] VAR336;
wire [10:0] VAR136;
reg VAR15;
MODULE4 #(VAR28, VAR163, 12)
VAR228(
.clk(clk),
.VAR264(VAR264),
.rst(rst),
.VAR159(VAR159),
.din(din),
.dout(VAR293),
.VAR188(VAR238)
);
always @(posedge clk)
if(VAR264)
VAR336 <= VAR293;
MODULE3
MODULE4(
.clk(clk),
.VAR264(VAR264),
.rst(rst),
.VAR159(VAR238),
.din(VAR336),
.VAR262(VAR262),
.VAR229(VAR229),
.dout(VAR136),
.VAR188(VAR311)
);
always @(posedge clk)
if(VAR264)
VAR15 <= VAR311;
wire [11:0] VAR314 = {VAR136[10], VAR136};
wire VAR71 = VAR15;
MODULE10
MODULE5(
.clk(clk),
.VAR264(VAR264),
.rst(rst),
.VAR159(VAR71),
.din(VAR314),
.VAR307(VAR307),
.VAR218(VAR218),
.VAR69(VAR69),
.VAR188(VAR188),
.VAR259()
);
endmodule
module MODULE4(clk, VAR264, rst, VAR159, din, dout, VAR188);
parameter VAR28 = 11;
parameter VAR163 = 8;
parameter VAR132 = 12;
input clk; input VAR264; input rst;
input VAR159; input [VAR163-1:0] din;
output [VAR132-1:0] dout;
output VAR188;
wire VAR147;
wire [VAR132 -1:0] VAR130, VAR331, VAR4, VAR320, VAR75, VAR281, VAR340, VAR56,
VAR273, VAR36, VAR11, VAR89, VAR18, VAR35, VAR122, VAR141,
VAR180, VAR26, VAR116, VAR54, VAR195, VAR30, VAR120, VAR324,
VAR236, VAR289, VAR184, VAR182, VAR234, VAR279, VAR187, VAR285,
VAR82, VAR246, VAR94, VAR124, VAR270, VAR138, VAR301, VAR107,
VAR43, VAR189, VAR193, VAR305, VAR296, VAR181, VAR194, VAR42,
VAR214, VAR3, VAR5, VAR48, VAR50, VAR157, VAR206, VAR32,
VAR174, VAR185, VAR304, VAR133, VAR216, VAR322, VAR300, VAR316;
MODULE2 #(VAR28, VAR163, VAR132)
VAR37(
.clk(clk),
.VAR264(VAR264),
.rst(rst),
.VAR159(VAR159),
.din(din),
.VAR135(VAR130),
.VAR81(VAR331),
.VAR129(VAR4),
.VAR97(VAR320),
.VAR282(VAR75),
.VAR143(VAR281),
.VAR290(VAR340),
.VAR13(VAR56),
.VAR9(VAR273),
.VAR90(VAR36),
.VAR329(VAR11),
.VAR55(VAR89),
.VAR140(VAR18),
.VAR333(VAR35),
.VAR111(VAR122),
.VAR254(VAR141),
.VAR150(VAR180),
.VAR165(VAR26),
.VAR148(VAR116),
.VAR41(VAR54),
.VAR160(VAR195),
.VAR6(VAR30),
.VAR272(VAR120),
.VAR58(VAR324),
.VAR200(VAR236),
.VAR134(VAR289),
.VAR255(VAR184),
.VAR226(VAR182),
.VAR100(VAR234),
.VAR286(VAR279),
.VAR313(VAR187),
.VAR288(VAR285),
.VAR326(VAR82),
.VAR334(VAR246),
.VAR101(VAR94),
.VAR339(VAR124),
.VAR265(VAR270),
.VAR237(VAR138),
.VAR173(VAR301),
.VAR29(VAR107),
.VAR240(VAR43),
.VAR330(VAR189),
.VAR46(VAR193),
.VAR105(VAR305),
.VAR113(VAR296),
.VAR104(VAR181),
.VAR23(VAR194),
.VAR2(VAR42),
.VAR95(VAR214),
.VAR16(VAR3),
.VAR79(VAR5),
.VAR45(VAR48),
.VAR49(VAR50),
.VAR341(VAR157),
.VAR70(VAR206),
.VAR151(VAR32),
.VAR25(VAR174),
.VAR271(VAR185),
.VAR84(VAR304),
.VAR308(VAR133),
.VAR175(VAR216),
.VAR191(VAR322),
.VAR91(VAR300),
.VAR154(VAR316),
.VAR188(VAR147)
);
VAR20 VAR213(
.clk(clk),
.VAR264(VAR264),
.VAR159(VAR147),
.VAR328(VAR130),
.VAR86(VAR331),
.VAR284(VAR4),
.VAR118(VAR320),
.VAR64(VAR75),
.VAR186(VAR281),
.VAR112(VAR340),
.VAR67(VAR56),
.VAR44(VAR273),
.VAR325(VAR36),
.VAR210(VAR11),
.VAR62(VAR89),
.VAR241(VAR18),
.VAR315(VAR35),
.VAR292(VAR122),
.VAR318(VAR141),
.VAR319(VAR180),
.VAR298(VAR26),
.VAR17(VAR116),
.VAR343(VAR54),
.VAR125(VAR195),
.VAR145(VAR30),
.VAR93(VAR120),
.VAR239(VAR324),
.VAR204(VAR236),
.VAR38(VAR289),
.VAR127(VAR184),
.VAR178(VAR182),
.VAR211(VAR234),
.VAR60(VAR279),
.VAR337(VAR187),
.VAR275(VAR285),
.VAR72(VAR82),
.VAR7(VAR246),
.VAR291(VAR94),
.VAR267(VAR124),
.VAR144(VAR270),
.VAR34(VAR138),
.VAR251(VAR301),
.VAR22(VAR107),
.VAR253(VAR43),
.VAR287(VAR189),
.VAR269(VAR193),
.VAR155(VAR305),
.VAR280(VAR296),
.VAR126(VAR181),
.VAR51(VAR194),
.VAR179(VAR42),
.VAR61(VAR214),
.VAR245(VAR3),
.VAR102(VAR5),
.VAR110(VAR48),
.VAR260(VAR50),
.VAR277(VAR157),
.VAR158(VAR206),
.VAR85(VAR32),
.VAR302(VAR174),
.VAR59(VAR185),
.VAR114(VAR304),
.VAR65(VAR133),
.VAR209(VAR216),
.VAR123(VAR322),
.VAR21(VAR300),
.VAR88(VAR316),
.dout(dout),
.VAR188(VAR188)
);
endmodule
module MODULE2(
clk,
VAR264,
rst,
VAR159,
din,
VAR135, VAR81, VAR129, VAR97, VAR282, VAR143, VAR290, VAR13,
VAR9, VAR90, VAR329, VAR55, VAR140, VAR333, VAR111, VAR254,
VAR150, VAR165, VAR148, VAR41, VAR160, VAR6, VAR272, VAR58,
VAR200, VAR134, VAR255, VAR226, VAR100, VAR286, VAR313, VAR288,
VAR326, VAR334, VAR101, VAR339, VAR265, VAR237, VAR173, VAR29,
VAR240, VAR330, VAR46, VAR105, VAR113, VAR104, VAR23, VAR2,
VAR95, VAR16, VAR79, VAR45, VAR49, VAR341, VAR70, VAR151,
VAR25, VAR271, VAR84, VAR308, VAR175, VAR191, VAR91, VAR154,
VAR188
);
parameter VAR28 = 11;
parameter VAR163 = 8;
parameter VAR132 = 12;
input clk;
input VAR264;
input rst;
input VAR159; input [VAR163:1] din;
output [VAR132:1]
VAR135, VAR81, VAR129, VAR97, VAR282, VAR143, VAR290, VAR13,
VAR9, VAR90, VAR329, VAR55, VAR140, VAR333, VAR111, VAR254,
VAR150, VAR165, VAR148, VAR41, VAR160, VAR6, VAR272, VAR58,
VAR200, VAR134, VAR255, VAR226, VAR100, VAR286, VAR313, VAR288,
VAR326, VAR334, VAR101, VAR339, VAR265, VAR237, VAR173, VAR29,
VAR240, VAR330, VAR46, VAR105, VAR113, VAR104, VAR23, VAR2,
VAR95, VAR16, VAR79, VAR45, VAR49, VAR341, VAR70, VAR151,
VAR25, VAR271, VAR84, VAR308, VAR175, VAR191, VAR91, VAR154;
output VAR188; reg VAR188;
reg VAR327, VAR233, VAR220, VAR278, VAR221;
reg [VAR163:1] VAR263;
reg [5:0] VAR39;
wire VAR68 = &VAR39;
always @(posedge clk or negedge rst)
if (~rst)
VAR39 <= 6'h0;
else if (VAR264)
if(VAR159)
VAR39 <= 6'h0;
else if(~VAR68)
VAR39 <= VAR39 + 6'h1;
always @(posedge clk or negedge rst)
if (~rst)
begin
VAR327 <= 1'b0;
VAR233 <= 1'b0;
VAR220 <= 1'b0;
VAR263 <= 0;
VAR188 <= 1'b0;
VAR278 <= 1'b1;
VAR221 <= 1'b1;
end
else if (VAR264)
begin
VAR327 <= VAR159;
VAR233 <= VAR327;
VAR220 <= VAR233;
VAR263 <= din;
VAR278 <= VAR68;
VAR221 <= VAR278;
VAR188 <= VAR278 & ~VAR221;
end
MODULE8 #(VAR28, VAR163, 3'h0)
VAR117 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR39[2:0]),
.VAR99(VAR39[5:3]),
.VAR263(VAR263),
.VAR19(VAR135), .VAR215(VAR81), .VAR297(VAR129), .VAR225(VAR97), .VAR167(VAR282), .VAR256(VAR143), .VAR115(VAR290), .VAR10(VAR13) );
MODULE8 #(VAR28, VAR163, 3'h1)
VAR294 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR39[2:0]),
.VAR99(VAR39[5:3]),
.VAR263(VAR263),
.VAR19(VAR9), .VAR215(VAR90), .VAR297(VAR329), .VAR225(VAR55), .VAR167(VAR140), .VAR256(VAR333), .VAR115(VAR111), .VAR10(VAR254) );
MODULE8 #(VAR28, VAR163, 3'h2)
VAR283 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR39[2:0]),
.VAR99(VAR39[5:3]),
.VAR263(VAR263),
.VAR19(VAR150), .VAR215(VAR165), .VAR297(VAR148), .VAR225(VAR41), .VAR167(VAR160), .VAR256(VAR6), .VAR115(VAR272), .VAR10(VAR58) );
MODULE8 #(VAR28, VAR163, 3'h3)
VAR76 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR39[2:0]),
.VAR99(VAR39[5:3]),
.VAR263(VAR263),
.VAR19(VAR200), .VAR215(VAR134), .VAR297(VAR255), .VAR225(VAR226), .VAR167(VAR100), .VAR256(VAR286), .VAR115(VAR313), .VAR10(VAR288) );
MODULE8 #(VAR28, VAR163, 3'h4)
VAR258 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR39[2:0]),
.VAR99(VAR39[5:3]),
.VAR263(VAR263),
.VAR19(VAR326), .VAR215(VAR334), .VAR297(VAR101), .VAR225(VAR339), .VAR167(VAR265), .VAR256(VAR237), .VAR115(VAR173), .VAR10(VAR29) );
MODULE8 #(VAR28, VAR163, 3'h5)
VAR197 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR39[2:0]),
.VAR99(VAR39[5:3]),
.VAR263(VAR263),
.VAR19(VAR240), .VAR215(VAR330), .VAR297(VAR46), .VAR225(VAR105), .VAR167(VAR113), .VAR256(VAR104), .VAR115(VAR23), .VAR10(VAR2) );
MODULE8 #(VAR28, VAR163, 3'h6)
VAR168 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR39[2:0]),
.VAR99(VAR39[5:3]),
.VAR263(VAR263),
.VAR19(VAR95), .VAR215(VAR16), .VAR297(VAR79), .VAR225(VAR45), .VAR167(VAR49), .VAR256(VAR341), .VAR115(VAR70), .VAR10(VAR151) );
MODULE8 #(VAR28, VAR163, 3'h7)
VAR321 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR39[2:0]),
.VAR99(VAR39[5:3]),
.VAR263(VAR263),
.VAR19(VAR25), .VAR215(VAR271), .VAR297(VAR84), .VAR225(VAR308), .VAR167(VAR175), .VAR256(VAR191), .VAR115(VAR91), .VAR10(VAR154) );
endmodule
module MODULE8(clk, VAR264, VAR220, VAR153, VAR99, VAR263,
VAR19, VAR215, VAR297, VAR225, VAR167, VAR256, VAR115, VAR10);
parameter VAR28 = 16;
parameter VAR163 = 8;
parameter [2:0] VAR190 = 3'h0;
input clk;
input VAR264;
input VAR220; input [2:0] VAR153, VAR99;
input [VAR163:1] VAR263; output [11:0] VAR19, VAR215, VAR297, VAR225, VAR167, VAR256, VAR115, VAR10;
MODULE6 #(VAR28, VAR163, VAR190, 3'h0)
VAR47 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR153),
.VAR99(VAR99),
.VAR263(VAR263),
.dout(VAR19)
);
MODULE6 #(VAR28, VAR163, VAR190, 3'h1)
VAR247 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR153),
.VAR99(VAR99),
.VAR263(VAR263),
.dout(VAR215)
);
MODULE6 #(VAR28, VAR163, VAR190, 3'h2)
VAR224 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR153),
.VAR99(VAR99),
.VAR263(VAR263),
.dout(VAR297)
);
MODULE6 #(VAR28, VAR163, VAR190, 3'h3)
VAR166 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR153),
.VAR99(VAR99),
.VAR263(VAR263),
.dout(VAR225)
);
MODULE6 #(VAR28, VAR163, VAR190, 3'h4)
VAR66 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR153),
.VAR99(VAR99),
.VAR263(VAR263),
.dout(VAR167)
);
MODULE6 #(VAR28, VAR163, VAR190, 3'h5)
VAR8 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR153),
.VAR99(VAR99),
.VAR263(VAR263),
.dout(VAR256)
);
MODULE6 #(VAR28, VAR163, VAR190, 3'h6)
VAR142 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR153),
.VAR99(VAR99),
.VAR263(VAR263),
.dout(VAR115)
);
MODULE6 #(VAR28, VAR163, VAR190, 3'h7)
VAR223 (
.clk(clk),
.VAR264(VAR264),
.VAR220(VAR220),
.VAR153(VAR153),
.VAR99(VAR99),
.VAR263(VAR263),
.dout(VAR10)
);
endmodule
module MODULE3(clk, VAR264, rst, VAR159, din, VAR262, VAR229, dout, VAR188);
parameter VAR33 = 12;
parameter VAR131 = 2 * VAR33;
input clk; input VAR264; input rst;
input VAR159; input [VAR33-1:0] din; input [ 7:0] VAR262;
output [ 5:0] VAR229; output [10:0] dout; output VAR188;
wire [VAR131-1:0] VAR344; wire [VAR33-1:0] VAR295; wire [VAR33 :0] VAR80; reg [VAR33 :0] VAR227; reg [VAR33+3:0] VAR73;
reg [5:0] VAR229;
wire VAR68 = &VAR229;
always @(posedge clk or negedge rst)
if (~rst)
VAR229 <= 6'h0;
else if (VAR159)
VAR229 <= 6'h0;
else if (VAR264)
VAR229 <= VAR229 + 6'h1;
assign VAR295 = { {(VAR33 - 8){1'b0}}, VAR262};
assign VAR344 = { {(VAR131 - VAR33){din[VAR33-1]}}, din};
VAR146 #(VAR131)
VAR92 (
.clk(clk),
.VAR264(VAR264),
.VAR108(VAR344),
.VAR252(VAR295),
.VAR14(VAR80),
.VAR317(),
.VAR207(),
.VAR172()
);
always @(posedge clk)
if (VAR264)
if (VAR80[0])
if (VAR80[VAR33])
VAR227 <= VAR80 - 1'h1;
else
VAR227 <= VAR80 + 1'h1;
else
VAR227 <= VAR80;
assign dout = VAR227[VAR33 -1: VAR33-11];
integer VAR303;
always @(posedge clk or negedge rst)
if (!rst)
VAR73 <= 0;
else if(VAR264)
begin
VAR73[0] <= VAR159;
for (VAR303=1; VAR303 <= VAR33 +3; VAR303 = VAR303 +1)
VAR73[VAR303] <= VAR73[VAR303-1];
end
assign VAR188 = VAR73[VAR33 +3];
endmodule
module MODULE10(clk, rst, VAR264, VAR159, din, VAR307, VAR218, VAR69, VAR188, VAR259);
input clk; input rst; input VAR264; input VAR159;
input [11:0] din;
output [ 3:0] VAR307; output [ 3:0] VAR218; output [11:0] VAR69; output VAR188; output VAR259;
wire [ 3:0] VAR119, VAR78, VAR312, VAR24, VAR310;
wire [ 3:0] VAR274, VAR52, VAR309, VAR63, VAR98;
wire [11:0] VAR162, VAR192, VAR164, VAR128, VAR176;
wire VAR171, VAR332, VAR74, VAR183, VAR248;
wire VAR208, VAR232, VAR202, VAR103, VAR161;
reg VAR249;
always @(posedge clk)
VAR249 <= VAR159;
VAR57 MODULE5(
.clk(clk),
.rst(rst),
.VAR264(VAR264),
.VAR327(VAR249),
.din(din),
.VAR218(VAR119),
.VAR307(VAR274),
.VAR69(VAR162),
.VAR106(VAR171),
.VAR27(VAR208)
);
MODULE5 MODULE2(
.clk(clk),
.rst(rst),
.VAR264(VAR264),
.VAR242(VAR119),
.VAR203(VAR274),
.VAR12(VAR162),
.VAR156(VAR171),
.VAR177(VAR208),
.VAR244(VAR78),
.VAR152(VAR52),
.VAR342(VAR192),
.VAR276(VAR332),
.VAR139(VAR232)
);
MODULE5 MODULE3(
.clk(clk),
.rst(rst),
.VAR264(VAR264),
.VAR242(VAR78),
.VAR203(VAR52),
.VAR12(VAR192),
.VAR156(VAR332),
.VAR177(VAR232),
.VAR244(VAR312),
.VAR152(VAR309),
.VAR342(VAR164),
.VAR276(VAR74),
.VAR139(VAR202)
);
MODULE5 MODULE6(
.clk(clk),
.rst(rst),
.VAR264(VAR264),
.VAR242(VAR312),
.VAR203(VAR309),
.VAR12(VAR164),
.VAR156(VAR74),
.VAR177(VAR202),
.VAR244(VAR24),
.VAR152(VAR63),
.VAR342(VAR128),
.VAR276(VAR183),
.VAR139(VAR103)
);
MODULE5 MODULE1(
.clk(clk),
.rst(rst),
.VAR264(VAR264),
.VAR242(VAR24),
.VAR203(VAR63),
.VAR12(VAR128),
.VAR156(VAR183),
.VAR177(VAR103),
.VAR244(VAR310),
.VAR152(VAR98),
.VAR342(VAR176),
.VAR276(VAR248),
.VAR139(VAR161)
);
assign VAR218 = VAR310;
assign VAR307 = VAR98;
assign VAR69 = VAR176;
assign VAR188 = VAR248;
assign VAR259 = VAR161;
endmodule
module MODULE6(clk, VAR264, VAR220, VAR153, VAR99, VAR263, dout);
parameter VAR28 = 16;
parameter VAR163 = 8;
parameter [2:0] VAR190 = 0;
parameter [2:0] VAR243 = 0;
input clk;
input VAR264;
input VAR220; input [2:0] VAR153, VAR99;
input [VAR163:1] VAR263; output [11:0] dout;
reg [ 31:0] VAR109;
wire [VAR28 +10:0] VAR198;
always @(posedge clk)
if(VAR264)
VAR109 <= VAR31(VAR153, VAR99, VAR243, VAR190);
MODULE7 #(8, VAR28)
VAR266 (
.clk(clk),
.VAR264(VAR264),
.VAR196(VAR220),
.din(VAR263),
.VAR109( VAR109[31:31 -VAR28 +1] ),
.VAR198(VAR198)
);
assign dout = VAR198[VAR28 +10: VAR28 -1];
endmodule
module MODULE5(clk, VAR264, rst, VAR156, VAR177, VAR242, VAR203, VAR12, VAR276, VAR139, VAR244, VAR152, VAR342);
input clk;
input VAR264;
input rst;
input VAR156;
input VAR177;
input [ 3:0] VAR203;
input [ 3:0] VAR242;
input [11:0] VAR12;
output VAR276;
output VAR139;
output [ 3:0] VAR152;
output [ 3:0] VAR244;
output [11:0] VAR342;
reg VAR276, VAR139;
reg [ 3:0] VAR152, VAR244;
reg [11:0] VAR342;
reg [ 3:0] VAR307;
reg [ 3:0] VAR218;
reg [11:0] VAR69;
reg VAR106;
reg VAR170;
wire VAR199;
wire VAR121;
reg state;
always @(posedge clk)
if(VAR264 & VAR156)
begin
VAR307 <= VAR203;
VAR218 <= VAR242;
VAR69 <= VAR12;
end
always @(posedge clk)
if(VAR264)
begin
VAR152 <= VAR307;
VAR244 <= VAR218;
VAR342 <= VAR69;
VAR170 <= VAR177;
VAR139 <= VAR170;
end
assign VAR121 = &VAR242 & ~|VAR203 & VAR156;
assign VAR199 = ~|{VAR242, VAR203} & VAR156 & ~VAR177;
always @(posedge clk or negedge rst)
if (!rst)
begin
state <= 1'b0;
VAR106 <= 1'b0;
VAR276 <= 1'b0;
end
else
if(VAR264)
case (state) 1'b0:
begin
if (VAR121)
begin
state <= 1'b1; VAR106 <= 1'b0; VAR276 <= VAR106; end
else
begin
state <= 1'b0; VAR106 <= VAR156; VAR276 <= VAR106; end
end
1'b1:
begin
VAR276 <= 1'b0;
if (VAR156)
if (VAR121)
begin
state <= 1'b1; VAR106 <= 1'b0; VAR276 <= 1'b1; end
else if (VAR199)
begin
state <= 1'b0; VAR106 <= 1'b1; VAR276 <= 1'b0; end
else
begin
state <= 1'b0; VAR106 <= 1'b1; VAR276 <= 1'b1; end
end
endcase
endmodule
module MODULE7(clk, VAR264, VAR196, din, VAR109, VAR198);
parameter VAR33 = 8;
parameter VAR217 = 16;
parameter VAR323 = VAR33 + VAR217; parameter VAR201 = VAR323 +3;
input clk; input VAR264; input VAR196; input [VAR33-1:0] din; input [VAR217-1:0] VAR109; output [VAR201-1:0] VAR198; reg [VAR201 -1:0] VAR198;
wire [VAR323-1:0] VAR87;
wire [VAR323-1:0] VAR169;
reg [VAR323 -1:0] VAR96 ;
wire [VAR201 -1:0] VAR335;
assign VAR169 = { {(VAR323-VAR217){VAR109[VAR217-1]}}, VAR109};
assign VAR87 = { {(VAR323-VAR33){din[VAR33-1]}}, din};
always @(posedge clk)
if(VAR264)
VAR96 <= VAR169 * VAR87;
assign VAR335 = { {3{VAR96[VAR323-1]}}, VAR96};
always @(posedge clk)
if(VAR264)
if(VAR196)
VAR198 <= VAR335;
else
VAR198 <= VAR335 + VAR198;
endmodule
module MODULE9(clk, VAR264, VAR108, VAR252, VAR14, VAR317, VAR207, VAR172);
parameter VAR131 = 16;
parameter VAR33 = VAR131 /2;
input clk; input VAR264;
input [VAR131 -1:0] VAR108; input [VAR33 -1:0] VAR252; output [VAR33 -1:0] VAR14; reg [VAR33-1:0] VAR14;
output [VAR33 -1:0] VAR317; reg [VAR33-1:0] VAR317;
output VAR207;
reg VAR207;
output VAR172;
reg VAR172;
function [VAR131:0] VAR235;
input [VAR131:0] VAR212;
input [VAR131:0] VAR250;
begin
if(VAR212[VAR131])
VAR235 = {VAR212[VAR131-1:0], 1'b0} + VAR250;
end
else
VAR235 = {VAR212[VAR131-1:0], 1'b0} - VAR250;
end
endfunction
function [VAR33-1:0] VAR268;
input [VAR33-1:0] VAR1;
input [VAR131:0] VAR212;
begin
VAR268 = {VAR1[VAR33-2:0], ~VAR212[VAR131]};
end
endfunction
function [VAR33-1:0] VAR40;
input [VAR131:0] VAR212;
input [VAR131:0] VAR250;
reg [VAR131:0] VAR231;
begin
if(VAR212[VAR131])
VAR231 = VAR212 + VAR250;
end
else
VAR231 = VAR212;
VAR40 = VAR231[VAR131-1:VAR131-4];
end
endfunction
reg [VAR33-1:0] VAR205 [VAR33-1:0];
reg [VAR131:0] VAR222 [VAR33:0];
reg [VAR131:0] VAR83 [VAR33:0];
reg [VAR33:0] VAR338, VAR230;
begin
begin
begin
begin
begin
begin
begin
begin
end
begin
begin
begin
end
begin
begin
begin
end
begin
begin
begin
begin
end
begin | apache-2.0 |
r2t2sdr/r2t2 | fpga/modules/adi_hdl/library/axi_dmac/src_axi_mm.v | 6,243 | module MODULE1 (
input VAR8,
input VAR42,
input VAR56,
output VAR29,
input [31:VAR36] VAR45,
input [VAR43-1:0] VAR32,
input enable,
output VAR4,
input VAR13,
input VAR3,
output VAR7,
output VAR71,
input VAR46,
output [1:0] VAR22,
input [VAR24-1:0] VAR23,
output [VAR24-1:0] VAR40,
output [VAR24-1:0] VAR37,
output [VAR24-1:0] VAR57,
input VAR67,
input VAR74,
output VAR63,
input VAR50,
output [VAR11-1:0] VAR12,
input VAR19,
output VAR73,
output [31:0] VAR2,
output [ 7:0] VAR66,
output [ 2:0] VAR44,
output [ 1:0] VAR1,
output [ 2:0] VAR6,
output [ 3:0] VAR10,
input [VAR11-1:0] VAR70,
output VAR48,
input VAR72,
input [ 1:0] VAR61
);
parameter VAR24 = 3;
parameter VAR11 = 64;
parameter VAR36 = 3;
parameter VAR43 = 4;
wire VAR15;
wire VAR35;
wire VAR54;
wire VAR41;
wire VAR25;
assign VAR7 = VAR3;
assign VAR40 = VAR37;
assign VAR71 = 1'b0;
assign VAR22 = VAR28;
VAR62 #(
.VAR38(2)
) VAR51 (
.clk(VAR8),
.VAR69(VAR42),
.VAR33(VAR56),
.VAR20(VAR29),
.VAR34({
VAR35,
VAR41
}),
.VAR17({
VAR54,
VAR25
})
);
VAR26 #(
.VAR24(VAR24),
.VAR43(VAR43),
.VAR36(VAR36),
.VAR11(VAR11)
) VAR14 (
.clk(VAR8),
.VAR69(VAR42),
.enable(enable),
.VAR4(VAR15),
.VAR13(VAR13),
.VAR3(VAR3),
.VAR23(VAR23),
.VAR53(VAR57),
.VAR56(VAR35),
.VAR29(VAR54),
.VAR45(VAR45),
.VAR32(VAR32),
.VAR64(VAR74),
.VAR9(VAR19),
.VAR30(VAR73),
.addr(VAR2),
.VAR58(VAR66),
.VAR52(VAR44),
.VAR16(VAR1),
.VAR5(VAR6),
.VAR21(VAR10)
);
VAR65 # (
.VAR24(VAR24),
.VAR18(VAR11),
.VAR43(VAR43)
) VAR31 (
.clk(VAR8),
.VAR69(VAR42),
.enable(VAR15),
.VAR4(VAR4),
.VAR3(VAR3),
.VAR23(VAR57),
.VAR40(VAR37),
.VAR64(VAR67),
.VAR56(VAR41),
.VAR29(VAR25),
.VAR32(VAR32),
.VAR27(VAR72),
.VAR39(VAR48),
.VAR60(VAR70),
.VAR47(VAR63),
.VAR49(VAR50),
.VAR55(VAR12),
.VAR68()
);
reg [1:0] VAR59;
always @(posedge VAR8)
begin
if (VAR72 && VAR48) begin
if (VAR61 != 2'b0)
VAR59 <= VAR61;
end
end
endmodule | gpl-3.0 |
DreamSourceLab/DSLogic-hdl | src/sample.v | 12,052 | module MODULE1(
input VAR92,
input VAR87,
input VAR78,
input VAR9,
output VAR47,
input VAR75,
input VAR33,
input VAR24,
input VAR70,
input VAR83,
input VAR76,
input VAR21,
input VAR46,
input VAR74,
input VAR99,
input VAR44,
input [23:0] VAR18,
input VAR50,
output VAR100,
input [15:0] VAR68,
output [15:0] VAR59,
output reg VAR63
);
wire [15:0] VAR82;
wire [15:0] VAR17;
reg [15:0] VAR86;
reg [15:0] VAR98;
reg [15:0] VAR64;
reg [15:0] VAR101;
reg [15:0] VAR89;
reg [15:0] VAR10;
reg [15:0] VAR4;
reg [15:0] VAR27;
reg VAR79;
reg [23:0] VAR6;
wire [23:0] VAR41;
reg VAR7;
wire VAR3;
wire VAR36;
wire VAR38;
VAR15 VAR35(
.VAR13(VAR38), .VAR93(VAR87), .VAR42(VAR78), .VAR29(VAR99)
);
VAR15 VAR90(
.VAR13(VAR47), .VAR93(VAR38), .VAR42(VAR9), .VAR29(VAR70)
);
VAR1 VAR84(.VAR31(VAR82[0]), .VAR5(VAR17[0]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[0]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR71(.VAR31(VAR82[1]), .VAR5(VAR17[1]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[1]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR11(.VAR31(VAR82[2]), .VAR5(VAR17[2]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[2]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR14(.VAR31(VAR82[3]), .VAR5(VAR17[3]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[3]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR53(.VAR31(VAR82[4]), .VAR5(VAR17[4]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[4]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR32(.VAR31(VAR82[5]), .VAR5(VAR17[5]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[5]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR40(.VAR31(VAR82[6]), .VAR5(VAR17[6]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[6]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR23(.VAR31(VAR82[7]), .VAR5(VAR17[7]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[7]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR55(.VAR31(VAR82[8]), .VAR5(VAR17[8]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[8]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR88(.VAR31(VAR82[9]), .VAR5(VAR17[9]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[9]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR91(.VAR31(VAR82[10]), .VAR5(VAR17[10]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[10]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR65(.VAR31(VAR82[11]), .VAR5(VAR17[11]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[11]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR62(.VAR31(VAR82[12]), .VAR5(VAR17[12]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[12]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR51(.VAR31(VAR82[13]), .VAR5(VAR17[13]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[13]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR58(.VAR31(VAR82[14]), .VAR5(VAR17[14]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[14]), .VAR67(1'b0), .VAR29(1'b0));
VAR1 VAR80(.VAR31(VAR82[15]), .VAR5(VAR17[15]), .VAR60(VAR47), .VAR57(~VAR47), .VAR8(1'b1), .VAR49(VAR68[15]), .VAR67(1'b0), .VAR29(1'b0));
always @(posedge VAR47 or posedge VAR33)
begin
if (VAR33)
VAR86 <= VAR49 16'b0;
end
else
VAR86 <= VAR49 VAR70 ? VAR68 : VAR82;
end
always @(negedge VAR47 or posedge VAR33)
begin
if (VAR33)
VAR98 <= VAR49 16'b0;
end
else
VAR98 <= VAR49 VAR17;
end
always @(posedge VAR47)
begin
VAR64 <= VAR49 VAR86;
VAR89 <= VAR49 VAR64;
VAR4 <= VAR49 ((VAR86 ^ VAR64) & VAR4) |
(~(VAR86 ^ VAR64) & VAR64);
end
always @(negedge VAR47 or posedge VAR33)
begin
VAR101 <= VAR49 VAR98;
VAR10 <= VAR49 VAR101;
VAR27 <= VAR49 ((VAR98 ^ VAR101) & VAR27) |
(~(VAR98 ^ VAR101) & VAR101);
end
wire [15:0] VAR20;
reg [15:0] VAR12;
wire [15:0] VAR61;
reg [15:0] VAR43;
assign VAR61 = VAR74 ? {VAR98[7:0], VAR86[7:0]} :
{2{((VAR43[7:0] ^ VAR86[7:0]) & VAR12[7:0]) |
(~(VAR43[7:0] ^ VAR86[7:0]) & VAR86[7:0])}};
always @(posedge VAR47 or posedge VAR33)
begin
if (VAR33) begin
VAR12 <= VAR49 16'b0;
end else begin
VAR12 <= VAR49 VAR61;
end
end
always @(posedge VAR47)
begin
VAR43 <= VAR49 VAR98;
end
reg [15:0] VAR30;
wire [15:0] VAR73;
assign VAR73[15:8] = VAR30[7:0];
assign VAR73[7:0] = {2{((VAR43[3:0] ^ VAR86[3:0]) & VAR30[3:0]) |
(~(VAR43[3:0] ^ VAR86[3:0]) & VAR86[3:0])}};
always @(posedge VAR47 or posedge VAR33)
begin
if (VAR33) begin
VAR30 <= VAR49 16'b0;
end else begin
VAR30 <= VAR49 VAR73;
end
end
reg VAR19;
wire VAR97;
assign VAR97 = ~VAR19;
always @(posedge VAR47 or posedge VAR33)
begin
if (VAR33)
VAR19 <= VAR49 1'b0;
end
else
VAR19 <= VAR49 VAR97;
end
wire VAR96;
wire VAR26;
wire VAR2;
reg VAR34;
wire VAR45;
reg [15:0] VAR54;
wire [15:0] VAR95;
assign VAR95 = (VAR2 | (VAR99 & ~VAR19)) ? VAR54 :
~VAR24 ? 16'b0 : VAR54 + 1'b1;
always @(posedge VAR47 or posedge VAR33)
begin
if (VAR33)
VAR54 <= VAR49 16'b0;
end
else
VAR54 <= VAR49 VAR95;
end
assign VAR20 = VAR83 ? VAR54 :
VAR46 ? VAR12 :
VAR99 ? VAR30 :
(VAR70 & VAR21) ? VAR98 :
(VAR70 | VAR44) ? VAR86 :
(VAR21) ? VAR27 : VAR4;
assign VAR45 = ~VAR26;
always @(posedge VAR92 or posedge VAR75)
begin
if (VAR75)
VAR34 <= VAR49 1'b0;
end
else
VAR34 <= VAR49 VAR45;
end
wire [15:0] VAR77;
wire VAR22 = VAR99 ? VAR24 & VAR19 : VAR24;
VAR28 VAR28(
.VAR72(VAR47), .VAR48(VAR33), .VAR25(VAR92), .VAR66(VAR75), .din(VAR20), .VAR37(VAR22), .VAR85(VAR7), .dout(VAR59), .VAR81(VAR2), .VAR56(VAR96), .VAR16(VAR26) );
always @(posedge VAR92 or posedge VAR75)
begin
if (VAR75)
VAR79 <= VAR49 1'b0;
end
else
VAR79 <= VAR49 VAR24;
end
assign VAR41 = ~VAR24 ? 24'b0 :
(~VAR70 & VAR24 & ~VAR79) ? VAR18 :
(~VAR70 & (VAR6 == 24'b1)) ? VAR18 :
(~VAR70) ? VAR6 - 1'b1 : VAR6;
always @(posedge VAR92 or posedge VAR75)
begin
if (VAR75)
VAR6 <= VAR49 24'b0;
end
else
VAR6 <= VAR49 VAR41;
end
assign VAR3 = VAR34;
always @(posedge VAR92 or posedge VAR75)
begin
if (VAR75)
VAR7 <= VAR49 1'b0;
end
else
VAR7 <= VAR49 VAR3;
end
assign VAR36 = VAR7 & (VAR70 | (VAR41 == 24'b1));
always @(posedge VAR92 or posedge VAR75)
begin
if (VAR75)
VAR63 <= VAR49 1'b0;
end
else
VAR63 <= VAR49 VAR36;
end
assign VAR100 = VAR76 ? ~VAR39[25] : ~VAR69[19];
reg [19:0] VAR69;
wire [19:0] VAR94;
assign VAR94 = ~VAR24 ? 20'hfffff :
VAR63 ? VAR69 + 1 + (VAR18 >> 1) : VAR69;
always @(posedge VAR92)
begin
VAR69 <= VAR49 VAR94;
end
reg [25:0] VAR39;
wire [25:0] VAR52;
assign VAR52 = VAR39 + 1;
always @(posedge VAR9)
begin
VAR39 <= VAR49 VAR52;
end
endmodule | gpl-2.0 |
Kipsora/MIPS-CPU | source/machine/cpu/mips.v | 15,178 | module MODULE1(
input wire VAR155,
input wire reset,
input wire[VAR93] VAR133,
input wire[VAR93] VAR179,
output wire[VAR113] VAR44,
output wire VAR42,
output wire VAR192,
output wire[VAR39] VAR77,
output wire[VAR113] VAR78,
output wire[VAR93] VAR100,
output wire VAR49
);
wire[VAR113] VAR104;
wire[VAR113] VAR94;
wire[VAR93] VAR30;
wire[VAR205] VAR132;
wire[VAR176] VAR138;
wire[VAR83] VAR183;
wire[VAR83] VAR168;
wire VAR33;
wire[VAR121] VAR186;
wire[VAR93] VAR190;
wire[VAR205] VAR59;
wire[VAR176] VAR114;
wire[VAR83] VAR185;
wire[VAR83] VAR1;
wire VAR99;
wire[VAR121] VAR154;
wire[VAR93] VAR171;
wire VAR34;
wire[VAR121] VAR203;
wire[VAR83] VAR117;
wire VAR152;
wire[VAR83] VAR196;
wire[VAR83] VAR182;
wire[VAR83] VAR73;
wire[VAR83] VAR21;
wire VAR139;
wire VAR37;
wire[VAR205] VAR54;
wire[VAR83] VAR48;
wire[VAR83] VAR150;
wire[VAR109] VAR175;
wire VAR165;
wire VAR181;
wire[VAR121] VAR160;
wire[VAR83] VAR25;
wire VAR12;
wire[VAR83] VAR148;
wire[VAR83] VAR161;
wire[VAR109] VAR86;
wire[VAR6] VAR111;
wire[VAR205] VAR52;
wire[VAR83] VAR159;
wire[VAR83] VAR141;
wire VAR102;
wire[VAR121] VAR26;
wire[VAR83] VAR158;
wire VAR57;
wire[VAR83] VAR197;
wire[VAR83] VAR17;
wire VAR146;
wire[VAR121] VAR131;
wire[VAR83] VAR5;
wire VAR195;
wire[VAR83] VAR43;
wire[VAR83] VAR110;
wire VAR153;
wire VAR178;
wire[VAR121] VAR91;
wire[VAR121] VAR202;
wire[VAR83] VAR142;
wire[VAR83] VAR20;
wire[VAR83] VAR71;
wire[VAR83] VAR204;
wire[VAR128] VAR85;
wire VAR200;
wire VAR193;
wire[VAR109] VAR124;
wire[VAR6] VAR115;
wire VAR29;
wire VAR8;
wire VAR143;
wire VAR32;
wire[VAR83] VAR120;
wire[VAR83] VAR112;
wire VAR36;
wire[VAR83] VAR28;
VAR51 VAR174(
.VAR155(VAR155),
.reset(reset),
.VAR88(VAR85),
.VAR70(VAR104),
.VAR31(VAR42),
.VAR189(VAR32),
.VAR126(VAR120)
);
assign VAR44 = VAR104;
VAR3 VAR60(
.reset(reset),
.VAR200(VAR200),
.VAR193(VAR193),
.VAR88(VAR85)
);
VAR122 VAR69(
.VAR155(VAR155),
.reset(reset),
.VAR88(VAR85),
.VAR104(VAR104),
.VAR149(VAR133),
.VAR67(VAR94),
.VAR190(VAR30)
);
VAR45 VAR170(
.VAR155(VAR155),
.reset(reset),
.VAR173(VAR146),
.VAR119(VAR131),
.VAR40(VAR5),
.VAR68(VAR153),
.VAR89(VAR91),
.VAR65(VAR142),
.VAR74(VAR178),
.VAR144(VAR202),
.VAR105(VAR20)
);
VAR180 VAR53(
.VAR155(VAR155),
.reset(reset),
.VAR96(VAR195),
.VAR4(VAR43),
.VAR16(VAR110),
.VAR164(VAR71),
.VAR127(VAR204)
);
VAR11 VAR166(
.reset(reset),
.VAR70(VAR94),
.VAR167(VAR30),
.VAR34(VAR34),
.VAR203(VAR203),
.VAR117(VAR117),
.VAR102(VAR102),
.VAR26(VAR26),
.VAR158(VAR158),
.VAR145(VAR142),
.VAR35(VAR20),
.VAR72(VAR29),
.VAR54(VAR54),
.VAR62(VAR190),
.VAR90(VAR8),
.VAR106(VAR143),
.VAR189(VAR32),
.VAR126(VAR120),
.VAR7(VAR112),
.VAR68(VAR153),
.VAR74(VAR178),
.VAR89(VAR91),
.VAR144(VAR202),
.VAR41(VAR132),
.VAR63(VAR138),
.VAR76(VAR183),
.VAR135(VAR168),
.VAR173(VAR33),
.VAR119(VAR186),
.VAR85(VAR200)
);
VAR19 VAR162(
.VAR155(VAR155),
.reset(reset),
.VAR88(VAR85),
.VAR84(VAR132),
.VAR163(VAR138),
.VAR97(VAR183),
.VAR18(VAR168),
.VAR186(VAR186),
.VAR33(VAR33),
.VAR112(VAR112),
.VAR8(VAR8),
.VAR177(VAR143),
.VAR190(VAR190),
.VAR92(VAR59),
.VAR79(VAR114),
.VAR10(VAR185),
.VAR116(VAR1),
.VAR203(VAR154),
.VAR34(VAR99),
.VAR22(VAR28),
.VAR47(VAR36),
.VAR90(VAR29),
.VAR108(VAR171)
);
VAR123 VAR98(
.reset(reset),
.VAR46(VAR71),
.VAR156(VAR204),
.VAR13(VAR195),
.VAR23(VAR43),
.VAR9(VAR110),
.VAR57(VAR57),
.VAR197(VAR197),
.VAR17(VAR17),
.VAR175(VAR175),
.VAR165(VAR165),
.VAR101(VAR59),
.VAR199(VAR114),
.VAR130(VAR185),
.VAR194(VAR1),
.VAR201(VAR154),
.VAR64(VAR99),
.VAR191(VAR86),
.VAR151(VAR111),
.VAR7(VAR28),
.VAR90(VAR36),
.VAR167(VAR171),
.VAR58(VAR73),
.VAR66(VAR21),
.VAR125(VAR139),
.VAR24(VAR37),
.VAR96(VAR152),
.VAR4(VAR196),
.VAR16(VAR182),
.VAR119(VAR203),
.VAR173(VAR34),
.VAR40(VAR117),
.VAR198(VAR124),
.VAR38(VAR115),
.VAR85(VAR193),
.VAR136(VAR54),
.VAR147(VAR48),
.VAR15(VAR150)
);
VAR187 VAR50(
.VAR155(VAR155),
.reset(reset),
.VAR169(VAR37),
.VAR130(VAR73),
.VAR194(VAR21),
.VAR56(VAR139),
.VAR207(1'b0),
.VAR75(VAR165),
.VAR80(VAR175)
);
VAR55 VAR129(
.VAR155(VAR155),
.reset(reset),
.VAR88(VAR85),
.VAR34(VAR34),
.VAR203(VAR203),
.VAR117(VAR117),
.VAR152(VAR152),
.VAR196(VAR196),
.VAR182(VAR182),
.VAR124(VAR124),
.VAR115(VAR115),
.VAR54(VAR54),
.VAR48(VAR48),
.VAR150(VAR150),
.VAR102(VAR181),
.VAR26(VAR160),
.VAR158(VAR25),
.VAR57(VAR12),
.VAR197(VAR148),
.VAR17(VAR161),
.VAR2(VAR86),
.VAR14(VAR111),
.VAR140(VAR52),
.VAR103(VAR159),
.VAR118(VAR141)
);
VAR81 VAR208(
.reset(reset),
.VAR64(VAR181),
.VAR201(VAR160),
.VAR107(VAR25),
.VAR82(VAR12),
.VAR157(VAR148),
.VAR61(VAR161),
.VAR27(VAR52),
.VAR137(VAR159),
.VAR188(VAR141),
.VAR184(VAR179),
.VAR173(VAR102),
.VAR119(VAR26),
.VAR40(VAR158),
.VAR96(VAR57),
.VAR4(VAR197),
.VAR16(VAR17),
.VAR78(VAR78),
.VAR192(VAR192),
.VAR77(VAR77),
.VAR100(VAR100),
.VAR49(VAR49)
);
VAR95 VAR172(
.VAR155(VAR155),
.reset(reset),
.VAR88(VAR85),
.VAR102(VAR102),
.VAR26(VAR26),
.VAR158(VAR158),
.VAR57(VAR57),
.VAR197(VAR197),
.VAR17(VAR17),
.VAR134(VAR146),
.VAR206(VAR131),
.VAR87(VAR5),
.VAR13(VAR195),
.VAR23(VAR43),
.VAR9(VAR110)
);
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/tapvgnd2/sky130_fd_sc_lp__tapvgnd2.functional.v | 1,104 | module MODULE1 ();
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/dlybuf4s50kapwr/sky130_fd_sc_lp__dlybuf4s50kapwr.symbol.v | 1,410 | module MODULE1 (
input VAR4,
output VAR7
);
supply1 VAR6 ;
supply0 VAR1 ;
supply1 VAR3;
supply1 VAR5 ;
supply0 VAR2 ;
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hvl | cells/sdfsbp/sky130_fd_sc_hvl__sdfsbp.behavioral.v | 2,780 | module MODULE1 (
VAR16 ,
VAR30 ,
VAR4 ,
VAR21 ,
VAR7 ,
VAR12 ,
VAR23
);
output VAR16 ;
output VAR30 ;
input VAR4 ;
input VAR21 ;
input VAR7 ;
input VAR12 ;
input VAR23;
supply1 VAR11;
supply0 VAR13;
supply1 VAR27 ;
supply0 VAR15 ;
wire VAR31 ;
wire VAR5 ;
wire VAR24 ;
reg VAR29 ;
wire VAR8 ;
wire VAR1 ;
wire VAR25 ;
wire VAR14 ;
wire VAR18 ;
wire VAR10 ;
wire VAR20 ;
wire VAR19;
wire VAR2 ;
not VAR26 (VAR5 , VAR19 );
VAR3 VAR17 (VAR24, VAR18, VAR10, VAR20 );
VAR28 VAR6 (VAR31 , VAR24, VAR2, VAR5, VAR29, VAR11, VAR13);
assign VAR8 = ( VAR19 === 1'b1 );
assign VAR1 = ( ( VAR20 === 1'b0 ) & VAR8 );
assign VAR25 = ( ( VAR20 === 1'b1 ) & VAR8 );
assign VAR14 = ( ( VAR18 !== VAR10 ) & VAR8 );
buf VAR9 (VAR16 , VAR31 );
not VAR22 (VAR30 , VAR31 );
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hd | cells/dfstp/sky130_fd_sc_hd__dfstp.functional.pp.v | 1,825 | module MODULE1 (
VAR12 ,
VAR15 ,
VAR8 ,
VAR1,
VAR14 ,
VAR10 ,
VAR7 ,
VAR9
);
output VAR12 ;
input VAR15 ;
input VAR8 ;
input VAR1;
input VAR14 ;
input VAR10 ;
input VAR7 ;
input VAR9 ;
wire VAR3;
wire VAR4 ;
not VAR2 (VAR4 , VAR1 );
VAR5 VAR11 VAR6 (VAR3 , VAR8, VAR15, VAR4, , VAR14, VAR10);
buf VAR13 (VAR12 , VAR3 );
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hs | cells/clkdlyinv3sd2/sky130_fd_sc_hs__clkdlyinv3sd2.pp.symbol.v | 1,324 | module MODULE1 (
input VAR1 ,
output VAR2 ,
input VAR3,
input VAR4
);
endmodule | apache-2.0 |
donnaware/ZBC---The-Zero-Board-Computer | rtl/ver1/rtl/BIOSROM.v | 1,318 | module MODULE1(
input VAR13, input VAR4,
input [15:0] VAR12,
output [15:0] VAR1,
input [19:1] VAR6,
input VAR8,
input VAR3,
input VAR5,
input VAR14,
input [ 1:0] VAR10,
output reg VAR9
);
wire VAR7 = VAR5 & VAR14;
always @(posedge VAR13) VAR9 <= VAR7;
reg [15:0] VAR2[0:127]; VAR16
wire [ 6:0] VAR15 = VAR6[7:1];
wire [15:0] VAR11 = VAR2[VAR15];
assign VAR1 = VAR11;
endmodule | gpl-3.0 |
SI-RISCV/e200_opensource | rtl/e203/core/e203_itcm_ctrl.v | 22,485 | module MODULE1(
output VAR169,
input VAR56,
input VAR52, output VAR60, input [VAR15-1:0] VAR97, input VAR120, input [VAR133-1:0] VAR186,
input [VAR45-1:0] VAR124,
output VAR157, input VAR191, output VAR90, output [VAR133-1:0] VAR53,
output VAR10,
input VAR121, output VAR46, input [VAR15-1:0] VAR111, input VAR194, input [32-1:0] VAR4,
input [4-1:0] VAR64,
output VAR47, input VAR18, output VAR182, output [32-1:0] VAR43,
input [ 4-1:0] VAR40,
output VAR178, input VAR202, output VAR161, output [32-1:0] VAR132,
output VAR139,
output VAR195,
output [VAR8-1:0] VAR107,
output [VAR44-1:0] VAR188,
output [VAR146-1:0] VAR23,
input [VAR146-1:0] VAR27,
output VAR196,
input VAR96,
input clk,
input VAR108
);
wire VAR106;
wire VAR109;
wire [VAR15-1:0] VAR110;
wire VAR88;
wire [VAR133-1:0] VAR160;
wire [VAR133/8-1:0] VAR42;
wire VAR38;
wire VAR128;
wire VAR148;
wire [VAR133-1:0] VAR81;
VAR149 # (
.VAR179 (VAR85),
.VAR75 (0),
.VAR98 (1),
.VAR167 (VAR15),
.VAR154 (32),
.VAR173 (VAR133)
) VAR13(
.VAR67 (VAR121 ),
.VAR66 (VAR46 ),
.VAR41 (VAR194 ) ,
.VAR3 (VAR111 ) ,
.VAR26 (VAR4 ),
.VAR156 (VAR64) ,
.VAR1 (2'b0) ,
.VAR79 (2'b0) ,
.VAR162 (1'b0),
.VAR207 (1'b0),
.VAR68 (2'b0),
.VAR24 (1'b0),
.VAR199 (VAR47 ),
.VAR9 (VAR18 ),
.VAR112 (VAR182) ,
.VAR131 () ,
.VAR115 (VAR43 ),
.VAR136 (),
.VAR164 (VAR106 ),
.VAR19 (VAR109 ),
.VAR144 (VAR88 ) ,
.VAR20 (VAR110 ) ,
.VAR70 (VAR160 ),
.VAR71 (VAR42) ,
.VAR95 () ,
.VAR11 () ,
.VAR92 (),
.VAR198 (),
.VAR51 (),
.VAR83 (),
.VAR185 (VAR38 ),
.VAR84 (VAR128 ),
.VAR153 (VAR148) ,
.VAR206 (1'b0) ,
.VAR175 (VAR81 ),
.VAR82 (1'b0),
.clk (clk ) ,
.VAR108 (VAR108 )
);
wire VAR22;
wire [VAR15-1:0] VAR62;
wire VAR39;
wire [VAR133-1:0] VAR189;
wire [VAR45-1:0] VAR200;
wire VAR99;
wire VAR201;
wire VAR21;
wire [VAR133-1:0] VAR80;
.VAR98 (1),
.VAR179 (VAR85),
.VAR75 (0),
.VAR167 (VAR15),
.VAR154 (VAR61),
.VAR173 (VAR133)
) VAR14(
.VAR67 (VAR7 ),
.VAR66 (VAR170 ),
.VAR41 (VAR192 ) ,
.VAR3 (VAR183 ) ,
.VAR26 (VAR137 ),
.VAR156 (VAR40) ,
.VAR1 (2'b0) ,
.VAR79 (2'b0) ,
.VAR162 (1'b0),
.VAR207 (1'b0),
.VAR68 (2'b0),
.VAR24 (1'b0),
.VAR199 (VAR178 ),
.VAR9 (VAR202 ),
.VAR112 (VAR161) ,
.VAR131 () ,
.VAR115 (VAR132 ),
.VAR136 (),
.VAR164 (VAR113 ),
.VAR19 (VAR22 ),
.VAR144 (VAR39 ) ,
.VAR20 (VAR62 ) ,
.VAR70 (VAR189 ),
.VAR71 (VAR200) ,
.VAR95 () ,
.VAR11 () ,
.VAR92 (),
.VAR198 (),
.VAR51 (),
.VAR83 (),
.VAR185 (VAR99 ),
.VAR84 (VAR201 ),
.VAR153 (VAR21) ,
.VAR206 (1'b0),
.VAR175 (VAR80 ),
.VAR82 (1'b0),
.clk (clk ) ,
.VAR108 (VAR108)
);
VAR184 VAR48 32bits and VAR2 VAR184 VAR48 64bits VAR101 VAR134 VAR116 and VAR158!!!
wire VAR17;
wire VAR163;
wire [VAR15-1:0] VAR159;
wire VAR100;
wire [VAR133-1:0] VAR63;
wire [VAR45-1:0] VAR6;
wire VAR65;
wire VAR35;
wire VAR102;
wire [VAR133-1:0] VAR117;
localparam VAR114 = 1;
localparam VAR114 = 1;
wire [VAR171*1-1:0] VAR135;
wire [VAR171*1-1:0] VAR25;
wire [VAR171*VAR15-1:0] VAR32;
wire [VAR171*1-1:0] VAR87;
wire [VAR171*VAR133-1:0] VAR31;
wire [VAR171*VAR45-1:0] VAR141;
wire [VAR171*1-1:0] VAR130;
wire [VAR171*1-1:0] VAR58;
wire [VAR171*1-1:0] VAR77;
wire [VAR171*VAR133-1:0] VAR28;
assign VAR135 =
{
} ;
assign VAR32 =
{
} ;
assign VAR87 =
{
} ;
assign VAR31 =
{
} ;
assign VAR141 =
{
} ;
assign {
} = VAR25;
assign {
} = VAR130;
assign {
} = VAR77;
assign {
} = VAR28;
assign VAR58 = {
};
VAR204 # (
.VAR54 (0), .VAR129 (0), .VAR179 (VAR85),
.VAR75(0),
.VAR98 (1),
.VAR123 (VAR171 ),
.VAR105 (VAR114),
.VAR167 (VAR15),
.VAR33 (VAR133)
) VAR16(
.VAR164 (VAR17 ) ,
.VAR19 (VAR163 ) ,
.VAR144 (VAR100 ) ,
.VAR20 (VAR159 ) ,
.VAR70 (VAR63 ) ,
.VAR71 (VAR6) ,
.VAR95 () ,
.VAR11 () ,
.VAR92 () ,
.VAR198 () ,
.VAR51 () ,
.VAR83 () ,
.VAR185 (VAR65 ) ,
.VAR84 (VAR35 ) ,
.VAR153 (VAR102) ,
.VAR175 (VAR117 ) ,
.VAR82 (1'b0),
.VAR206 (1'b0),
.VAR91 (VAR25 ) ,
.VAR94 (VAR135 ) ,
.VAR172 (VAR87 ) ,
.VAR205 (VAR32 ) ,
.VAR147 (VAR31 ) ,
.VAR34 (VAR141) ,
.VAR76 ({2*VAR171{1'b0}}) ,
.VAR140 ({2*VAR171{1'b0}}) ,
.VAR166 ({1*VAR171{1'b0}}),
.VAR49 ({1*VAR171{1'b0}}),
.VAR36 ({2*VAR171{1'b0}}),
.VAR127 ({1*VAR171{1'b0}}),
.VAR165 (VAR130 ) ,
.VAR203 (VAR58 ) ,
.VAR176 (VAR77) ,
.VAR193 (VAR28 ) ,
.VAR86 (),
.VAR138 (),
.clk (clk ) ,
.VAR108 (VAR108)
);
wire VAR72 = 1'b1
& (~VAR17)
;
wire VAR177 = 1'b1
;
wire VAR103 = VAR72 & VAR52;
wire VAR187 = VAR177 & VAR17;
wire VAR145;
wire VAR155;
assign VAR60 = VAR72 & VAR145;
assign VAR163 = VAR177 & VAR145;
wire [VAR15-1:0] VAR59;
wire VAR74;
wire [VAR133-1:0] VAR143;
wire [VAR45-1:0] VAR55;
assign VAR155 = (VAR103 & VAR52)
| (VAR187 & VAR17);
assign VAR59 = ({VAR15{VAR103 }} & VAR97)
| ({VAR15{VAR187 }} & VAR159);
assign VAR74 = (VAR103 & VAR120)
| (VAR187 & VAR100);
assign VAR143 = ({VAR133{VAR103 }} & VAR186)
| ({VAR133{VAR187 }} & VAR63);
assign VAR55 = ({VAR45{VAR103 }} & VAR124)
| ({VAR45{VAR187 }} & VAR6);
wire VAR125 = VAR103;
wire [1:0] VAR152;
wire [1:0] VAR118 = {VAR125,VAR74};
wire VAR119 ;
wire VAR190;
assign {VAR119, VAR190} = VAR152;
wire VAR142;
wire VAR78;
wire VAR73;
wire [VAR133-1:0] VAR12;
wire VAR180;
.VAR33 (VAR133),
.VAR167 (VAR15),
.VAR50 (VAR45),
.VAR122 (3), .VAR98 (2)
) VAR168(
.VAR93 (VAR142),
.VAR56 (VAR56),
.VAR67 (VAR155),
.VAR66 (VAR145),
.VAR41 (VAR74 ),
.VAR3 (VAR59 ),
.VAR26 (VAR143),
.VAR156 (VAR55),
.VAR24 (VAR118 ),
.VAR199 (VAR78),
.VAR9 (VAR73),
.VAR115 (VAR12),
.VAR136 (VAR152 ),
.VAR174 (VAR139 ),
.VAR69 (VAR195 ),
.VAR30 (VAR107),
.VAR150 (VAR188 ),
.VAR57 (VAR23 ),
.VAR5 (VAR27),
.VAR126 (VAR196 ),
.VAR96(VAR96 ),
.clk (clk ),
.VAR108(VAR108)
);
assign VAR180 = 1'b0;
assign VAR73 = VAR119 ?
VAR191 : VAR35;
assign VAR157 = VAR78 & VAR119;
assign VAR90 = VAR180;
assign VAR53 = VAR12;
assign VAR65 = VAR78 & (~VAR119);
assign VAR102 = VAR180;
assign VAR117 = VAR12;
wire VAR151;
wire VAR29 = VAR125 & VAR139;
wire VAR89 = (~VAR125) & VAR139;
wire VAR104 = VAR29 | VAR89;
wire VAR181 = VAR29 & (~VAR89);
VAR37 #(1)VAR197(VAR104, VAR181, VAR151, clk, VAR108);
assign VAR10 = VAR151
;
assign VAR169 = VAR52 | VAR121 | VAR142
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/bufinv/sky130_fd_sc_lp__bufinv.behavioral.v | 1,355 | module MODULE1 (
VAR6,
VAR9
);
output VAR6;
input VAR9;
supply1 VAR7;
supply0 VAR1;
supply1 VAR3 ;
supply0 VAR4 ;
wire VAR2;
not VAR8 (VAR2, VAR9 );
buf VAR5 (VAR6 , VAR2 );
endmodule | apache-2.0 |
Obijuan/open-fpga-verilog-tutorial | tutorial/ICESTICK/T25-uart-rx/rxleds.v | 1,908 | module MODULE1(input wire clk, input wire VAR4, output reg [3:0] VAR5, output wire VAR9);
localparam VAR6 = VAR2;
wire VAR10;
wire [7:0] VAR3;
reg VAR8 = 0;
always @(posedge clk)
VAR8 <= 1;
VAR7 #(VAR6)
VAR1 (.clk(clk), .VAR8(VAR8), .VAR4(VAR4), .VAR10(VAR10), .VAR3(VAR3) );
always @(posedge clk)
if (VAR10 == 1'b1)
VAR5 <= VAR3[3:0];
assign VAR9 = ~VAR4;
endmodule | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/or2/sky130_fd_sc_ls__or2_4.v | 2,075 | module MODULE1 (
VAR1 ,
VAR2 ,
VAR8 ,
VAR4,
VAR3,
VAR6 ,
VAR5
);
output VAR1 ;
input VAR2 ;
input VAR8 ;
input VAR4;
input VAR3;
input VAR6 ;
input VAR5 ;
VAR9 VAR7 (
.VAR1(VAR1),
.VAR2(VAR2),
.VAR8(VAR8),
.VAR4(VAR4),
.VAR3(VAR3),
.VAR6(VAR6),
.VAR5(VAR5)
);
endmodule
module MODULE1 (
VAR1,
VAR2,
VAR8
);
output VAR1;
input VAR2;
input VAR8;
supply1 VAR4;
supply0 VAR3;
supply1 VAR6 ;
supply0 VAR5 ;
VAR9 VAR7 (
.VAR1(VAR1),
.VAR2(VAR2),
.VAR8(VAR8)
);
endmodule | apache-2.0 |
SI-RISCV/e200_opensource | rtl/e203/perips/sirv_aon_top.v | 18,954 | module MODULE1 #(
parameter VAR80 = 2
)(
input VAR82,
output VAR58,
input [32-1:0] VAR247,
input VAR78,
input [32-1:0] VAR73,
output VAR136,
input VAR85,
output [32-1:0] VAR40,
input VAR212,
output VAR218,
output VAR223,
output VAR242,
output VAR98,
output VAR222,
input VAR188,
output VAR5,
output VAR269,
output VAR168,
output VAR79,
output VAR217,
input VAR165,
output VAR27,
output VAR142,
output VAR19,
output VAR267,
output VAR152,
input VAR88,
output VAR107,
output VAR264,
output VAR195,
output VAR71,
output VAR11,
input VAR287,
input VAR275,
input VAR178,
input VAR49,
output VAR263,
output VAR251,
output VAR69,
output VAR154,
output VAR170,
input VAR6,
output VAR182,
output VAR214,
output VAR231,
output VAR201,
output VAR139,
output VAR191,
output VAR226,
output VAR3,
output VAR148,
output VAR197,
output VAR256,
input VAR259,
input VAR95,
output [32-1:0] VAR116,
output VAR68,
output VAR172,
output VAR224,
input VAR211,
output VAR200,
input VAR135,
input VAR90
);
wire VAR210;
wire VAR39;
wire [32-1:0] VAR157;
wire VAR161;
wire [32-1:0] VAR225;
wire VAR286;
wire VAR24;
wire [32-1:0] VAR43;
wire VAR233;
assign VAR210 = VAR233 ? 1'b0 : VAR82;
assign VAR157 = VAR233 ? 32'b0 : VAR247 ;
assign VAR161 = VAR233 ? 1'b0 : VAR78 ;
assign VAR225 = VAR233 ? 32'b0 : VAR73;
assign VAR24 = VAR233 ? 1'b0 : VAR85;
assign VAR136 = VAR286;
assign VAR58 = VAR39;
assign VAR40 = VAR43;
wire VAR189;
wire VAR18;
wire [32-1:0] VAR196;
wire VAR137;
wire [32-1:0] VAR14;
wire VAR30;
wire VAR277;
wire [32-1:0] VAR53;
wire VAR91;
wire VAR253;
wire [15-1:0] VAR246;
wire VAR104;
wire [32-1:0] VAR102;
wire VAR227;
wire VAR140;
wire [32-1:0] VAR50;
wire VAR198;
wire VAR141;
wire [15-1:0] VAR237;
wire VAR117;
wire [32-1:0] VAR283;
wire VAR44;
wire VAR163;
wire [32-1:0] VAR150;
localparam VAR236 = 65;
wire [VAR236-1:0] VAR57;
wire [VAR236-1:0] VAR257;
assign VAR257 = {
VAR157,
VAR161,
VAR225};
assign {VAR196,
VAR137,
VAR14} = VAR57;
wire VAR268;
wire VAR22;
wire VAR92 = ~VAR22;
VAR258
.VAR216 (32),
.VAR72 (VAR80)
) VAR48 (
.VAR156 (VAR286 ),
.VAR144(VAR24 ),
.VAR70 (VAR43 ),
.VAR220 (VAR30 ),
.VAR179 (VAR277 ),
.VAR96 (VAR53 ),
.clk (VAR268),
.VAR206 (VAR92)
);
VAR279
.VAR216 (VAR236),
.VAR72 (VAR80)
) VAR273 (
.VAR204(VAR210),
.VAR179 (VAR39),
.VAR96 (VAR257),
.VAR156 (VAR189),
.VAR138 (VAR18),
.VAR70 (VAR57),
.clk (VAR268),
.VAR206 (VAR92)
);
VAR130 # (
.VAR62 (0), .VAR63 (1),
.VAR47 (15),
.VAR216 (32),
.VAR282 (1), .VAR45 (1), .VAR8 (15'h200),
.VAR261 (8)
)VAR186(
.VAR82 (VAR189),
.VAR58 (VAR18),
.VAR247 (VAR196[14:0] ),
.VAR78 (VAR137 ),
.VAR73 (VAR14),
.VAR115 (4'hF),
.VAR229 (1'b0),
.VAR86 (1'b0 ),
.VAR124 (2'b0 ),
.VAR228 (2'b0 ),
.VAR17 (2'b0 ),
.VAR136 (VAR30),
.VAR85 (VAR277),
.VAR252 (),
.VAR75(),
.VAR40 (VAR53),
.VAR160 (VAR91),
.VAR77 (VAR253),
.VAR280 (VAR246 ),
.VAR149 (VAR104 ),
.VAR158 (VAR102),
.VAR281 (),
.VAR146 (),
.VAR1 (),
.VAR7 (),
.VAR134 (),
.VAR284 (),
.VAR100 (VAR227),
.VAR81 (VAR140),
.VAR89 (1'b0),
.VAR243(1'b0 ),
.VAR46 (VAR50),
.VAR42 (VAR198),
.VAR128 (VAR141),
.VAR143 (VAR237 ),
.VAR13 (VAR117 ),
.VAR126 (VAR283),
.VAR190 (),
.VAR38 (),
.VAR166 (),
.VAR76 (),
.VAR219 (),
.VAR171 (),
.VAR235 (VAR44),
.VAR245 (VAR163),
.VAR244 (1'b0 ),
.VAR262(1'b0 ),
.VAR183 (VAR150),
.clk (VAR268),
.VAR206 (VAR92)
);
wire VAR66;
wire VAR203 = ~VAR66;
VAR194 VAR9(
.clk (VAR268), .VAR206 (VAR203),
.VAR200 (VAR200 ),
.VAR82(VAR91),
.VAR58(VAR253),
.VAR247 (VAR246[7:0]),
.VAR78 (VAR104 ),
.VAR73(VAR102),
.VAR136(VAR227),
.VAR85(VAR140),
.VAR40(VAR50)
);
wire VAR61;
assign VAR141 = VAR61;
wire VAR23 = VAR198;
wire [2:0] VAR184 = VAR117 ? 3'h4 : 3'h0;
wire [2:0] VAR64 = 3'b0;
wire [2:0] VAR97 = 3'd2;
wire [4:0] VAR271 = 5'b0;
wire [28:0] VAR32 = {14'b0,VAR237[14:0]};
wire [3:0] VAR21 = 4'b1111;
wire [31:0] VAR151 = VAR283;
wire VAR208 = VAR163;
wire [2:0] VAR175;
wire [1:0] VAR173;
wire [2:0] VAR248;
wire [4:0] VAR67;
wire VAR254;
wire [1:0] VAR240;
wire [31:0] VAR60;
wire VAR177;
wire VAR111;
assign VAR44 = VAR111;
assign VAR150 = VAR60;
wire VAR241 = 1'b0;
wire VAR35;
wire [2:0] VAR106;
wire [1:0] VAR250;
wire [2:0] VAR153;
wire [4:0] VAR145;
wire [28:0] VAR59;
wire [3:0] VAR132;
wire [31:0] VAR65;
wire VAR278;
wire VAR249 = 1'b0;
wire [2:0] VAR99 = 3'b0;
wire [2:0] VAR276 = 3'b0;
wire [2:0] VAR4 = 3'd2;
wire [4:0] VAR207 = 5'b0;
wire [28:0] VAR192 = 29'b0;
wire [31:0] VAR36 = 32'b0;
wire VAR193 = 1'b0;
wire VAR221;
wire VAR213 = 1'b0;
wire VAR185 = 1'b0;
VAR127 VAR41(
.VAR66 (VAR66),
.VAR233 (VAR233),
.VAR3 (VAR3),
.VAR268 (VAR268),
.VAR22 (VAR22),
.VAR266 (VAR61 ),
.VAR285 (VAR23 ),
.VAR122 (VAR184 ),
.VAR155 (VAR64 ),
.VAR109 (VAR97 ),
.VAR123 (VAR271 ),
.VAR239 (VAR32 ),
.VAR169 (VAR21 ),
.VAR33 (VAR151 ),
.VAR180 (VAR241 ),
.VAR238 (VAR35 ),
.VAR16 (VAR106 ),
.VAR232 (VAR250 ),
.VAR288 (VAR153 ),
.VAR181 (VAR145 ),
.VAR34 (VAR59 ),
.VAR113 (VAR132 ),
.VAR110 (VAR65 ),
.VAR56 (VAR278 ),
.VAR272 (VAR249 ),
.VAR129 (VAR99 ),
.VAR164 (VAR276 ),
.VAR260 (VAR4 ),
.VAR10 (VAR207 ),
.VAR118 (VAR192 ),
.VAR176 (VAR36 ),
.VAR87 (VAR193 ),
.VAR83 (VAR208 ),
.VAR133 (VAR111 ),
.VAR20 (VAR175 ),
.VAR174 (VAR173 ),
.VAR120 (VAR248 ),
.VAR55 (VAR67 ),
.VAR147 (VAR254 ),
.VAR105 (VAR240 ),
.VAR121 (VAR60 ),
.VAR114 (VAR177 ),
.VAR234 (VAR221 ),
.VAR159 (VAR213 ),
.VAR26 (VAR185 ),
.VAR2 (VAR68),
.VAR119 (VAR172),
.VAR103 (VAR212 ),
.VAR187 (VAR218 ),
.VAR265 (VAR223 ),
.VAR270 (VAR242 ),
.VAR28 (VAR98 ),
.VAR74 (VAR222 ),
.VAR93 (VAR211 ),
.VAR25 (),
.VAR54 (),
.VAR108 (),
.VAR12 (),
.VAR167 (),
.VAR205(VAR188),
.VAR131(VAR5),
.VAR255 (VAR269 ),
.VAR84 (VAR168 ),
.VAR52 (VAR79 ),
.VAR162 (VAR217 ),
.VAR37 (VAR165 ),
.VAR112 (VAR27 ),
.VAR274 (VAR142 ),
.VAR15 (VAR19 ),
.VAR51 (VAR267 ),
.VAR31 (VAR152 ),
.VAR101 (VAR88 ),
.VAR125 (VAR107 ),
.VAR202 (VAR264 ),
.VAR209 (VAR195 ),
.VAR199 (VAR71 ),
.VAR230 (VAR11 ),
.VAR6 (VAR6),
.VAR182 (VAR182),
.VAR214 (VAR214 ),
.VAR231 (VAR231 ),
.VAR201 (VAR201 ),
.VAR139 (VAR139 ),
.VAR49 (VAR49),
.VAR263 (VAR263),
.VAR251 (VAR251 ),
.VAR69 (VAR69 ),
.VAR154 (VAR154 ),
.VAR170 (VAR170 ),
.VAR287 (VAR287),
.VAR275 (VAR275),
.VAR178 (VAR178),
.VAR148 (VAR148 ),
.VAR259 (VAR259 ),
.VAR197 (VAR197 ),
.VAR256 (VAR256 ),
.VAR95 (VAR95 ),
.VAR116 (VAR116),
.VAR94(VAR191),
.VAR215 (VAR226 ),
.VAR29 (VAR224),
.VAR135 (VAR135 ),
.VAR90(VAR90)
);
endmodule | apache-2.0 |
mda-ut/AquaTux | fpga/fpga_hw/top_level/SONAR/ShiftRegisterWEnableFourteenAsyncMuxedInput.v | 3,052 | module MODULE1(clk, VAR27, enable, select, VAR24, VAR19);
input clk;
input VAR27;
input enable;
input select;
input [13:0] VAR24;
output [13:0] VAR19;
wire [13:1]VAR12;
VAR32 VAR13(.VAR17(VAR24[1]), .VAR36(VAR19[0]), .sel(select), .VAR2(VAR12[1]) );
VAR32 VAR8(.VAR17(VAR24[2]), .VAR36(VAR19[1]), .sel(select), .VAR2(VAR12[2]) );
VAR32 VAR25(.VAR17(VAR24[3]), .VAR36(VAR19[2]), .sel(select), .VAR2(VAR12[3]) );
VAR32 VAR5(.VAR17(VAR24[4]), .VAR36(VAR19[3]), .sel(select), .VAR2(VAR12[4]) );
VAR32 VAR1(.VAR17(VAR24[5]), .VAR36(VAR19[4]), .sel(select), .VAR2(VAR12[5]) );
VAR32 VAR30(.VAR17(VAR24[6]), .VAR36(VAR19[5]), .sel(select), .VAR2(VAR12[6]) );
VAR32 VAR14(.VAR17(VAR24[7]), .VAR36(VAR19[6]), .sel(select), .VAR2(VAR12[7]) );
VAR32 VAR33(.VAR17(VAR24[8]), .VAR36(VAR19[7]), .sel(select), .VAR2(VAR12[8]) );
VAR32 VAR18(.VAR17(VAR24[9]), .VAR36(VAR19[8]), .sel(select), .VAR2(VAR12[9]) );
VAR32 VAR6(.VAR17(VAR24[10]), .VAR36(VAR19[9]), .sel(select), .VAR2(VAR12[10]) );
VAR32 VAR10(.VAR17(VAR24[11]), .VAR36(VAR19[10]), .sel(select), .VAR2(VAR12[11]) );
VAR32 VAR3(.VAR17(VAR24[12]), .VAR36(VAR19[11]), .sel(select), .VAR2(VAR12[12]) );
VAR32 VAR4(.VAR17(VAR24[13]), .VAR36(VAR19[12]), .sel(select), .VAR2(VAR12[13]) );
VAR7 VAR15(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR24[0]), .VAR19(VAR19[0]) );
VAR7 VAR31(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[1]), .VAR19(VAR19[1]) );
VAR7 VAR20(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[2]), .VAR19(VAR19[2]) );
VAR7 VAR26(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[3]), .VAR19(VAR19[3]) );
VAR7 VAR34(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[4]), .VAR19(VAR19[4]) );
VAR7 VAR9(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[5]), .VAR19(VAR19[5]) );
VAR7 VAR21(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[6]), .VAR19(VAR19[6]) );
VAR7 VAR35(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[7]), .VAR19(VAR19[7]) );
VAR7 VAR16(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[8]), .VAR19(VAR19[8]) );
VAR7 VAR11(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[9]), .VAR19(VAR19[9]) );
VAR7 VAR22(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[10]), .VAR19(VAR19[10]) );
VAR7 VAR29(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[11]), .VAR19(VAR19[11]) );
VAR7 VAR28(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[12]), .VAR19(VAR19[12]) );
VAR7 VAR23(.clk(clk), .VAR27(VAR27), .enable(enable), .VAR24(VAR12[13]), .VAR19(VAR19[13]) );
endmodule | gpl-2.0 |
hpeng2/ECE492_Group4_Project | Ryans_stuff/tracking_camera/db/ip/tracking_camera_system/submodules/tracking_camera_system_switch.v | 1,974 | module MODULE1 (
address,
clk,
VAR3,
VAR4,
VAR2
)
;
output [ 31: 0] VAR2;
input [ 1: 0] address;
input clk;
input VAR3;
input VAR4;
wire VAR6;
wire VAR1;
wire VAR5;
reg [ 31: 0] VAR2;
assign VAR6 = 1;
assign VAR5 = {1 {(address == 0)}} & VAR1;
always @(posedge clk or negedge VAR4)
begin
if (VAR4 == 0)
VAR2 <= 0;
end
else if (VAR6)
VAR2 <= {32'b0 | VAR5};
end
assign VAR1 = VAR3;
endmodule | gpl-2.0 |
monotone-RK/FACE | IEICE-Trans/data_compression/16-way_2-tree/src/top.v | 20,716 | module MODULE1 #(parameter VAR171 = 1, parameter VAR186 = 8,
parameter VAR79 = 128,
parameter VAR174 = 256,
parameter VAR21 = 6)
(output [(VAR186 - 1) : 0] VAR80,
output [(VAR186 - 1) : 0] VAR106,
input [(VAR186 - 1) : 0] VAR121,
input [(VAR186 - 1) : 0] VAR59,
output [3:0] VAR52,
input VAR214,
input VAR17,
input VAR5,
input wire VAR109,
input wire VAR60,
inout wire [VAR83] VAR29,
inout wire [7:0] VAR172,
inout wire [7:0] VAR84,
output wire [VAR64] VAR64,
output wire [2:0] VAR75,
output wire VAR76,
output wire VAR212,
output wire VAR42,
output wire VAR114,
output wire [0:0] VAR99,
output wire [0:0] VAR98,
output wire [0:0] VAR143,
output wire [0:0] VAR101,
output wire [7:0] VAR24,
output wire [0:0] VAR219);
wire VAR225;
wire VAR204;
wire VAR47;
wire VAR14;
wire VAR105;
wire VAR163;
wire VAR169;
wire [VAR79-1:0] VAR145;
wire [(VAR79/8)-1:0] VAR151;
wire VAR120;
wire VAR65;
wire [VAR7:0] VAR150;
wire [VAR79-1:0] VAR118;
wire [(VAR79/8)-1:0] VAR148;
wire VAR208;
wire VAR156;
wire VAR200;
wire [VAR68-1:0] VAR175;
wire VAR135;
wire VAR115;
wire VAR178;
wire VAR94;
wire VAR45;
wire VAR110;
wire VAR220;
wire VAR44;
wire [ 1:0] VAR43;
wire VAR40;
wire [63:0] VAR108;
wire [11:0] VAR71;
wire [ 7:0] VAR224;
wire [11:0] VAR147;
wire [ 7:0] VAR49;
wire [11:0] VAR215;
wire [ 7:0] VAR26;
wire [ 2:0] VAR195;
wire [15:0] VAR202;
wire [15:0] VAR222;
wire [15:0] VAR179;
wire [15:0] VAR198;
wire [15:0] VAR112;
wire [15:0] VAR2;
wire [15:0] VAR96;
wire [2:0] VAR87;
wire VAR139;
wire [1:0] VAR124;
wire VAR209;
wire VAR4;
wire [4:0] VAR153;
wire VAR81;
wire [7:0] VAR100;
wire [4:0] VAR38;
wire [2:0] VAR184;
wire VAR191;
wire VAR173;
wire VAR165;
wire [7:0] VAR91;
wire [7:0] VAR103;
wire [2:0] VAR1;
wire VAR66;
wire VAR107;
wire VAR155;
wire VAR41;
wire VAR39;
wire [VAR171-1:0] VAR15;
wire [VAR171-1:0] VAR128;
wire [VAR171-1:0] VAR158;
wire [VAR171-1:0] VAR104;
wire [(VAR171*VAR197)-1:0] VAR8;
wire [(VAR171*VAR93)-1:0] VAR19;
wire [(VAR171*VAR79)-1:0] VAR223;
wire [VAR171-1:0] VAR166;
wire [VAR171-1:0] VAR10;
wire [VAR171-1:0] VAR36;
wire [VAR171-1:0] VAR51;
wire [VAR171-1:0] VAR216;
wire [VAR171-1:0] VAR9;
wire [(VAR171*VAR197)-1:0] VAR213;
wire [(VAR171*VAR93)-1:0] VAR194;
wire [(VAR171*VAR79)-1:0] VAR85;
wire [VAR171-1:0] VAR53;
wire [VAR171-1:0] VAR170;
assign VAR94 = 0;
assign VAR45 = 0;
assign VAR110 = 0;
assign VAR220 = 0;
assign VAR44 = 0;
assign VAR43 = 0;
assign VAR108 = 0;
assign VAR165 = 0;
assign VAR91 = 0;
assign VAR41 = 0;
assign VAR153 = 0;
assign VAR94 = 0;
assign VAR40 = 0;
VAR6
VAR159
(.VAR63(VAR204),
.VAR140(VAR5));
VAR55
VAR116
(.VAR63(VAR225),
.VAR95(),
.VAR140(VAR214),
.VAR134(1'b0),
.VAR125(VAR17));
VAR48 VAR57
( .VAR167 ( VAR106 ),
.VAR61 ( VAR80 ),
.VAR102 ( VAR59 ),
.VAR210 ( VAR121 ),
.VAR25 ( VAR47 ),
.VAR34 ( VAR14 ),
.VAR105 ( VAR105 ),
.VAR163 ( VAR163 ),
.VAR169 ( VAR169 ),
.VAR145 ( VAR145 ),
.VAR151 ( VAR151 ),
.VAR150 ( VAR150 ),
.VAR120 ( VAR120 ),
.VAR65 ( VAR65 ),
.VAR118 ( VAR118 ),
.VAR148 ( VAR148 ),
.VAR208 ( VAR208 ),
.VAR156 ( VAR156 ),
.VAR200 ( VAR200 ),
.VAR175 ( VAR175 ),
.VAR135 ( VAR135 ),
.VAR115 ( VAR115 ),
.VAR178 ( VAR178 ),
.VAR45 ( VAR45 ),
.VAR110 ( VAR110 ),
.VAR220 ( VAR220 ),
.VAR44 ( VAR44 ),
.VAR43 ( VAR43 ),
.VAR108 ( VAR108 ),
.VAR94 ( VAR94 ),
.VAR40 ( VAR40 ),
.VAR69 ( 1'b0 ),
.VAR221 ( 8'b0 ),
.VAR187 ( 5'b0 ),
.VAR11 ( 3'b0 ),
.VAR71 ( VAR71 ),
.VAR224 ( VAR224 ),
.VAR147 ( VAR147 ),
.VAR49 ( VAR49 ),
.VAR215 ( VAR215 ),
.VAR26 ( VAR26 ),
.VAR195 ( VAR195 ),
.VAR38 ( VAR38 ),
.VAR96 ( VAR96 ),
.VAR209 ( VAR209 ),
.VAR202 ( VAR202 ),
.VAR81 ( VAR81 ),
.VAR4 ( VAR4 ),
.VAR198 ( VAR198 ),
.VAR100 ( VAR100 ),
.VAR184 ( VAR184 ),
.VAR222 ( VAR222 ),
.VAR179 ( VAR179 ),
.VAR112 ( VAR112 ),
.VAR87 ( VAR87 ),
.VAR2 ( VAR2 ),
.VAR139 ( VAR139 ),
.VAR124 ( VAR124 ),
.VAR191 ( VAR191 ),
.VAR173 ( VAR173 ),
.VAR165 ( VAR165 ),
.VAR91 ( VAR91 ),
.VAR103 ( VAR103 ),
.VAR1 ( VAR1 ),
.VAR181 ( VAR66 ),
.VAR107 ( VAR107 ),
.VAR155 ( VAR155 ),
.VAR41 ( VAR41 ),
.VAR153 ( VAR153 ),
.VAR131 ( VAR225 ),
.VAR138 ( VAR204 )
);
VAR90
.VAR21 (VAR21),
.VAR171 (VAR171),
.VAR79 (VAR79),
.VAR174 (VAR174))
VAR129
(
.VAR12 (VAR191),
.VAR111 (VAR200),
.VAR164 (VAR145[VAR79-1:0]),
.VAR132 (VAR151[(VAR79/8)-1:0]),
.VAR160 (VAR120),
.VAR67 (VAR65),
.VAR62 (VAR150[VAR7-1:0]),
.VAR72 (VAR195[VAR182-1:0]),
.VAR33 (VAR39),
.VAR89 (VAR128[VAR171-1:0]),
.VAR122 (VAR104[VAR171-1:0]),
.VAR32 (VAR8[(VAR171*VAR197)-1:0]),
.VAR31 (VAR19[(VAR171*VAR93)-1:0]),
.VAR126 (VAR223[(VAR171*VAR79)-1:0]),
.VAR201 (VAR166[VAR171-1:0]),
.VAR188 (VAR216[VAR171-1:0]),
.VAR211 (VAR170[VAR171-1:0]),
.VAR46 (VAR118[VAR79-1:0]),
.VAR92 (VAR148[(VAR79/8)-1:0]),
.VAR176 (VAR208),
.VAR180 (VAR156),
.VAR205 (VAR175[VAR68-1:0]),
.VAR146 (VAR169),
.VAR37 (VAR100[VAR54-1:0]),
.VAR82 (VAR38[VAR77-1:0]),
.VAR141 (VAR184[VAR137-1:0]),
.VAR217 (VAR222[VAR58-1:0]),
.VAR18 (VAR198[VAR58-1:0]),
.VAR30 (VAR112[VAR58-1:0]),
.VAR161 (VAR2[VAR58-1:0]),
.VAR189 (VAR71[VAR20-1:0]),
.VAR162 (VAR224[VAR88-1:0]),
.VAR152 (VAR66),
.VAR149 (VAR173),
.VAR144 (VAR47),
.VAR113 (VAR14),
.VAR199 (VAR15[VAR171-1:0]),
.VAR74 (VAR158[VAR171-1:0]),
.VAR22 (VAR10[VAR171-1:0]),
.VAR206 (VAR36[VAR171-1:0]),
.VAR73 (VAR51[VAR171-1:0]),
.VAR157 (VAR9[VAR171-1:0]),
.VAR207 (VAR213[(VAR171*VAR197)-1:0]),
.VAR86 (VAR194[(VAR171*VAR93)-1:0]),
.VAR196 (VAR85[(VAR171*VAR79)-1:0]),
.VAR203 (VAR53[VAR171-1:0]),
.VAR78 (VAR115),
.VAR192 (VAR135),
.VAR13 (VAR178)
);
wire VAR28;
wire VAR23;
wire VAR136;
wire [VAR142-1:0] VAR117;
wire VAR193;
wire [VAR142-1:0] VAR16;
wire VAR123;
wire [1:0] VAR130;
wire [31:0] VAR97;
wire [31:0] VAR154;
VAR183 VAR3(.VAR109(VAR109),
.VAR60(VAR60),
.VAR70(VAR39),
.VAR168(VAR130),
.VAR27(VAR97),
.VAR50(VAR154),
.VAR56(VAR136),
.VAR226(VAR117),
.VAR119(VAR193),
.VAR35(VAR16),
.VAR185(VAR123),
.VAR144(VAR28),
.VAR190(VAR23),
.VAR29(VAR29),
.VAR172(VAR172),
.VAR84(VAR84),
.VAR64(VAR64),
.VAR75(VAR75),
.VAR76(VAR76),
.VAR212(VAR212),
.VAR42(VAR42),
.VAR114(VAR114),
.VAR99(VAR99),
.VAR98(VAR98),
.VAR143(VAR143),
.VAR101(VAR101),
.VAR24(VAR24),
.VAR219(VAR219));
VAR127 #(.VAR79(VAR79))
VAR218
(.VAR177(VAR28),
.VAR133(VAR23),
.VAR199(VAR15),
.VAR89(VAR128),
.VAR74(VAR158),
.VAR122(VAR104),
.VAR32(VAR8),
.VAR31(VAR19),
.VAR126(VAR223),
.VAR201(VAR166),
.VAR22(VAR10),
.VAR206(VAR36),
.VAR73(VAR51),
.VAR188(VAR216),
.VAR157(VAR9),
.VAR207(VAR213),
.VAR86(VAR194),
.VAR196(VAR85),
.VAR203(VAR53),
.VAR211(VAR170),
.VAR136(VAR136),
.VAR117(VAR117),
.VAR193(VAR193),
.VAR16(VAR16),
.VAR123(VAR123),
.VAR130(VAR130),
.VAR97(VAR97),
.VAR154(VAR154)
);
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/clkdlybuf4s15/sky130_fd_sc_lp__clkdlybuf4s15.functional.v | 1,343 | module MODULE1 (
VAR4,
VAR2
);
output VAR4;
input VAR2;
wire VAR3;
buf VAR5 (VAR3, VAR2 );
buf VAR1 (VAR4 , VAR3 );
endmodule | apache-2.0 |
stanford-ppl/spatial-lang | spatial/core/resources/chiselgen/template-level/fringeArria10/build/ip/ghrd_10as066n2/ghrd_10as066n2_fpga_m/altera_reset_controller_171/synth/altera_reset_synchronizer.v | 3,468 | module MODULE1
parameter VAR6 = 1,
parameter VAR2 = 2
)
(
input VAR5 ,
input clk,
output VAR4
);
reg [VAR2-1:0] VAR1;
reg VAR3;
generate if (VAR6) begin
always @(posedge clk or posedge VAR5) begin
if (VAR5) begin
VAR1 <= {VAR2{1'b1}};
VAR3 <= 1'b1;
end
else begin
VAR1[VAR2-2:0] <= VAR1[VAR2-1:1];
VAR1[VAR2-1] <= 0;
VAR3 <= VAR1[0];
end
end
assign VAR4 = VAR3;
end else begin
always @(posedge clk) begin
VAR1[VAR2-2:0] <= VAR1[VAR2-1:1];
VAR1[VAR2-1] <= VAR5;
VAR3 <= VAR1[0];
end
assign VAR4 = VAR3;
end
endgenerate
endmodule | mit |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/and3/gf180mcu_fd_sc_mcu9t5v0__and3_1.behavioral.pp.v | 1,316 | module MODULE1( VAR8, VAR7, VAR2, VAR6, VAR5, VAR1 );
input VAR8, VAR2, VAR7;
inout VAR5, VAR1;
output VAR6;
VAR3 VAR4(.VAR8(VAR8),.VAR7(VAR7),.VAR2(VAR2),.VAR6(VAR6),.VAR5(VAR5),.VAR1(VAR1));
VAR3 VAR9(.VAR8(VAR8),.VAR7(VAR7),.VAR2(VAR2),.VAR6(VAR6),.VAR5(VAR5),.VAR1(VAR1)); | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/dfxtp/sky130_fd_sc_ls__dfxtp_2.v | 2,128 | module MODULE2 (
VAR2 ,
VAR6 ,
VAR8 ,
VAR4,
VAR7,
VAR3 ,
VAR5
);
output VAR2 ;
input VAR6 ;
input VAR8 ;
input VAR4;
input VAR7;
input VAR3 ;
input VAR5 ;
VAR9 VAR1 (
.VAR2(VAR2),
.VAR6(VAR6),
.VAR8(VAR8),
.VAR4(VAR4),
.VAR7(VAR7),
.VAR3(VAR3),
.VAR5(VAR5)
);
endmodule
module MODULE2 (
VAR2 ,
VAR6,
VAR8
);
output VAR2 ;
input VAR6;
input VAR8 ;
supply1 VAR4;
supply0 VAR7;
supply1 VAR3 ;
supply0 VAR5 ;
VAR9 VAR1 (
.VAR2(VAR2),
.VAR6(VAR6),
.VAR8(VAR8)
);
endmodule | apache-2.0 |
scalable-networks/ext | uhd/fpga/usrp1/inband_lib/channel_demux.v | 1,919 | module MODULE1
input VAR4,
input reset,
input VAR5,
output reg [VAR10:0] VAR9,
output reg [31:0] VAR17,
output reg [VAR10:0] VAR7 );
reg [2:0]VAR8;
reg [4:0]VAR11 ;
reg [6:0]VAR15 ;
parameter VAR3 = 3'd0;
parameter VAR1 = 3'd1;
parameter VAR2 = 3'd2;
parameter VAR13 = 3'd3;
wire [4:0] VAR14;
assign VAR14 = (VAR12[VAR16] == 5'h1f) ?
VAR10 : (VAR12[VAR16]);
always @(posedge VAR5)
begin
if (reset)
begin
VAR8 <= VAR3;
VAR9 <= 0;
VAR7 <= 0;
end
else
case (VAR8)
VAR3: begin
if (VAR4)
VAR8 <= VAR1;
end
VAR1: begin
VAR11 <= VAR14;
VAR9[VAR14] <= 1;
VAR17 <= VAR12;
VAR15 <= 7'd0 ;
VAR8 <= VAR2;
end
VAR2: begin
VAR9[VAR11] <= 0;
if (VAR15 == VAR6)
VAR8 <= VAR3;
end
else if (VAR4)
VAR8 <= VAR13;
end
VAR13: begin
VAR9[VAR11] <= 1;
VAR17 <= VAR12;
VAR15 <= VAR15 + 7'd1;
VAR8 <= VAR2;
end
default:
begin
VAR8 <= VAR3;
end
endcase
end
endmodule | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/xor2/sky130_fd_sc_lp__xor2.pp.blackbox.v | 1,291 | module MODULE1 (
VAR2 ,
VAR5 ,
VAR7 ,
VAR3,
VAR4,
VAR1 ,
VAR6
);
output VAR2 ;
input VAR5 ;
input VAR7 ;
input VAR3;
input VAR4;
input VAR1 ;
input VAR6 ;
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hd | cells/sdfbbn/sky130_fd_sc_hd__sdfbbn_1.v | 2,825 | module MODULE2 (
VAR10 ,
VAR6 ,
VAR3 ,
VAR12 ,
VAR1 ,
VAR7 ,
VAR14 ,
VAR8,
VAR11 ,
VAR13 ,
VAR2 ,
VAR9
);
output VAR10 ;
output VAR6 ;
input VAR3 ;
input VAR12 ;
input VAR1 ;
input VAR7 ;
input VAR14 ;
input VAR8;
input VAR11 ;
input VAR13 ;
input VAR2 ;
input VAR9 ;
VAR5 VAR4 (
.VAR10(VAR10),
.VAR6(VAR6),
.VAR3(VAR3),
.VAR12(VAR12),
.VAR1(VAR1),
.VAR7(VAR7),
.VAR14(VAR14),
.VAR8(VAR8),
.VAR11(VAR11),
.VAR13(VAR13),
.VAR2(VAR2),
.VAR9(VAR9)
);
endmodule
module MODULE2 (
VAR10 ,
VAR6 ,
VAR3 ,
VAR12 ,
VAR1 ,
VAR7 ,
VAR14 ,
VAR8
);
output VAR10 ;
output VAR6 ;
input VAR3 ;
input VAR12 ;
input VAR1 ;
input VAR7 ;
input VAR14 ;
input VAR8;
supply1 VAR11;
supply0 VAR13;
supply1 VAR2 ;
supply0 VAR9 ;
VAR5 VAR4 (
.VAR10(VAR10),
.VAR6(VAR6),
.VAR3(VAR3),
.VAR12(VAR12),
.VAR1(VAR1),
.VAR7(VAR7),
.VAR14(VAR14),
.VAR8(VAR8)
);
endmodule | apache-2.0 |
Jawanga/ece385lab9 | lab9_soc/synthesis/submodules/lab9_soc_led.v | 2,184 | module MODULE1 (
address,
VAR3,
clk,
VAR4,
VAR9,
VAR7,
VAR5,
VAR6
)
;
output [ 7: 0] VAR5;
output [ 31: 0] VAR6;
input [ 1: 0] address;
input VAR3;
input clk;
input VAR4;
input VAR9;
input [ 31: 0] VAR7;
wire VAR8;
reg [ 7: 0] VAR1;
wire [ 7: 0] VAR5;
wire [ 7: 0] VAR2;
wire [ 31: 0] VAR6;
assign VAR8 = 1;
assign VAR2 = {8 {(address == 0)}} & VAR1;
always @(posedge clk or negedge VAR4)
begin
if (VAR4 == 0)
VAR1 <= 0;
end
else if (VAR3 && ~VAR9 && (address == 0))
VAR1 <= VAR7[7 : 0];
end
assign VAR6 = {32'b0 | VAR2};
assign VAR5 = VAR1;
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/or2b/sky130_fd_sc_ls__or2b_4.v | 2,127 | module MODULE2 (
VAR6 ,
VAR1 ,
VAR4 ,
VAR2,
VAR5,
VAR7 ,
VAR8
);
output VAR6 ;
input VAR1 ;
input VAR4 ;
input VAR2;
input VAR5;
input VAR7 ;
input VAR8 ;
VAR9 VAR3 (
.VAR6(VAR6),
.VAR1(VAR1),
.VAR4(VAR4),
.VAR2(VAR2),
.VAR5(VAR5),
.VAR7(VAR7),
.VAR8(VAR8)
);
endmodule
module MODULE2 (
VAR6 ,
VAR1 ,
VAR4
);
output VAR6 ;
input VAR1 ;
input VAR4;
supply1 VAR2;
supply0 VAR5;
supply1 VAR7 ;
supply0 VAR8 ;
VAR9 VAR3 (
.VAR6(VAR6),
.VAR1(VAR1),
.VAR4(VAR4)
);
endmodule | apache-2.0 |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.