repo_name
stringlengths 6
79
| path
stringlengths 4
249
| size
int64 1.02k
768k
| content
stringlengths 15
207k
| license
stringclasses 14
values |
---|---|---|---|---|
Arlet/vga16 | vga.v | 3,360 | module MODULE1(
input clk, output reg VAR23, input [15:0] VAR15, input VAR3, output VAR17,
input VAR1, output reg VAR14, output reg VAR22, output [15:0] VAR11 );
parameter
VAR7 = 2'd0, VAR4 = 2'd1, VAR19 = 2'd2, VAR20 = 2'd3;
reg [11:0] VAR21 = 0; reg [1:0] VAR10 = VAR19; wire VAR6 = VAR21 <= 1; reg [11:0] VAR8[3:0]; reg VAR16; reg VAR18 = 0;
reg [11:0] VAR13 = 0; reg [1:0] VAR2 = VAR20; wire VAR5 = VAR13 <= 1; reg [11:0] VAR12[3:0]; reg VAR9 = 0; | lgpl-2.1 |
h-j-13/MyNote | Programming language/Verilog/sync_FIFO/Source_Code/FIFO_0.v | 2,701 | module MODULE1(VAR16, rd, wr, rst, clk, VAR21, VAR1,VAR19,VAR5);
input [3:0] VAR16;
input rd, wr, rst, clk;
output [6:0] VAR19;
output VAR21, VAR1, VAR5;
reg [3:0] VAR14;
reg VAR26, VAR20,VAR11,VAR13;
reg [3:0] VAR8 [15:0];
reg [23:0]VAR22;
reg [3:0] VAR28, VAR12;
reg [6:0] VAR19;
assign VAR21 = VAR26;
assign VAR1 = VAR20;
assign VAR5=VAR11;
parameter
VAR3=7'b0000001,
VAR10=7'b1001111,
VAR4=7'b0010010,
VAR27=7'b0000110,
VAR6=7'b1001100,
VAR2=7'b0100100,
VAR7=7'b0100000,
VAR17=7'b0001101,
VAR30=7'b0000000,
VAR18=7'b0000100,
VAR15=7'b0001000,
VAR25=7'b1100000,
VAR23=7'b0110001,
VAR9=7'b1000010,
VAR24=7'b0110000,
VAR29=7'b0111000;
always@(posedge clk)
begin
if(VAR22==24'b111111111111111111111111)
begin
VAR13=~VAR13;
VAR22<=0;
end
else
begin
VAR22<=VAR22+1;
end
end
always@(posedge clk)
begin
VAR11<=1'b0;
end
always@(posedge VAR13)
begin
if(~wr && ~VAR26)
VAR8[VAR12]<=VAR16;
end
always@(posedge VAR13)
begin
if(!rst)
VAR12<=0;
end
else
begin
if(~wr && ~VAR26)
VAR12<= VAR12+1'b1;
end
end
always@(posedge VAR13)
begin
if(!rst)
VAR28 <= 0;
end
else
begin
if(~rd && ~VAR20)
VAR28 <= VAR28 + 1'b1;
end
end
always@(posedge VAR13)
begin
if(!rst)
VAR26 <= 1'b0;
end
else
begin
if(rd && ~wr)
begin
if((VAR12==VAR28-1)||(VAR28==4'h0&&VAR12==4'hf))
VAR26 <= 1'b1;
end
else if(VAR26 && ~rd)
VAR26 <= 1'b0;
end
end
always@(posedge VAR13 )
begin
if(!rst)
VAR20 <= 1'b1;
end
else
begin
if(~rd&&wr)
begin
if(VAR28==VAR12-1 || (VAR28==4'hf&&VAR12==4'h0))
VAR20<=1'b1;
end
else if(VAR20 && ~wr)
VAR20<=1'b0;
end
end
always@(posedge VAR13)
begin
if(~rd && ~VAR20)
VAR14<=VAR8[VAR28];
case(VAR14)
4'h0: VAR19<=VAR3;
4'h1: VAR19<=VAR10;
4'h2: VAR19<=VAR4;
4'h3: VAR19<=VAR27;
4'h4: VAR19<=VAR6;
4'h5: VAR19<=VAR2;
4'h6: VAR19<=VAR7;
4'h7: VAR19<=VAR17;
4'h8: VAR19<=VAR30;
4'h9: VAR19<=VAR18;
4'ha: VAR19<=VAR15;
4'hb: VAR19<=VAR25;
4'hc: VAR19<=VAR23;
4'hd: VAR19<=VAR9;
4'he: VAR19<=VAR24;
4'hf: VAR19<=VAR29;
default:;
endcase
end
endmodule | gpl-3.0 |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/maj3/sky130_fd_sc_ls__maj3.blackbox.v | 1,264 | module MODULE1 (
VAR7,
VAR3,
VAR8,
VAR4
);
output VAR7;
input VAR3;
input VAR8;
input VAR4;
supply1 VAR5;
supply0 VAR2;
supply1 VAR6 ;
supply0 VAR1 ;
endmodule | apache-2.0 |
tmolteno/TART | hardware/FPGA/ddr_controller/spartan3/rtl/data_read_controller.v | 37,677 | module MODULE1 (
VAR316,
VAR22,
VAR179,
VAR38,
VAR324,
VAR201,
VAR132,
VAR212,
VAR303,
VAR177,
VAR262,
VAR215,
VAR62,
VAR82,
VAR254,
VAR97,
VAR182,
VAR139,
VAR122,
VAR222,
VAR78,
VAR244,
VAR2,
VAR280,
VAR195,
VAR226,
VAR332,
VAR93,
VAR302,
VAR172,
VAR272,
VAR293,
VAR327,
VAR125,
VAR81,
VAR198,
VAR312,
VAR178,
VAR308,
VAR57,
VAR69,
VAR298,
VAR314,
VAR156,
VAR181,
VAR154,
VAR96,
VAR166,
VAR157,
VAR3,
VAR137,
VAR103,
VAR67,
VAR35,
VAR94,
VAR268,
VAR174,
VAR200,
VAR232,
VAR348,
VAR131,
VAR34,
VAR44,
VAR320,
VAR281,
VAR88,
VAR287,
VAR301,
VAR159,
VAR331,
VAR209,
VAR13,
VAR134,
VAR260,
VAR267,
VAR19,
VAR336,
VAR176,
VAR161,
VAR109,
VAR248,
VAR141,
VAR309,
VAR56,
VAR333,
VAR259,
VAR300,
VAR55,
VAR64,
VAR59,
VAR265,
VAR321,
VAR140,
VAR249,
VAR202,
VAR79,
VAR65,
VAR54,
VAR245,
VAR223,
VAR349,
VAR317,
VAR60,
VAR8,
VAR276,
VAR188,
VAR311,
VAR77,
VAR241);
input VAR316;
input VAR22;
input VAR179;
input VAR38;
input VAR324;
input [4:0] VAR201;
input VAR132;
input VAR212;
input VAR303;
input VAR177 ;
input VAR262 ;
input VAR215 ;
input VAR62 ;
input VAR82 ;
input VAR254 ;
input [3:0] VAR97 ;
input [3:0] VAR182 ;
output VAR139;
output VAR122;
output VAR222;
output VAR78;
output VAR244;
output VAR2;
output VAR280;
output VAR195;
output VAR226;
output VAR332;
output VAR93;
output VAR302;
output VAR172;
output VAR272;
output VAR293;
output VAR327;
output VAR125;
output VAR81;
output VAR198;
output VAR312;
output VAR178;
output VAR308;
output VAR57;
output VAR69;
output VAR298;
output VAR314;
output VAR156;
output VAR181;
output VAR154;
output VAR96;
output VAR166;
output VAR157;
output VAR3;
output VAR137;
output VAR103;
output VAR67;
output VAR35;
output VAR94;
output [3:0] VAR268;
output [3:0] VAR174;
output [3:0] VAR200;
output [3:0] VAR232;
output [3:0] VAR348;
output [3:0] VAR131;
output [3:0] VAR34;
output [3:0] VAR44;
output [3:0] VAR320;
output [3:0] VAR281;
output [3:0] VAR88;
output [3:0] VAR287;
output [3:0] VAR301;
output [3:0] VAR159;
output [3:0] VAR331;
output [3:0] VAR209;
output [3:0] VAR13;
output [3:0] VAR134;
output [3:0] VAR260;
output [3:0] VAR267;
output [3:0] VAR19;
output [3:0] VAR336;
output [3:0] VAR176;
output [3:0] VAR161;
output [3:0] VAR109;
output [3:0] VAR248;
output [3:0] VAR141;
output [3:0] VAR309;
output [3:0] VAR56;
output [3:0] VAR333;
output [3:0] VAR259;
output [3:0] VAR300;
output [3:0] VAR55;
output [3:0] VAR64;
output [3:0] VAR59;
output [3:0] VAR265;
output VAR321;
output VAR140;
output VAR249;
output VAR202;
output VAR79;
output VAR65;
output VAR54;
output VAR245;
output VAR223;
output VAR349;
output VAR317;
output VAR60;
output VAR8;
output VAR276;
output VAR188;
output VAR311;
output VAR77;
output VAR241;
wire [8:0] VAR319;
wire [8:0] VAR347;
wire VAR199;
wire VAR86;
wire [3:0] VAR110;
wire [3:0] VAR49;
wire [3:0] VAR155;
wire [3:0] VAR9;
wire [3:0] VAR203;
wire [3:0] VAR352;
wire [3:0] VAR334;
wire [3:0] VAR20;
wire [3:0] VAR271;
wire [3:0] VAR345;
wire [3:0] VAR217;
wire [3:0] VAR66;
wire [3:0] VAR295;
wire [3:0] VAR253;
wire [3:0] VAR100;
wire [3:0] VAR313;
wire [3:0] VAR98;
wire [3:0] VAR92;
wire [3:0] VAR329;
wire [3:0] VAR186;
wire [3:0] VAR328;
wire [3:0] VAR167;
wire [3:0] VAR304;
wire [3:0] VAR290;
wire [3:0] VAR184;
wire [3:0] VAR193;
wire [3:0] VAR208;
wire [3:0] VAR206;
wire [3:0] VAR12;
wire [3:0] VAR350;
wire [3:0] VAR130;
wire [3:0] VAR330;
wire [3:0] VAR170;
wire [3:0] VAR14;
wire [3:0] VAR10;
wire [3:0] VAR39;
wire VAR52;
reg VAR240;
reg VAR162;
wire VAR335;
wire VAR277;
wire VAR31;
wire VAR263;
wire VAR129;
wire VAR237;
wire VAR216;
wire VAR42;
wire VAR87;
wire VAR127;
wire VAR108;
wire VAR266;
wire VAR30;
wire VAR286;
wire VAR306;
wire VAR213;
wire VAR318;
wire VAR23;
wire VAR126;
wire VAR344;
wire VAR346;
wire VAR91;
wire VAR221;
wire VAR236;
wire VAR15;
wire VAR288;
wire VAR342;
wire VAR32;
wire VAR111;
wire VAR238;
wire VAR315;
wire VAR220;
wire VAR338;
wire VAR105;
wire VAR337;
wire VAR102;
wire VAR197;
wire VAR219;
wire VAR351;
wire VAR230;
wire VAR278;
wire VAR185;
wire VAR114;
wire VAR61;
wire VAR53;
wire VAR310;
wire VAR71;
wire VAR285;
wire VAR211;
wire VAR43;
wire VAR210;
wire VAR75;
wire VAR33;
wire VAR261;
reg [3:0] VAR26;
reg [3:0] VAR282;
reg [3:0] VAR247;
reg [3:0] VAR70;
reg [3:0] VAR340;
reg [3:0] VAR343;
wire [71:0] VAR107;
wire [71:0] VAR291;
wire [71:0] VAR270;
wire VAR48;
wire VAR58;
wire VAR123;
wire VAR120;
wire VAR16;
wire VAR239;
wire VAR246;
wire VAR205;
wire VAR355;
wire VAR115;
wire VAR146;
wire VAR95;
wire VAR73;
wire VAR296;
wire VAR279;
wire VAR235;
wire VAR289;
wire VAR113;
wire VAR231;
wire VAR119;
wire VAR294;
wire VAR214;
wire VAR135;
wire VAR297;
wire VAR104;
wire VAR142;
wire VAR145;
wire VAR128;
wire VAR51;
wire VAR46;
wire VAR204;
wire VAR24;
wire VAR307;
wire VAR168;
wire VAR118;
wire VAR273;
wire VAR292;
wire VAR164;
reg VAR196;
assign VAR335 = VAR319[0];
assign VAR277 = VAR319[1];
assign VAR31 = VAR319[2];
assign VAR263 = VAR319[3];
assign VAR129 = VAR319[4];
assign VAR237 = VAR319[5];
assign VAR216 = VAR319[6];
assign VAR42 = VAR319[7];
assign VAR87 = VAR319[8];
assign VAR127 = VAR347[0];
assign VAR108 = VAR347[1];
assign VAR266 = VAR347[2];
assign VAR30 = VAR347[3];
assign VAR286 = VAR347[4];
assign VAR306 = VAR347[5];
assign VAR213 = VAR347[6];
assign VAR318 = VAR347[7];
assign VAR23 = VAR347[8];
assign VAR260 = VAR110;
assign VAR267 = VAR49;
assign VAR19 = VAR155;
assign VAR336 = VAR9;
assign VAR176 = VAR203;
assign VAR161 = VAR352;
assign VAR109 = VAR334;
assign VAR248 = VAR20;
assign VAR141 = VAR271;
assign VAR309 = VAR345;
assign VAR56 = VAR217;
assign VAR333 = VAR66;
assign VAR259 = VAR295;
assign VAR300 = VAR253;
assign VAR55 = VAR100;
assign VAR64 = VAR313;
assign VAR59 = VAR98;
assign VAR265 = VAR92;
assign VAR268 = VAR329;
assign VAR174 = VAR186;
assign VAR200 = VAR328;
assign VAR232 = VAR167;
assign VAR348 = VAR304;
assign VAR131 = VAR290;
assign VAR34 = VAR184;
assign VAR44 = VAR193;
assign VAR320 = VAR208;
assign VAR281 = VAR206;
assign VAR88 = VAR12;
assign VAR287 = VAR350;
assign VAR301 = VAR130;
assign VAR159 = VAR330;
assign VAR331 = VAR170;
assign VAR209 = VAR14;
assign VAR13 = VAR10;
assign VAR134 = VAR39;
assign VAR222 = VAR126;
assign VAR78 = VAR344;
assign VAR244 = VAR346;
assign VAR2 = VAR91;
assign VAR280 = VAR221;
assign VAR195 = VAR236;
assign VAR226 = VAR15;
assign VAR332 = VAR288;
assign VAR93 = VAR342;
assign VAR302 = VAR32;
assign VAR172 = VAR111;
assign VAR272 = VAR238;
assign VAR293 = VAR315;
assign VAR327 = VAR220;
assign VAR125 = VAR338;
assign VAR81 = VAR105;
assign VAR198 = VAR337;
assign VAR312 = VAR102;
assign VAR178 = VAR197;
assign VAR308 = VAR219;
assign VAR57 = VAR351;
assign VAR69 = VAR230;
assign VAR298 = VAR278;
assign VAR314 = VAR185;
assign VAR156 = VAR114;
assign VAR181 = VAR61;
assign VAR154 = VAR53;
assign VAR96 = VAR310;
assign VAR166 = VAR71;
assign VAR157 = VAR285;
assign VAR3 = VAR211;
assign VAR137 = VAR43;
assign VAR103 = VAR210;
assign VAR67 = VAR75;
assign VAR35 = VAR33;
assign VAR94 = VAR261;
assign VAR321 = VAR127;
assign VAR140 = VAR108;
assign VAR249 = VAR266;
assign VAR202 = VAR30;
assign VAR79 = VAR286;
assign VAR65 = VAR306;
assign VAR54 = VAR213;
assign VAR245 = VAR318;
assign VAR223 = VAR23;
assign VAR349 = VAR335;
assign VAR317 = VAR277;
assign VAR60 = VAR31;
assign VAR8 = VAR263;
assign VAR276 = VAR129;
assign VAR188 = VAR237;
assign VAR311 = VAR216;
assign VAR77 = VAR42;
assign VAR241 = VAR87;
assign VAR294 = ~ VAR335;
assign VAR214 = ~ VAR277;
assign VAR135 = ~ VAR31;
assign VAR297 = ~ VAR263;
assign VAR104 = ~ VAR129;
assign VAR142 = ~ VAR237;
assign VAR145 = ~ VAR216;
assign VAR128 = ~ VAR42;
assign VAR51 = ~ VAR87;
assign VAR46 = ~ VAR127;
assign VAR204 = ~ VAR108;
assign VAR24 = ~ VAR266;
assign VAR307 = ~ VAR30;
assign VAR168 = ~ VAR286;
assign VAR118 = ~ VAR306;
assign VAR273 = ~ VAR213;
assign VAR292 = ~ VAR318;
assign VAR164 = ~ VAR23;
assign VAR199 = (VAR97 == VAR247) ? 1'b1 : 1'b0;
assign VAR86 = (VAR182 == VAR343) ? 1'b1 : 1'b0;
assign VAR52 = ((~VAR199) & (~VAR86));
assign VAR122 = (VAR52);
assign VAR139 = VAR196;
always@(posedge VAR316)begin
if(VAR179)begin
VAR26 <= 4'd0;
VAR70 <= 4'd0;
VAR282 <= 4'd0;
VAR340 <= 4'd0;
VAR247 <= 4'd0;
VAR343 <= 4'd0;
end
else begin
VAR26 <= VAR110;
VAR70 <= VAR49;
VAR282 <= VAR26;
VAR340 <= VAR70;
VAR247 <= VAR282;
VAR343 <= VAR340;
end
end
always@(posedge VAR316)begin
if(VAR179)begin
VAR196 <= 1'b0;
VAR240 <= 1'b0;
VAR162 <= 1'b0;
end
else begin
VAR240 <= VAR52;
VAR162 <= VAR240;
VAR196 <= VAR162;
end
end
VAR150 VAR50 (.VAR80(VAR38), .VAR183(VAR201), .VAR149(VAR48));
VAR150 VAR89 (.VAR80(VAR324), .VAR183(VAR201), .VAR149(VAR58));
VAR150 VAR63(.VAR80(VAR132), .VAR183(VAR201), .VAR149(VAR319[0]));
VAR150 VAR194(.VAR80(VAR132), .VAR183(VAR201), .VAR149(VAR347[0]));
VAR150 VAR28(.VAR80(VAR212), .VAR183(VAR201), .VAR149(VAR319[1]));
VAR150 VAR171(.VAR80(VAR212), .VAR183(VAR201), .VAR149(VAR347[1]));
VAR150 VAR45(.VAR80(VAR303), .VAR183(VAR201), .VAR149(VAR319[2]));
VAR150 VAR192(.VAR80(VAR303), .VAR183(VAR201), .VAR149(VAR347[2]));
VAR150 VAR258(.VAR80(VAR177), .VAR183(VAR201), .VAR149(VAR319[3]));
VAR150 VAR143(.VAR80(VAR177), .VAR183(VAR201), .VAR149(VAR347[3]));
VAR150 VAR1(.VAR80(VAR262), .VAR183(VAR201), .VAR149(VAR319[4]));
VAR150 VAR29(.VAR80(VAR262), .VAR183(VAR201), .VAR149(VAR347[4]));
VAR150 VAR180(.VAR80(VAR215), .VAR183(VAR201), .VAR149(VAR319[5]));
VAR150 VAR284(.VAR80(VAR215), .VAR183(VAR201), .VAR149(VAR347[5]));
VAR150 VAR207(.VAR80(VAR62), .VAR183(VAR201), .VAR149(VAR319[6]));
VAR150 VAR160(.VAR80(VAR62), .VAR183(VAR201), .VAR149(VAR347[6]));
VAR150 VAR151(.VAR80(VAR82), .VAR183(VAR201), .VAR149(VAR319[7]));
VAR150 VAR27(.VAR80(VAR82), .VAR183(VAR201), .VAR149(VAR347[7]));
VAR150 VAR106(.VAR80(VAR254), .VAR183(VAR201), .VAR149(VAR319[8]));
VAR150 VAR121(.VAR80(VAR254), .VAR183(VAR201), .VAR149(VAR347[8]));
VAR224 VAR229 (.clk(VAR46), .reset(VAR22), .din(VAR48),
.VAR353(VAR123), .dout(VAR126));
VAR224 VAR339 (.clk(VAR294), .reset(VAR22), .din(VAR48),
.VAR353(VAR95), .dout(VAR197));
VAR175 VAR83 (.clk(VAR335), .VAR353(VAR123),
.reset(VAR22), .din(VAR48), .dout(VAR32));
VAR175 VAR251 (.clk(VAR127), .VAR353(VAR95),
.reset(VAR22), .din(VAR48), .dout(VAR310));
VAR224 VAR152 (.clk(VAR204), .reset(VAR22), .din(VAR48),
.VAR353(VAR120), .dout(VAR344));
VAR224 VAR25 (.clk(VAR214), .reset(VAR22), .din(VAR48),
.VAR353(VAR73), .dout(VAR219));
VAR175 VAR269 (.clk(VAR277), .VAR353(VAR120),
.reset(VAR22), .din(VAR48), .dout(VAR111));
VAR175 VAR36 (.clk(VAR108), .VAR353(VAR73),
.reset(VAR22), .din(VAR48), .dout(VAR71));
VAR224 VAR90 (.clk(VAR24), .reset(VAR22), .din(VAR48),
.VAR353(VAR16), .dout(VAR346));
VAR224 VAR187 (.clk(VAR135), .reset(VAR22), .din(VAR48),
.VAR353(VAR296), .dout(VAR351));
VAR175 VAR189 (.clk(VAR31), .VAR353(VAR16),
.reset(VAR22), .din(VAR48), .dout(VAR238));
VAR175 VAR250 (.clk(VAR266), .VAR353(VAR296),
.reset(VAR22), .din(VAR48), .dout(VAR285));
VAR224 VAR255 (.clk(VAR307), .reset(VAR22), .din(VAR48),
.VAR353(VAR239), .dout(VAR91));
VAR224 VAR112 (.clk(VAR297), .reset(VAR22), .din(VAR48),
.VAR353(VAR279), .dout(VAR230));
VAR175 VAR148 (.clk(VAR263), .VAR353(VAR239),
.reset(VAR22), .din(VAR48), .dout(VAR315));
VAR175 VAR256 (.clk(VAR30), .VAR353(VAR279),
.reset(VAR22), .din(VAR48), .dout(VAR211));
VAR224 VAR234 (.clk(VAR168), .reset(VAR22), .din(VAR48),
.VAR353(VAR246), .dout(VAR221));
VAR224 VAR17 (.clk(VAR104), .reset(VAR22), .din(VAR48),
.VAR353(VAR235), .dout(VAR278));
VAR175 VAR68 (.clk(VAR129), .VAR353(VAR246),
.reset(VAR22), .din(VAR48), .dout(VAR220));
VAR175 VAR264 (.clk(VAR286), .VAR353(VAR235),
.reset(VAR22), .din(VAR48), .dout(VAR43));
VAR224 VAR252 (.clk(VAR118), .reset(VAR22), .din(VAR58),
.VAR353(VAR205), .dout(VAR236));
VAR224 VAR191 (.clk(VAR142), .reset(VAR22), .din(VAR58),
.VAR353(VAR289), .dout(VAR185));
VAR175 VAR323 (.clk(VAR237), .VAR353(VAR205),
.reset(VAR22), .din(VAR58), .dout(VAR338));
VAR175 VAR72 (.clk(VAR306), .VAR353(VAR289),
.reset(VAR22), .din(VAR58), .dout(VAR210));
VAR224 VAR4 (.clk(VAR273), .reset(VAR22), .din(VAR58),
.VAR353(VAR355), .dout(VAR15));
VAR224 VAR165 (.clk(VAR145), .reset(VAR22), .din(VAR58),
.VAR353(VAR113), .dout(VAR114));
VAR175 VAR153 (.clk(VAR216), .VAR353(VAR355),
.reset(VAR22), .din(VAR58), .dout(VAR105));
VAR175 VAR158 (.clk(VAR213), .VAR353(VAR113),
.reset(VAR22), .din(VAR58), .dout(VAR75));
VAR224 VAR341 (.clk(VAR292), .reset(VAR22), .din(VAR58),
.VAR353(VAR115), .dout(VAR288));
VAR224 VAR163 (.clk(VAR128), .reset(VAR22), .din(VAR58),
.VAR353(VAR231), .dout(VAR61));
VAR175 VAR144 (.clk(VAR42), .VAR353(VAR115),
.reset(VAR22), .din(VAR58), .dout(VAR337));
VAR175 VAR228 (.clk(VAR318), .VAR353(VAR231),
.reset(VAR22), .din(VAR58), .dout(VAR33));
VAR224 VAR274 (.clk(VAR164), .reset(VAR22), .din(VAR58),
.VAR353(VAR146), .dout(VAR342));
VAR224 VAR117 (.clk(VAR51), .reset(VAR22), .din(VAR58),
.VAR353(VAR119), .dout(VAR53));
VAR175 VAR242 (.clk(VAR87), .VAR353(VAR146),
.reset(VAR22), .din(VAR58), .dout(VAR102));
VAR175 VAR37 (.clk(VAR23), .VAR353(VAR119),
.reset(VAR22), .din(VAR58), .dout(VAR261));
VAR18 VAR138 (.clk(VAR127), .reset(VAR22), .VAR257(VAR126),
.VAR354(VAR110));
VAR18 VAR275 (.clk(VAR294), .reset(VAR22), .VAR257(VAR32),
.VAR354(VAR49));
VAR18 VAR173 (.clk(VAR108), .reset(VAR22), .VAR257(VAR344),
.VAR354(VAR155));
VAR18 VAR299 (.clk(VAR214), .reset(VAR22), .VAR257(VAR111),
.VAR354(VAR9));
VAR18 VAR84 (.clk(VAR266), .reset(VAR22), .VAR257(VAR346),
.VAR354(VAR203));
VAR18 VAR243 (.clk(VAR135), .reset(VAR22), .VAR257(VAR238),
.VAR354(VAR352));
VAR18 VAR190 (.clk(VAR30), .reset(VAR22), .VAR257(VAR91),
.VAR354(VAR334));
VAR18 VAR116 (.clk(VAR297), .reset(VAR22), .VAR257(VAR315),
.VAR354(VAR20));
VAR18 VAR74 (.clk(VAR286), .reset(VAR22), .VAR257(VAR221),
.VAR354(VAR271));
VAR18 VAR21 (.clk(VAR104), .reset(VAR22), .VAR257(VAR220),
.VAR354(VAR345));
VAR18 VAR136 (.clk(VAR306), .reset(VAR22), .VAR257(VAR236),
.VAR354(VAR217));
VAR18 VAR233 (.clk(VAR142), .reset(VAR22), .VAR257(VAR338),
.VAR354(VAR66));
VAR18 VAR41 (.clk(VAR213), .reset(VAR22), .VAR257(VAR15),
.VAR354(VAR295));
VAR18 VAR99 (.clk(VAR145), .reset(VAR22), .VAR257(VAR105),
.VAR354(VAR253));
VAR18 VAR133 (.clk(VAR318), .reset(VAR22), .VAR257(VAR288),
.VAR354(VAR100));
VAR18 VAR322 (.clk(VAR128), .reset(VAR22), .VAR257(VAR337),
.VAR354(VAR313));
VAR18 VAR6 (.clk(VAR23), .reset(VAR22), .VAR257(VAR342),
.VAR354(VAR98));
VAR18 VAR325 (.clk(VAR51), .reset(VAR22), .VAR257(VAR102),
.VAR354(VAR92));
VAR18 VAR85 (.clk(VAR335), .reset(VAR22), .VAR257(VAR126),
.VAR354(VAR329));
VAR18 VAR7 (.clk(VAR46), .reset(VAR22), .VAR257(VAR32),
.VAR354(VAR186));
VAR18 VAR305 (.clk(VAR277), .reset(VAR22), .VAR257(VAR344),
.VAR354(VAR328));
VAR18 VAR11 (.clk(VAR204), .reset(VAR22), .VAR257(VAR111),
.VAR354(VAR167));
VAR18 VAR147 (.clk(VAR31), .reset(VAR22), .VAR257(VAR346),
.VAR354(VAR304));
VAR18 VAR169 (.clk(VAR24), .reset(VAR22), .VAR257(VAR238),
.VAR354(VAR290));
VAR18 VAR124 (.clk(VAR263), .reset(VAR22), .VAR257(VAR91),
.VAR354(VAR184));
VAR18 VAR225 (.clk(VAR307), .reset(VAR22), .VAR257(VAR315),
.VAR354(VAR193));
VAR18 VAR326 (.clk(VAR129), .reset(VAR22), .VAR257(VAR221),
.VAR354(VAR208));
VAR18 VAR356 (.clk(VAR168), .reset(VAR22), .VAR257(VAR220),
.VAR354(VAR206));
VAR18 VAR283 (.clk(VAR237), .reset(VAR22), .VAR257(VAR236),
.VAR354(VAR12));
VAR18 VAR76 (.clk(VAR118), .reset(VAR22), .VAR257(VAR338),
.VAR354(VAR350));
VAR18 VAR40 (.clk(VAR216), .reset(VAR22), .VAR257(VAR15),
.VAR354(VAR130));
VAR18 VAR5 (.clk(VAR273), .reset(VAR22), .VAR257(VAR105),
.VAR354(VAR330));
VAR18 VAR227 (.clk(VAR42), .reset(VAR22), .VAR257(VAR288),
.VAR354(VAR170));
VAR18 VAR218 (.clk(VAR292), .reset(VAR22), .VAR257(VAR337),
.VAR354(VAR14));
VAR18 VAR101 (.clk(VAR87), .reset(VAR22), .VAR257(VAR342),
.VAR354(VAR10));
VAR18 VAR47 (.clk(VAR164), .reset(VAR22), .VAR257(VAR102),
.VAR354(VAR39));
endmodule | lgpl-3.0 |
drichmond/riffa | fpga/xilinx/vc709/VC709_Gen3x4If128/hdl/VC709_Gen3x4If128.v | 26,211 | module MODULE1
parameter VAR208 = 4,
parameter VAR154 = 128,
parameter VAR155 = 256,
parameter VAR169 = 5
)
(output [(VAR208 - 1) : 0] VAR70,
output [(VAR208 - 1) : 0] VAR122,
input [(VAR208 - 1) : 0] VAR38,
input [(VAR208 - 1) : 0] VAR52,
output [7:0] VAR157,
input VAR71,
input VAR29,
input VAR181
);
wire VAR43;
wire VAR227;
wire VAR42;
wire VAR178;
wire VAR94;
wire VAR116;
wire [VAR154-1:0] VAR57;
wire [VAR147-1:0] VAR48;
wire [(VAR154/32)-1:0] VAR25;
wire VAR100;
wire VAR213;
wire [VAR154-1:0] VAR128;
wire [VAR156-1:0] VAR16;
wire VAR14;
wire [(VAR154/32)-1:0] VAR162;
wire VAR17;
wire VAR84;
wire [VAR154-1:0] VAR64;
wire [VAR40-1:0] VAR207;
wire VAR221;
wire [(VAR154/32)-1:0] VAR202;
wire VAR22;
wire VAR197;
wire [VAR154-1:0] VAR124;
wire [VAR188-1:0] VAR180;
wire VAR174;
wire [(VAR154/32)-1:0] VAR183;
wire VAR171;
wire VAR80;
wire [3:0] VAR195;
wire VAR98;
wire [5:0] VAR66;
wire VAR211;
wire VAR88;
wire [5:0] VAR160;
wire VAR81;
wire [3:0] VAR203; wire [2:0] VAR105; wire [2:0] VAR104; wire [2:0] VAR194; wire [7:0] VAR95; wire [5:0] VAR117; wire [11:0] VAR204; wire [17:0] VAR85; wire [1:0] VAR196;
wire VAR219;
wire VAR34;
wire VAR96;
wire VAR151;
wire [5:0] VAR83; wire [1:0] VAR97;
wire [1:0] VAR35;
wire [1:0] VAR63;
wire VAR19;
wire [1:0] VAR11;
wire [5:0] VAR90;
wire [5:0] VAR164;
wire [17:0] VAR225;
wire [7:0] VAR61;
wire [11:0] VAR189;
wire [7:0] VAR218;
wire [11:0] VAR5;
wire [7:0] VAR24;
wire [11:0] VAR68;
wire [2:0] VAR107;
wire [3:0] VAR158;
wire [1:0] VAR159;
wire VAR39;
wire [1:0] VAR226;
wire [5:0] VAR102;
wire [5:0] VAR20;
wire VAR167;
wire [31:0] VAR73;
wire [3:0] VAR163;
wire [31:0] VAR78;
wire [63:0] VAR199;
wire VAR8;
wire VAR152;
wire [2:0] VAR184;
wire VAR115;
wire [1:0] VAR74;
wire [8:0] VAR53;
wire [2:0] VAR131;
wire VAR72;
wire [VAR161-1:0] VAR170;
wire [VAR161-1:0] VAR210;
wire [VAR161-1:0] VAR103;
wire [VAR161-1:0] VAR75;
wire [(VAR161*VAR47)-1:0] VAR126;
wire [(VAR161*VAR118)-1:0] VAR58;
wire [(VAR161*VAR154)-1:0] VAR2;
wire [VAR161-1:0] VAR62;
wire [VAR161-1:0] VAR46;
wire [VAR161-1:0] VAR127;
wire [VAR161-1:0] VAR215;
wire [VAR161-1:0] VAR142;
wire [VAR161-1:0] VAR138;
wire [(VAR161*VAR47)-1:0] VAR144;
wire [(VAR161*VAR118)-1:0] VAR119;
wire [(VAR161*VAR154)-1:0] VAR30;
wire [VAR161-1:0] VAR31;
wire [VAR161-1:0] VAR187;
genvar VAR113;
VAR1
VAR177
(.VAR36(VAR94),
.VAR137(VAR181));
VAR28
VAR133
(.VAR36(VAR178),
.VAR120(),
.VAR137(VAR71),
.VAR130(1'b0),
.VAR27(VAR29));
VAR12
VAR77
(.VAR36(VAR157[0]),
.VAR137(VAR83[0]));
VAR12
VAR176
(.VAR36(VAR157[1]),
.VAR137(VAR83[1]));
VAR12
VAR59
(.VAR36(VAR157[2]),
.VAR137(VAR83[2]));
VAR12
VAR56
(.VAR36(VAR157[3]),
.VAR137(VAR83[3]));
VAR12
VAR148
(.VAR36(VAR157[4]),
.VAR137(VAR83[4]));
VAR12
VAR92
(.VAR36(VAR157[5]),
.VAR137(VAR83[5]));
VAR12
VAR7
(.VAR36(VAR157[6]),
.VAR137(VAR94));
VAR12
VAR33
(.VAR36(VAR157[7]),
.VAR137(VAR72));
VAR55
VAR201
( .VAR179 ( VAR122 ),
.VAR153 ( VAR70 ),
.VAR182 ( VAR52 ),
.VAR166 ( VAR38 ),
.VAR227 ( VAR227 ),
.VAR42 ( VAR42 ),
.VAR43 ( VAR43 ),
.VAR143 ( ),
.VAR116 ( VAR116 ),
.VAR57 ( VAR57 ),
.VAR48 ( VAR48 ),
.VAR25 ( VAR25 ),
.VAR100 ( VAR100 ),
.VAR213 ( VAR213 ),
.VAR128 ( VAR128 ),
.VAR16 ( VAR16 ),
.VAR14 ( VAR14 ),
.VAR162 ( VAR162 ),
.VAR17 ( VAR17 ),
.VAR84 ( {22{VAR84}} ),
.VAR64 ( VAR64 ),
.VAR207 ( VAR207 ),
.VAR221 ( VAR221 ),
.VAR202 ( VAR202 ),
.VAR22 ( VAR22 ),
.VAR197 ( {22{VAR197}} ),
.VAR124 ( VAR124 ),
.VAR180 ( VAR180 ),
.VAR174 ( VAR174 ),
.VAR183 ( VAR183 ),
.VAR171 ( VAR171 ),
.VAR80 ( VAR80 ),
.VAR195 ( VAR195 ),
.VAR98 ( VAR98 ),
.VAR66 ( VAR66 ),
.VAR211 ( VAR211 ),
.VAR88 ( VAR88 ),
.VAR160 ( VAR160 ),
.VAR81 ( VAR81 ),
.VAR41 ( VAR41),
.VAR203 ( VAR203 ),
.VAR105 ( VAR105 ),
.VAR104 ( VAR104 ),
.VAR194 ( VAR194 ),
.VAR95 ( VAR95 ),
.VAR117 ( VAR117 ),
.VAR204 ( VAR204 ),
.VAR85 ( VAR85 ),
.VAR196 ( VAR196 ),
.VAR219 ( VAR219 ),
.VAR34 ( VAR34 ),
.VAR96 ( VAR96 ),
.VAR151 ( VAR151 ),
.VAR83 ( VAR83 ),
.VAR97 ( VAR97 ),
.VAR35 ( VAR35 ),
.VAR63 ( VAR63 ),
.VAR19 ( VAR19 ),
.VAR11 ( VAR11 ),
.VAR90 ( VAR90 ),
.VAR164 ( VAR164 ),
.VAR225 ( VAR225 ),
.VAR61 ( VAR61 ),
.VAR189 ( VAR189 ),
.VAR218 ( VAR218 ),
.VAR5 ( VAR5 ),
.VAR24 ( VAR24 ),
.VAR68 ( VAR68 ),
.VAR107 ( VAR107 ),
.VAR158 ( VAR158 ),
.VAR159 ( VAR159 ),
.VAR39 ( VAR39 ),
.VAR226 ( VAR226 ),
.VAR102 ( VAR102 ),
.VAR20 ( VAR20 ),
.VAR167 ( VAR167 ),
.VAR73 ( VAR73 ),
.VAR163 ( VAR163 ),
.VAR78 ( VAR78 ),
.VAR199 ( VAR199 ),
.VAR8 ( VAR8 ),
.VAR152 ( VAR152 ),
.VAR184 ( VAR184 ),
.VAR115 ( VAR115 ),
.VAR74 ( VAR74 ),
.VAR53 ( VAR53 ),
.VAR131 ( VAR131 ),
.VAR111 (VAR178),
.VAR216 (~VAR94));
VAR26
.VAR169 (VAR169),
.VAR161 (VAR161),
.VAR154 (VAR154),
.VAR155 (VAR155))
VAR173
( .VAR89 (VAR197),
.VAR45 (VAR84),
.VAR175 (VAR171),
.VAR4 (VAR174),
.VAR99 (VAR124[VAR154-1:0]),
.VAR21 (VAR183[(VAR154/32)-1:0]),
.VAR212 (VAR180[VAR188-1:0]),
.VAR136 (VAR213),
.VAR82 (VAR116),
.VAR10 (VAR57[VAR154-1:0]),
.VAR191 (VAR25[(VAR154/32)-1:0]),
.VAR214 (VAR48[VAR147-1:0]),
.VAR149 (VAR227),
.VAR223 (VAR42),
.VAR54 (VAR158[3:0]),
.VAR224 (VAR159[1:0]),
.VAR141 (VAR163[3:0]),
.VAR60 (VAR78[31:0]),
.VAR134(VAR199[63:0]),
.VAR217 (VAR184[2:0]),
.VAR15 (VAR115),
.VAR145 (VAR74[1:0]),
.VAR13 (VAR53[8:0]),
.VAR106(VAR131[2:0]),
.VAR192 (VAR107[2:0]),
.VAR222 (VAR88),
.VAR123 (VAR72),
.VAR91 (VAR210[VAR161-1:0]),
.VAR198 (VAR75[VAR161-1:0]),
.VAR6 (VAR126[(VAR161*VAR47)-1:0]),
.VAR220 (VAR58[(VAR161*VAR118)-1:0]),
.VAR190 (VAR2[(VAR161*VAR154)-1:0]),
.VAR209 (VAR62[VAR161-1:0]),
.VAR132 (VAR142[VAR161-1:0]),
.VAR200 (VAR187[VAR161-1:0]),
.VAR3 (VAR22),
.VAR32 (VAR221),
.VAR186 (VAR64[VAR154-1:0]),
.VAR172 (VAR202[(VAR154/32)-1:0]),
.VAR87 (VAR207[VAR40-1:0]),
.VAR135 (VAR17),
.VAR37 (VAR14),
.VAR110 (VAR128[VAR154-1:0]),
.VAR67 (VAR162[(VAR154/32)-1:0]),
.VAR140 (VAR16[VAR156-1:0]),
.VAR205 (VAR80),
.VAR79 (VAR100),
.VAR206 (VAR226[1:0]),
.VAR9 (VAR167),
.VAR76 (VAR73[31:0]),
.VAR101 (VAR8),
.VAR112 (VAR152),
.VAR18 (VAR24[7:0]),
.VAR146 (VAR68[11:0]),
.VAR49 (VAR203[3:0]),
.VAR69 (VAR105[2:0]),
.VAR93 (VAR104[2:0]),
.VAR150 (VAR194[2:0]),
.VAR125 (VAR95[7:0]),
.VAR185 (VAR97[1:0]),
.VAR139 (VAR170[VAR161-1:0]),
.VAR44 (VAR103[VAR161-1:0]),
.VAR108 (VAR46[VAR161-1:0]),
.VAR51 (VAR127[VAR161-1:0]),
.VAR23 (VAR215[VAR161-1:0]),
.VAR86 (VAR138[VAR161-1:0]),
.VAR129 (VAR144[(VAR161*VAR47)-1:0]),
.VAR168 (VAR119[(VAR161*VAR118)-1:0]),
.VAR193 (VAR30[(VAR161*VAR154)-1:0]),
.VAR109 (VAR31[VAR161-1:0]));
generate
for (VAR113 = 0; VAR113 < VAR161; VAR113 = VAR113 + 1) begin : VAR121
VAR114
.VAR154(VAR154)
)
VAR50
(.VAR65(VAR227),
.VAR165(VAR72), .VAR139(VAR170[VAR113]),
.VAR91(VAR210[VAR113]),
.VAR44(VAR103[VAR113]),
.VAR198(VAR75[VAR113]),
.VAR6(VAR126[32*VAR113 +:32]),
.VAR220(VAR58[31*VAR113 +:31]),
.VAR190(VAR2[VAR154*VAR113 +:VAR154]),
.VAR209(VAR62[VAR113]),
.VAR108(VAR46[VAR113]),
.VAR51(VAR127[VAR113]),
.VAR23(VAR215[VAR113]),
.VAR132(VAR142[VAR113]),
.VAR86(VAR138[VAR113]),
.VAR129(VAR144[32*VAR113 +:32]),
.VAR168(VAR119[31*VAR113 +:31]),
.VAR193(VAR30[VAR154*VAR113 +:VAR154]),
.VAR109(VAR31[VAR113]),
.VAR200(VAR187[VAR113])
);
end
endgenerate
endmodule | bsd-3-clause |
UGent-HES/ConnectionRouter | vtr_flow/benchmarks/arithmetic/generated_circuits/multless_consts/verilog/mult_108.v | 1,441 | module MODULE2 (
VAR5,
VAR7
);
input [31:0] VAR5;
output [31:0]
VAR7;
wire [31:0]
VAR6,
VAR8,
VAR3,
VAR1,
VAR9,
VAR12,
VAR10;
assign VAR6 = VAR5;
assign VAR12 = VAR6 << 10;
assign VAR3 = VAR8 - VAR6;
assign VAR8 = VAR6 << 5;
assign VAR1 = VAR3 << 8;
assign VAR9 = VAR3 + VAR1;
assign VAR10 = VAR9 + VAR12;
assign VAR7 = VAR10;
endmodule
module MODULE1(
VAR5,
VAR7,
clk
);
input [31:0] VAR5;
output [31:0] VAR7;
reg [31:0] VAR7;
input clk;
reg [31:0] VAR4;
wire [30:0] VAR11;
always @(posedge clk) begin
VAR4 <= VAR5;
VAR7 <= VAR11;
end
MODULE2 MODULE1(
.VAR5(VAR4),
.VAR7(VAR11)
);
endmodule | mit |
chaohu/Daily-Learning | Digital-Logic/lab/design/Decoder/Decoder.srcs/sources_1/new/Chip_Decoder.v | 1,196 | module MODULE1(
input VAR5,VAR10,VAR13,VAR9,VAR15,VAR14,VAR2,VAR16,
output reg [3:0] VAR12,
output reg VAR11,VAR4
);
reg [1:0] VAR6;
parameter VAR1 = 0,VAR3 = 1,VAR8 = 2,VAR7 = 3;
always @(VAR5 or VAR10 or VAR14 or VAR13 or VAR2 or VAR16)
begin
if((VAR5 == 1) & (VAR10 == 1) & (VAR14 == 0) & VAR13 & (VAR2 != VAR16))
VAR11 = 0;
end
else
VAR11 = 1;
if((VAR2 == 0) & (VAR16 ==1))
VAR4 = 0;
else
VAR4 = 1;
end
always @(VAR9 or VAR15)
begin
VAR6 = {VAR9,VAR15};
case(VAR6)
VAR1 : VAR12 = 4'b1110;
VAR3 : VAR12 = 4'b1101;
VAR8 : VAR12 = 4'b1011;
VAR7 : VAR12 = 4'b0111;
endcase
end
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/mux4/sky130_fd_sc_ls__mux4.symbol.v | 1,368 | module MODULE1 (
input VAR8,
input VAR5,
input VAR9,
input VAR6,
output VAR4 ,
input VAR7,
input VAR3
);
supply1 VAR10;
supply0 VAR2;
supply1 VAR11 ;
supply0 VAR1 ;
endmodule | apache-2.0 |
Given-Jiang/Gray_Processing_Altera_OpenCL_DE1-SoC | Gray_Processing/ip/Gray_Processing/acl_fp_ldexp.v | 2,688 | module MODULE1(VAR9, VAR1, VAR3, VAR11, enable, VAR8);
input VAR9, VAR1;
input [31:0] VAR3;
input [31:0] VAR11;
input enable;
output [31:0] VAR8;
wire [7:0] VAR4 = VAR3[30:23];
wire [22:0] VAR10 = VAR3[22:0];
wire VAR14 = VAR3[31];
wire [31:0] VAR13 = VAR11;
wire [31:0] VAR5 = VAR13 + VAR4;
reg [7:0] VAR15;
reg [22:0] VAR6;
reg VAR12;
always@(posedge VAR9 or negedge VAR1)
begin
if (~VAR1)
begin
VAR15 <= 8'VAR7;
VAR6 <= 23'VAR7;
VAR12 <= 1'VAR2;
end
else if (enable)
begin
VAR12 <= VAR14;
if (VAR4 == 8'hff)
begin
VAR6 <= VAR10;
VAR15 <= VAR4;
end
else
if (VAR5[31] | (VAR4 == 8'd0))
begin
VAR6 <= 23'd0;
VAR15 <= 8'd0;
end
else if ({1'b0, VAR5[30:0]} >= 255)
begin
VAR6 <= 23'd0;
VAR15 <= 8'hff;
end
else if (VAR5[7:0] == 8'd0)
begin
VAR6 <= 23'd0;
VAR15 <= 8'h00;
end
else
begin
VAR6 <= VAR10;
VAR15 <= VAR5[7:0];
end
end
end
assign VAR8 = {VAR12, VAR15, VAR6};
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/a21o/sky130_fd_sc_lp__a21o_m.v | 2,245 | module MODULE1 (
VAR3 ,
VAR1 ,
VAR5 ,
VAR7 ,
VAR4,
VAR10,
VAR2 ,
VAR8
);
output VAR3 ;
input VAR1 ;
input VAR5 ;
input VAR7 ;
input VAR4;
input VAR10;
input VAR2 ;
input VAR8 ;
VAR9 VAR6 (
.VAR3(VAR3),
.VAR1(VAR1),
.VAR5(VAR5),
.VAR7(VAR7),
.VAR4(VAR4),
.VAR10(VAR10),
.VAR2(VAR2),
.VAR8(VAR8)
);
endmodule
module MODULE1 (
VAR3 ,
VAR1,
VAR5,
VAR7
);
output VAR3 ;
input VAR1;
input VAR5;
input VAR7;
supply1 VAR4;
supply0 VAR10;
supply1 VAR2 ;
supply0 VAR8 ;
VAR9 VAR6 (
.VAR3(VAR3),
.VAR1(VAR1),
.VAR5(VAR5),
.VAR7(VAR7)
);
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/sdfsbp/sky130_fd_sc_lp__sdfsbp.pp.symbol.v | 1,523 | module MODULE1 (
input VAR7 ,
output VAR3 ,
output VAR9 ,
input VAR8,
input VAR4 ,
input VAR2 ,
input VAR10 ,
input VAR1 ,
input VAR5 ,
input VAR11 ,
input VAR6
);
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_ls | cells/o211ai/sky130_fd_sc_ls__o211ai.behavioral.pp.v | 2,048 | module MODULE1 (
VAR8 ,
VAR17 ,
VAR7 ,
VAR1 ,
VAR9 ,
VAR5,
VAR10,
VAR4 ,
VAR11
);
output VAR8 ;
input VAR17 ;
input VAR7 ;
input VAR1 ;
input VAR9 ;
input VAR5;
input VAR10;
input VAR4 ;
input VAR11 ;
wire VAR2 ;
wire VAR13 ;
wire VAR6;
or VAR3 (VAR2 , VAR7, VAR17 );
nand VAR14 (VAR13 , VAR9, VAR2, VAR1 );
VAR12 VAR15 (VAR6, VAR13, VAR5, VAR10);
buf VAR16 (VAR8 , VAR6 );
endmodule | apache-2.0 |
YingcaiDong/Shunting-Model-Based-Path-Planning-Algorithm-Accelerator-Using-FPGA | System Design Source FIle/ipshared/xilinx.com/axi_dwidth_converter_v2_1/0a9a1aa5/hdl/verilog/axi_dwidth_converter_v2_1_axi4lite_upsizer.v | 11,267 | module MODULE1 #
(
parameter VAR40 = "none",
parameter integer VAR55 = 32,
parameter integer VAR54 = 1,
parameter integer VAR43 = 1
)
(
input wire VAR56,
input wire VAR34,
input wire [VAR55-1:0] VAR27,
input wire [3-1:0] VAR47,
input wire VAR39,
output wire VAR17,
input wire [32-1:0] VAR1,
input wire [32/8-1:0] VAR33,
input wire VAR37,
output wire VAR15,
output wire [2-1:0] VAR5,
output wire VAR36,
input wire VAR32,
input wire [VAR55-1:0] VAR49,
input wire [3-1:0] VAR12,
input wire VAR22,
output wire VAR4,
output wire [32-1:0] VAR31,
output wire [2-1:0] VAR52,
output wire VAR28,
input wire VAR30,
output wire [VAR55-1:0] VAR53,
output wire [3-1:0] VAR26,
output wire VAR60,
input wire VAR42,
output wire [64-1:0] VAR61,
output wire [64/8-1:0] VAR45,
output wire VAR50,
input wire VAR48,
input wire [2-1:0] VAR11,
input wire VAR46,
output wire VAR7,
output wire [VAR55-1:0] VAR2,
output wire [3-1:0] VAR51,
output wire VAR6,
input wire VAR38,
input wire [64-1:0] VAR25,
input wire [2-1:0] VAR35,
input wire VAR16,
output wire VAR9
);
reg VAR44 ;
reg VAR59 ;
reg VAR19 ;
reg VAR41 ;
reg VAR57 ;
reg VAR18 ;
reg VAR10 ;
reg VAR58 ;
reg VAR3 ;
reg VAR13 ;
reg VAR23 ;
reg VAR29 ;
reg VAR21 ;
generate
if (VAR43 != 0) begin : VAR20
always @(posedge VAR34) begin
if (~VAR56) begin
VAR44 <= 1'b0 ;
VAR59 <= 1'b0 ;
VAR41 <= 1'b0;
VAR19 <= 1'b1;
VAR57 <= 1'b0 ;
VAR18 <= 1'b0 ;
end else begin
VAR44 <= 1'b0 ; VAR19 <= 1'b0; if (VAR41) begin
if (VAR30) begin
VAR41 <= 1'b0;
VAR19 <= 1'b1; VAR57 <= 1'b0;
end
end else if (VAR16 & VAR57) begin
VAR41 <= 1'b1;
end else if (VAR59) begin
if (VAR38) begin
VAR59 <= 1'b0;
VAR44 <= 1'b1 ; VAR18 <= VAR49[2];
VAR57 <= 1'b1;
end
end else if (VAR22 & ~VAR57) begin
VAR59 <= 1'b1;
end
end
end
assign VAR6 = VAR59 ;
assign VAR4 = VAR44 ;
assign VAR2 = VAR49;
assign VAR51 = VAR12;
assign VAR28 = VAR41 ;
assign VAR9 = VAR19 ;
assign VAR31 = VAR18 ? VAR25[63:32] : VAR25[31:0];
assign VAR52 = VAR35;
end else begin : VAR8
assign VAR6 = 1'b0 ;
assign VAR4 = 1'b0 ;
assign VAR2 = {VAR55{1'b0}} ;
assign VAR51 = 3'b0 ;
assign VAR28 = 1'b0 ;
assign VAR9 = 1'b0 ;
assign VAR52 = 2'b0 ;
assign VAR31 = 32'b0 ;
end
if (VAR54 != 0) begin : VAR14
always @(posedge VAR34) begin
if (~VAR56) begin
VAR3 <= 1'b0 ;
VAR10 <= 1'b0 ;
VAR13 <= 1'b0 ;
VAR58 <= 1'b0 ;
VAR23 <= 1'b0 ;
VAR29 <= 1'b0 ;
VAR21 <= 1'b0 ;
end else begin
VAR23 <= 1'b0; if (VAR58) begin
if (VAR32) begin
VAR58 <= 1'b0;
VAR23 <= 1'b1; VAR29 <= 1'b0;
VAR21 <= 1'b0;
end
end else if (VAR10) begin
VAR10 <= 1'b0; VAR58 <= 1'b1;
end else if (VAR29 & VAR21) begin
if (VAR46) begin
VAR10 <= 1'b1; end
end else begin
if (VAR3) begin
if (VAR42) begin
VAR3 <= 1'b0;
VAR29 <= 1'b1;
end
end else if (VAR39 & ~VAR29) begin
VAR3 <= 1'b1;
end
if (VAR13) begin
if (VAR48) begin
VAR13 <= 1'b0;
VAR21 <= 1'b1;
end
end else if (VAR37 & (VAR3 | VAR29) & ~VAR21) begin
VAR13 <= 1'b1;
end
end
end
end
assign VAR60 = VAR3 ;
assign VAR17 = VAR10 ;
assign VAR53 = VAR27;
assign VAR26 = VAR47;
assign VAR50 = VAR13 ;
assign VAR15 = VAR10 ;
assign VAR61 = {VAR1,VAR1};
assign VAR45 = VAR27[2] ? {VAR33, 4'b0} : {4'b0, VAR33};
assign VAR36 = VAR58 ;
assign VAR7 = VAR23 ;
assign VAR5 = VAR11;
end else begin : VAR24
assign VAR60 = 1'b0 ;
assign VAR17 = 1'b0 ;
assign VAR53 = {VAR55{1'b0}} ;
assign VAR26 = 3'b0 ;
assign VAR50 = 1'b0 ;
assign VAR15 = 1'b0 ;
assign VAR61 = 64'b0 ;
assign VAR45 = 8'b0 ;
assign VAR36 = 1'b0 ;
assign VAR7 = 1'b0 ;
assign VAR5 = 2'b0 ;
end
endgenerate
endmodule | mit |
donnaware/AGC | rtl/de0/agc/JTAG_Source1.v | 3,899 | module MODULE1 (
VAR16,
VAR5);
input [0:0] VAR16;
output [0:0] VAR5;
wire [0:0] VAR29;
wire [0:0] VAR5 = VAR29[0:0];
VAR26 VAR28 (
.VAR16 (VAR16),
.VAR5 (VAR29)
,
.VAR9 (),
.VAR21 (),
.VAR20 (),
.VAR10 (),
.VAR1 (),
.VAR32 (),
.VAR3 (),
.VAR4 (),
.VAR22 (),
.VAR15 (),
.VAR24 (),
.VAR8 (),
.VAR19 (),
.VAR11 (),
.VAR30 (),
.VAR12 (),
.VAR13 ()
);
VAR28.VAR17 = "VAR6",
VAR28.VAR31 = "VAR18",
VAR28.VAR23 = 1,
VAR28.VAR7 = "VAR27",
VAR28.VAR25 = 0,
VAR28.VAR14 = " 0",
VAR28.VAR2 = 1;
endmodule | gpl-3.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/a41o/sky130_fd_sc_lp__a41o_4.v | 2,426 | module MODULE1 (
VAR6 ,
VAR2 ,
VAR7 ,
VAR1 ,
VAR5 ,
VAR9 ,
VAR12,
VAR4,
VAR10 ,
VAR3
);
output VAR6 ;
input VAR2 ;
input VAR7 ;
input VAR1 ;
input VAR5 ;
input VAR9 ;
input VAR12;
input VAR4;
input VAR10 ;
input VAR3 ;
VAR11 VAR8 (
.VAR6(VAR6),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR1(VAR1),
.VAR5(VAR5),
.VAR9(VAR9),
.VAR12(VAR12),
.VAR4(VAR4),
.VAR10(VAR10),
.VAR3(VAR3)
);
endmodule
module MODULE1 (
VAR6 ,
VAR2,
VAR7,
VAR1,
VAR5,
VAR9
);
output VAR6 ;
input VAR2;
input VAR7;
input VAR1;
input VAR5;
input VAR9;
supply1 VAR12;
supply0 VAR4;
supply1 VAR10 ;
supply0 VAR3 ;
VAR11 VAR8 (
.VAR6(VAR6),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR1(VAR1),
.VAR5(VAR5),
.VAR9(VAR9)
);
endmodule | apache-2.0 |
marmolejo/zet | cores/hpdmc_sdr16/rtl/hpdmc_ctlif.v | 3,416 | module MODULE1 #(
parameter VAR11 = 1'b0,
parameter VAR1 = 12
) (
input VAR22,
input VAR2,
input [ 2:0] VAR14,
input VAR23,
input [15:0] VAR7,
output reg [15:0] VAR3,
output reg VAR18,
output reg VAR6,
output reg VAR9,
output reg VAR20,
output reg VAR16,
output reg VAR13,
output reg VAR26,
output reg [VAR1-1:0] VAR5,
output [ 1:0] VAR10,
output reg [2:0] VAR21,
output reg [2:0] VAR8,
output reg VAR15,
output reg [10:0] VAR12,
output reg [3:0] VAR17,
output reg [1:0] VAR25
);
localparam VAR19 = 16 - VAR1;
localparam VAR4 = VAR1 - 12;
wire VAR24 = VAR14[2] == VAR11;
assign VAR10 = 2'b00;
always @(posedge VAR22) begin
if(VAR2) begin
VAR3 <= 16'd0;
VAR18 <= 1'b1;
VAR6 <= 1'b1;
VAR9 <= 1'b0;
VAR5 <= {VAR1{1'd0}};
VAR21 <= 3'd2;
VAR8 <= 3'd2;
VAR15 <= 1'b0;
VAR12 <= 11'd740;
VAR17 <= 4'd8;
VAR25 <= 2'd2;
end else begin
VAR20 <= 1'b1;
VAR16 <= 1'b1;
VAR13 <= 1'b1;
VAR26 <= 1'b1;
VAR3 <= 16'd0;
if(VAR24) begin
if(VAR23) begin
case(VAR14[1:0])
2'b00: begin
VAR18 <= VAR7[0];
VAR6 <= VAR7[1];
VAR9 <= VAR7[2];
end
2'b01: begin
VAR20 <= ~VAR7[0];
VAR16 <= ~VAR7[1];
VAR13 <= ~VAR7[2];
VAR26 <= ~VAR7[3];
VAR5 <= { {VAR4{1'b0}}, VAR7[15:4]};
end
2'b10: begin
VAR21 <= VAR7[2:0];
VAR8 <= VAR7[5:3];
VAR15 <= VAR7[6];
VAR17 <= VAR7[10:7];
VAR25 <= VAR7[12:11];
end
2'b11: begin
VAR12 <= VAR7[10:0];
end
endcase
end
case(VAR14[1:0])
2'b00: VAR3 <= {VAR9, VAR6, VAR18};
2'b01: VAR3 <= {VAR5, {VAR19{1'b0}} };
2'b10: VAR3 <= {VAR25, VAR17, VAR15, VAR8, VAR21};
2'b11: VAR3 <= {5'd0, VAR12};
endcase
end
end
end
endmodule | gpl-3.0 |
google/skywater-pdk-libs-sky130_fd_sc_ms | cells/sedfxtp/sky130_fd_sc_ms__sedfxtp_4.v | 2,466 | module MODULE1 (
VAR12 ,
VAR7 ,
VAR10 ,
VAR5 ,
VAR6 ,
VAR2 ,
VAR4,
VAR1,
VAR11 ,
VAR9
);
output VAR12 ;
input VAR7 ;
input VAR10 ;
input VAR5 ;
input VAR6 ;
input VAR2 ;
input VAR4;
input VAR1;
input VAR11 ;
input VAR9 ;
VAR8 VAR3 (
.VAR12(VAR12),
.VAR7(VAR7),
.VAR10(VAR10),
.VAR5(VAR5),
.VAR6(VAR6),
.VAR2(VAR2),
.VAR4(VAR4),
.VAR1(VAR1),
.VAR11(VAR11),
.VAR9(VAR9)
);
endmodule
module MODULE1 (
VAR12 ,
VAR7,
VAR10 ,
VAR5 ,
VAR6,
VAR2
);
output VAR12 ;
input VAR7;
input VAR10 ;
input VAR5 ;
input VAR6;
input VAR2;
supply1 VAR4;
supply0 VAR1;
supply1 VAR11 ;
supply0 VAR9 ;
VAR8 VAR3 (
.VAR12(VAR12),
.VAR7(VAR7),
.VAR10(VAR10),
.VAR5(VAR5),
.VAR6(VAR6),
.VAR2(VAR2)
);
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hvl | cells/dfxtp/sky130_fd_sc_hvl__dfxtp.behavioral.v | 1,708 | module MODULE1 (
VAR8 ,
VAR10,
VAR9
);
output VAR8 ;
input VAR10;
input VAR9 ;
supply1 VAR2;
supply0 VAR7;
supply1 VAR12 ;
supply0 VAR1 ;
wire VAR3 ;
reg VAR11 ;
wire VAR6 ;
wire VAR4;
VAR13 VAR5 (VAR3 , VAR6, VAR4, VAR11, VAR2, VAR7);
buf VAR14 (VAR8 , VAR3 );
endmodule | apache-2.0 |
lasalvavida/Zybo-Open-Source-Video-IP-Toolbox | general_ip/affine_transform/affine_transform.srcs/sources_1/bd/affine_block/ip/affine_block_ieee754_fp_multiplier_0_0/affine_block_ieee754_fp_multiplier_0_0_stub.v | 1,367 | module MODULE1(VAR1, VAR3, VAR2)
;
input [31:0]VAR1;
input [31:0]VAR3;
output [31:0]VAR2;
endmodule | mit |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/antenna/gf180mcu_fd_sc_mcu9t5v0__antenna.behavioral.v | 1,032 | module MODULE1( VAR3 );
input VAR3;
VAR1 VAR2(.VAR3(VAR3));
VAR1 VAR4(.VAR3(VAR3)); | apache-2.0 |
BilkentCompGen/GateKeeper | FPGA Application/VC709_Gen3x4If128/GateKeeper.srcs/riffa2.2/scsdpram.v | 2,946 | module MODULE1
parameter VAR4 = 32,
parameter VAR1 = 1024
)
(
input VAR10,
input VAR2,
input [VAR8(VAR1)-1:0] VAR11,
output [VAR4-1:0] VAR6,
input VAR7,
input [VAR8(VAR1)-1:0] VAR12,
input [VAR4-1:0] VAR9
);
reg [VAR4-1:0] VAR5 [VAR1-1:0];
reg [VAR4-1:0] VAR3;
assign VAR6 = VAR3;
always @(posedge VAR10) begin
if (VAR7) begin
VAR5[VAR12] <= VAR9;
end
if(VAR2) begin
VAR3 <= VAR5[VAR11];
end
end
endmodule | gpl-3.0 |
rkrajnc/minimig-de1 | rtl/ctrl/qmem_sram.v | 8,515 | module MODULE1 #(
parameter VAR27 = 32,
parameter VAR4 = 32,
parameter VAR21 = VAR4/8
)(
input wire VAR37,
input wire VAR22,
input wire rst,
input wire [VAR27-1:0] VAR18,
input wire VAR35,
input wire VAR15,
input wire [VAR21-1:0] sel,
input wire [VAR4-1:0] VAR9,
output reg [VAR4-1:0] VAR16,
output wire ack,
output wire VAR1,
output wire [18-1:0] VAR2,
output wire VAR19,
output wire VAR6,
output wire VAR34,
output wire VAR25,
output wire VAR12,
output wire [16-1:0] VAR38,
input wire [16-1:0] VAR11
);
localparam VAR31 = 3'b000; localparam VAR3 = 3'b011; localparam VAR17 = 3'b111;
localparam VAR10 = 3'b010; localparam VAR13 = 3'b110;
localparam VAR39 = 3'b001;
reg [2:0] state, VAR40;
always @
begin
case (state)
end
VAR31 : begin if (VAR35) VAR40 = VAR28; else VAR40 = VAR31; end
VAR28 : begin if (VAR35) VAR40 = VAR24; else VAR40 = VAR31; end
VAR24 : begin if (VAR35) VAR40 = VAR39; else VAR40 = VAR31; end
VAR39 : begin VAR40 = VAR31; end
default : begin VAR40 = VAR31; end
endcase
end
always @ (posedge VAR22 or posedge rst)
begin
if (rst)
state <= VAR31;
end
else
state <= VAR40;
end
reg [17:0] VAR20;
always @ (posedge VAR22)
begin
if (VAR40 == VAR28)
VAR20 <= {VAR18[18:2], 1'b0};
end
else if (VAR40 == VAR24)
VAR20 <= {VAR18[18:2], 1'b1};
end
reg VAR29;
always @ (posedge VAR22 or posedge rst)
begin
if (rst)
VAR29 <= 1'b1;
end
else if ((VAR40 == VAR28) || (VAR40 == VAR24))
VAR29 <= 1'b0;
else
VAR29 <= 1'b1;
end
reg VAR33;
always @ (posedge VAR22)
begin
if ((VAR40 == VAR28) || (VAR40 == VAR24))
VAR33 <= !VAR15;
end
reg VAR14, VAR26;
always @ (posedge VAR22)
begin
if (VAR40 == VAR28)
{VAR14, VAR26} <= {!sel[3], !sel[2]};
end
else if (VAR40 == VAR24)
{VAR14, VAR26} <= {!sel[1], !sel[0]};
end
reg VAR5;
always @ (posedge VAR22)
begin
if ((VAR40 == VAR28) || (VAR40 == VAR24))
VAR5 <= VAR15;
end
else
VAR5 <= 1'b0;
end
reg [15:0] VAR30;
always @ (posedge VAR22)
begin
if (VAR40 == VAR28)
VAR30 <= VAR9[31:16];
end
else if (VAR40 == VAR24)
VAR30 <= VAR9[15:0];
end
reg [31:0] VAR41;
always @ (posedge VAR22)
begin
if ((state == VAR24) && !VAR15)
VAR16[31:16] <= VAR11;
end
else if ((state == VAR39) && !VAR15)
VAR16[15: 0] <= VAR11;
end
reg VAR36;
always @ (posedge VAR22 or posedge rst)
begin
if (rst)
VAR36 <= 1'b0;
end
else if (state == VAR24)
VAR36 <= 1'b1;
else
VAR36 <= 1'b0;
end
assign VAR2 = VAR20;
assign VAR19 = VAR29;
assign VAR6 = VAR33;
assign VAR34 = VAR14;
assign VAR25 = VAR26;
assign VAR12 = VAR5;
assign VAR38 = VAR30;
assign ack = VAR36;
assign VAR1 = 1'b0;
reg [ VAR27-1:0] VAR32;
wire VAR8;
reg VAR23;
reg [ 16-1:0] VAR7;
always @ (posedge VAR37) VAR32 <= VAR18;
assign VAR8 = (VAR18 != VAR32);
always @ (posedge VAR37 or posedge rst)
begin
if (rst)
VAR23 <= 1'b0;
end
else if (VAR8)
VAR23 <= 1'b0;
else if (VAR35)
VAR23 <= !VAR23;
end
always @ (posedge VAR37) if (VAR35 && !VAR23 && !VAR15) VAR7 <= VAR11;
always @ (posedge VAR37) if (VAR35 && VAR23 && !VAR15) VAR16 <= {VAR11, VAR7};
assign ack = VAR23;
assign VAR1 = 1'b0;
assign VAR2 = (!VAR23) ? {VAR18[18:2], 1'b0} : {VAR18[18:2], 1'b1};
assign VAR19 = !VAR35;
assign VAR6 = !VAR15;
assign VAR34 = !((!VAR23) ? sel[1] : sel[3]);
assign VAR25 = !((!VAR23) ? sel[0] : sel[2]);
assign VAR12 = VAR15;
assign VAR38 = (!VAR23) ? VAR9[15:0] : VAR9[31:16];
endmodule | gpl-3.0 |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/fillcap/gf180mcu_fd_sc_mcu9t5v0__fillcap_8.behavioral.pp.v | 1,084 | module MODULE1( VAR4, VAR1 );
inout VAR4, VAR1;
VAR3 VAR2(.VAR4(VAR4),.VAR1(VAR1));
VAR3 VAR5(.VAR4(VAR4),.VAR1(VAR1)); | apache-2.0 |
andrewandrepowell/zybo_petalinux | zybo_petalinux_vga/zybo_petalinux_vga.srcs/sources_1/bd/block_design/ipshared/xilinx.com/generic_baseblocks_v2_1/hdl/verilog/generic_baseblocks_v2_1_carry_or.v | 4,393 | module MODULE1 #
(
parameter VAR13 = "VAR9"
)
(
input wire VAR10,
input wire VAR12,
output wire VAR14
);
generate
if ( VAR13 == "VAR11" ) begin : VAR8
assign VAR14 = VAR10 | VAR12;
end else begin : VAR1
wire VAR4;
assign VAR4 = ~VAR12;
VAR7 VAR3
(
.VAR6 (VAR14),
.VAR5 (VAR10),
.VAR2 (1'b1),
.VAR12 (VAR4)
);
end
endgenerate
endmodule | gpl-3.0 |
amrmorsey/Digital-Design-Project | inverse_perm.v | 3,175 | module MODULE1(
VAR1,
VAR2,
VAR4
);
input [32:1] VAR1;
input [32:1] VAR2;
output reg [64:1] VAR4;
wire [64:1] VAR3 ;
assign VAR3 = {VAR2,VAR1}; always @(VAR3)
begin
VAR4[1] <= VAR3[40];
VAR4[2] <= VAR3[8];
VAR4[3] <= VAR3[48];
VAR4[4] <= VAR3[16];
VAR4[5] <= VAR3[56];
VAR4[6] <= VAR3[24];
VAR4[7] <= VAR3[64];
VAR4[8] <= VAR3[32];
VAR4[9] <= VAR3[39];
VAR4[10] <= VAR3[7];
VAR4[11] <= VAR3[47];
VAR4[12] <= VAR3[15];
VAR4[13] <= VAR3[55];
VAR4[14] <= VAR3[23];
VAR4[15] <= VAR3[63];
VAR4[16] <= VAR3[31];
VAR4[17] <= VAR3[38];
VAR4[18] <= VAR3[6];
VAR4[19] <= VAR3[46];
VAR4[20] <= VAR3[14];
VAR4[21] <= VAR3[54];
VAR4[22] <= VAR3[22];
VAR4[23] <= VAR3[62];
VAR4[24] <= VAR3[30];
VAR4[25] <= VAR3[37];
VAR4[26] <= VAR3[5];
VAR4[27] <= VAR3[45];
VAR4[28] <= VAR3[13];
VAR4[29] <= VAR3[53];
VAR4[30] <= VAR3[21];
VAR4[31] <= VAR3[61];
VAR4[32] <= VAR3[29];
VAR4[33] <= VAR3[36];
VAR4[34] <= VAR3[4];
VAR4[35] <= VAR3[44];
VAR4[36] <= VAR3[12];
VAR4[37] <= VAR3[52];
VAR4[38] <= VAR3[20];
VAR4[39] <= VAR3[60];
VAR4[40] <= VAR3[28];
VAR4[41] <= VAR3[35];
VAR4[42] <= VAR3[3];
VAR4[43] <= VAR3[43];
VAR4[44] <= VAR3[11];
VAR4[45] <= VAR3[51];
VAR4[46] <= VAR3[19];
VAR4[47] <= VAR3[59];
VAR4[48] <= VAR3[27];
VAR4[49] <= VAR3[34];
VAR4[50] <= VAR3[2];
VAR4[51] <= VAR3[42];
VAR4[52] <= VAR3[10];
VAR4[53] <= VAR3[50];
VAR4[54] <= VAR3[18];
VAR4[55] <= VAR3[58];
VAR4[56] <= VAR3[26];
VAR4[57] <= VAR3[33];
VAR4[58] <= VAR3[1];
VAR4[59] <= VAR3[41];
VAR4[60] <= VAR3[9];
VAR4[61] <= VAR3[49];
VAR4[62] <= VAR3[17];
VAR4[63] <= VAR3[57];
VAR4[64] <= VAR3[25];
end
endmodule | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hvl | cells/or2/sky130_fd_sc_hvl__or2_1.v | 2,083 | module MODULE1 (
VAR1 ,
VAR5 ,
VAR2 ,
VAR9,
VAR8,
VAR7 ,
VAR6
);
output VAR1 ;
input VAR5 ;
input VAR2 ;
input VAR9;
input VAR8;
input VAR7 ;
input VAR6 ;
VAR3 VAR4 (
.VAR1(VAR1),
.VAR5(VAR5),
.VAR2(VAR2),
.VAR9(VAR9),
.VAR8(VAR8),
.VAR7(VAR7),
.VAR6(VAR6)
);
endmodule
module MODULE1 (
VAR1,
VAR5,
VAR2
);
output VAR1;
input VAR5;
input VAR2;
supply1 VAR9;
supply0 VAR8;
supply1 VAR7 ;
supply0 VAR6 ;
VAR3 VAR4 (
.VAR1(VAR1),
.VAR5(VAR5),
.VAR2(VAR2)
);
endmodule | apache-2.0 |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/oai32/gf180mcu_fd_sc_mcu9t5v0__oai32_4.functional.pp.v | 1,692 | module MODULE1( VAR19, VAR3, VAR11, VAR15, VAR16, VAR8, VAR21, VAR20 );
input VAR11, VAR19, VAR3, VAR8, VAR16;
inout VAR21, VAR20;
output VAR15;
wire VAR6;
not VAR14( VAR6, VAR11 );
wire VAR22;
not VAR5( VAR22, VAR19 );
wire VAR1;
not VAR4( VAR1, VAR3 );
wire VAR17;
and VAR13( VAR17, VAR6, VAR22, VAR1 );
wire VAR7;
not VAR10( VAR7, VAR8 );
wire VAR23;
not VAR18( VAR23, VAR16 );
wire VAR12;
and VAR2( VAR12, VAR7, VAR23 );
or VAR9( VAR15, VAR17, VAR12 );
endmodule | apache-2.0 |
ShepardSiegel/ocpi | coregen/dram_k7_mig12/mig_7series_v1_2/user_design/rtl/phy/if_post_fifo.v | 7,935 | module MODULE1 #
(
parameter VAR19 = 100, parameter VAR3 = 4, parameter VAR28 = 32 )
(
input clk, input rst, input VAR24,
input VAR8,
input [VAR28-1:0] din, output VAR6,
output [VAR28-1:0] dout );
localparam VAR18
= (VAR3 == 2) ? 1 :
(((VAR3 == 3) || (VAR3 == 4)) ? 2 : 'VAR5);
integer VAR2;
reg [VAR28-1:0] VAR4[0:VAR3-1];
reg VAR29;
reg VAR25;
reg [VAR18-1:0] VAR1;
reg [VAR18-1:0] VAR9;
task VAR13;
input rd;
input wr;
reg [1:0] VAR15;
reg [1:0] VAR7;
begin
VAR15 = (VAR1 + 1'b1)%VAR3;
VAR7 = (VAR9 + 1'b1)%VAR3;
casez ({rd, wr, VAR29, VAR25})
4'VAR16: ; 4'b0100: begin
end
4'b0110: begin
end
4'b1000: begin
end
4'b1001: begin
end
4'b1100, 4'b1101, 4'b1110: begin
end
4'b0101, 4'b1010: ;
default: begin
VAR14("VAR22 %VAR20 @%VAR30: VAR17 VAR10: rd:%VAR26,wr:%VAR26,VAR21:%VAR26,VAR11:%VAR26",
, rd, wr, VAR29, VAR25);
VAR1 <= 2'VAR23;
VAR9 <= 2'VAR23;
end
endcase
end
endtask
wire [VAR28-1:0] VAR12;
assign dout = VAR29 ? din : VAR12; assign VAR6 = VAR24 & VAR29;
always @(posedge clk)
if (rst) begin
VAR29 <= 1'b1;
VAR25 <= 1'b0;
VAR1 <= 'b0;
VAR9 <= 'b0;
end else begin
if (VAR29 && !VAR25 && VAR8 && !VAR24) ;
end
else
VAR13(VAR8, ~VAR24);
end
wire VAR27;
assign VAR27 = (!VAR8 & !VAR24 & !VAR25)
| (VAR8 & !VAR24 & !VAR29);
always @ (posedge clk)
begin
if (VAR27)
end
assign VAR12 = VAR4 [VAR1];
endmodule | lgpl-3.0 |
alexforencich/verilog-ethernet | example/S10DX_DK/fpga_10g/rtl/xcvr_ctrl.v | 9,499 | module MODULE1 (
input wire VAR10,
input wire VAR22,
input wire VAR8,
output wire [18:0] VAR12,
output wire VAR25,
output wire VAR3,
input wire [7:0] VAR32,
output wire [7:0] VAR23,
input wire VAR27
);
localparam [3:0]
VAR34 = 4'd0,
VAR28 = 4'd1,
VAR38 = 4'd2,
VAR9 = 4'd3,
VAR7 = 4'd4,
VAR13 = 4'd5,
VAR30 = 4'd6,
VAR11 = 4'd7,
VAR33 = 4'd8,
VAR21 = 4'd9,
VAR39 = 4'd10,
VAR29 = 4'd11;
reg [3:0] VAR36 = VAR34, VAR18;
reg [18:0] VAR16 = 19'd0, VAR6;
reg VAR20 = 1'b0, VAR24;
reg VAR5 = 1'b0, VAR14;
reg [7:0] VAR15 = 8'd0, VAR31;
reg [7:0] VAR1 = 8'd0, VAR37;
reg VAR2 = 1'b0, VAR40;
reg [15:0] VAR17 = 0, VAR26;
reg VAR35 = 0;
reg VAR4 = 0;
reg VAR19 = 0;
assign VAR12 = VAR16;
assign VAR25 = VAR20;
assign VAR3 = VAR5;
assign VAR23 = VAR15;
always @(posedge VAR10) begin
VAR35 <= VAR8;
VAR4 <= VAR35;
VAR19 <= VAR4;
end
always @* begin
VAR18 = VAR34;
VAR6 = VAR16;
VAR24 = 1'b0;
VAR14 = 1'b0;
VAR31 = VAR15;
VAR37 = VAR1;
VAR40 = VAR2;
VAR26 = VAR17;
if (VAR20 || VAR5) begin
if (VAR27) begin
VAR24 = VAR20;
VAR14 = VAR5;
end else begin
VAR24 = 1'b0;
VAR14 = 1'b0;
if (VAR20) begin
VAR37 = VAR32;
VAR40 = 1'b1;
end
end
VAR18 = VAR36;
end else if (VAR17 != 0) begin
VAR26 = VAR17 - 1;
VAR18 = VAR36;
end else begin
VAR40 = 1'b0;
case (VAR36)
VAR34: begin
if (VAR19) begin
VAR26 = 16'hffff;
VAR18 = VAR28;
end else begin
VAR18 = VAR34;
end
end
VAR28: begin
VAR6 = 19'h40143;
VAR31 = 8'h80;
VAR14 = 1'b1;
VAR18 = VAR38;
end
VAR38: begin
if (VAR2 && VAR1[0]) begin
VAR6 = 19'h200;
VAR31 = 8'hD2;
VAR14 = 1'b1;
VAR18 = VAR9;
end else begin
VAR6 = 19'h40144;
VAR24 = 1'b1;
VAR18 = VAR38;
end
end
VAR9: begin
VAR6 = 19'h201;
VAR31 = 8'h02;
VAR14 = 1'b1;
VAR18 = VAR7;
end
VAR7: begin
VAR6 = 19'h202;
VAR31 = 8'h01;
VAR14 = 1'b1;
VAR18 = VAR13;
end
VAR13: begin
VAR6 = 19'h203;
VAR31 = 8'h96;
VAR14 = 1'b1;
VAR18 = VAR30;
end
VAR30: begin
if (VAR2 && VAR1 == 8'h80) begin
VAR6 = 19'h200;
VAR31 = 8'hF6;
VAR14 = 1'b1;
VAR18 = VAR11;
end else begin
VAR6 = 19'h207;
VAR24 = 1'b1;
VAR18 = VAR30;
end
end
VAR11: begin
VAR6 = 19'h201;
VAR31 = 8'h01;
VAR14 = 1'b1;
VAR18 = VAR33;
end
VAR33: begin
VAR6 = 19'h202;
VAR31 = 8'h03;
VAR14 = 1'b1;
VAR18 = VAR21;
end
VAR21: begin
VAR6 = 19'h203;
VAR31 = 8'h96;
VAR14 = 1'b1;
VAR18 = VAR39;
end
VAR39: begin
if (VAR2 && VAR1 == 8'h80) begin
VAR18 = VAR29;
end else begin
VAR6 = 19'h207;
VAR24 = 1'b1;
VAR18 = VAR39;
end
end
VAR29: begin
VAR18 = VAR29;
end
endcase
end
if (!VAR19) begin
VAR18 = VAR34;
end
end
always @(posedge VAR10) begin
VAR36 <= VAR18;
VAR16 <= VAR6;
VAR20 <= VAR24;
VAR5 <= VAR14;
VAR15 <= VAR31;
VAR1 <= VAR37;
VAR2 <= VAR40;
VAR17 <= VAR26;
if (VAR22) begin
VAR36 <= VAR34;
VAR20 <= 1'b0;
VAR5 <= 1'b0;
VAR2 <= 1'b0;
VAR17 <= 0;
end
end
endmodule | mit |
antmicro/yosys | techlibs/intel/max10/cells_arith.v | 2,706 | module MODULE1(
module 80alteramax10alu (VAR1, VAR12, VAR10, VAR21, VAR36, VAR30, VAR35);
parameter VAR23 = 0;
parameter VAR11 = 0;
parameter VAR13 = 1;
parameter VAR17 = 1;
parameter VAR31 = 1;
input [VAR13-1:0] VAR1;
input [VAR17-1:0] VAR12;
output [VAR31-1:0] VAR36, VAR30;
input VAR10, VAR21;
output VAR35;
wire VAR27 = VAR31 <= 4;
wire [VAR31-1:0] VAR14, VAR20;
\pos #(.VAR23(VAR23), .VAR13(VAR13), .VAR31(VAR31)) VAR24 (.VAR1(VAR1), .VAR30(VAR14));
\pos #(.VAR23(VAR11), .VAR13(VAR17), .VAR31(VAR31)) VAR16 (.VAR1(VAR12), .VAR30(VAR20));
wire [VAR31-1:0] VAR28 = VAR14;
wire [VAR31-1:0] VAR18 = VAR21 ? ~VAR20 : VAR20;
wire [VAR31+1:0] VAR22;
wire [VAR31+1:0] VAR32 = {VAR22, VAR10};
VAR25 #(.VAR2(16'b0000000010101010), .VAR7("VAR9")) VAR34 (.VAR26(VAR22[0]), .VAR29(VAR32[0]), .VAR8(1'b1), .VAR6(1'b1), .VAR4(1'b1));
genvar VAR19;
generate for (VAR19 = 0; VAR19 < VAR31; VAR19 = VAR19 + 1) begin: VAR3
if(VAR19==VAR31-1) begin
VAR25 #(.VAR2(16'b1111000011100000), .VAR7("VAR9")) VAR33 (.VAR5(VAR22[VAR31]), .VAR29(1'b1), .VAR8(1'b1), .VAR6(1'b1), .VAR4(1'b1), .VAR9(VAR32[VAR31]));
assign VAR35 = VAR22[VAR31];
end
else
VAR25 #(.VAR2(16'b1001011011101000), .VAR7("VAR9")) VAR15 (.VAR5(VAR30[VAR19]), .VAR26(VAR22[VAR19+1]), .VAR29(VAR28[VAR19]), .VAR8(VAR18[VAR19]), .VAR6(1'b1), .VAR4(1'b1), .VAR9(VAR32[VAR19+1]));
end: VAR3
endgenerate
assign VAR36 = VAR28 ^ VAR18;
endmodule | isc |
Jam-G/MIPS | FORWARD.v | 1,899 | module MODULE1(
input [4:0] VAR10,
input [4:0] VAR9,
input [4:0] VAR8,
input [4:0] VAR11,
input [4:0] VAR7,
input [4:0] VAR12,
input VAR2,
input VAR4,
input [3:0] VAR5,
input VAR3,
output reg [3:0] VAR1,
output reg [3:0] VAR6,
output reg [7:0] VAR14,
output reg [7:0] VAR13
);
always@(*)begin
if(!VAR3 && VAR4 && VAR12 == VAR11) VAR1 = VAR5;
end
else
VAR1 = 4'b0000;
if(!VAR3 && VAR4 && VAR12 == VAR7) VAR6 = VAR5;
else
VAR6 = 4'b0000;
if(VAR2 && VAR8 == VAR10) VAR14 = 8'b01010101;
else if(VAR4 && VAR12 == VAR10) begin
if(VAR5[3])
VAR14[7:6] = 2'b10;
end
else
VAR14[7:6] = 2'b00;
if(VAR5[2])
VAR14[5:4] = 2'b10;
else
VAR14[5:4] = 2'b00;
if(VAR5[1])
VAR14[3:2] = 2'b10;
else
VAR14[3:2] = 2'b00;
if(VAR5[0])
VAR14[1:0] = 2'b10;
else
VAR14[1:0] = 2'b10;
end
else
VAR14 = 8'b00000000;
if(VAR2 && VAR8 == VAR9) VAR13 = 8'b01010101;
else if(VAR4 && VAR12 == VAR9) begin
if(VAR5[3])
VAR13[7:6] = 2'b10;
end
else
VAR13[7:6] = 2'b00;
if(VAR5[2])
VAR13[5:4] = 2'b10;
else
VAR13[5:4] = 2'b00;
if(VAR5[1])
VAR13[3:2] = 2'b10;
else
VAR13[3:2] = 2'b00;
if(VAR5[0])
VAR13[1:0] = 2'b10;
else
VAR13[1:0] = 2'b00;
end
else
VAR13 = 8'b000000000;
end
endmodule | lgpl-3.0 |
google/skywater-pdk-libs-sky130_fd_sc_hdll | cells/a222oi/sky130_fd_sc_hdll__a222oi.functional.v | 1,743 | module MODULE1 (
VAR14 ,
VAR2,
VAR4,
VAR7,
VAR1,
VAR6,
VAR12
);
output VAR14 ;
input VAR2;
input VAR4;
input VAR7;
input VAR1;
input VAR6;
input VAR12;
wire VAR5 ;
wire VAR13 ;
wire VAR16 ;
wire VAR8;
nand VAR11 (VAR5 , VAR4, VAR2 );
nand VAR10 (VAR13 , VAR1, VAR7 );
nand VAR15 (VAR16 , VAR12, VAR6 );
and VAR3 (VAR8, VAR5, VAR13, VAR16);
buf VAR9 (VAR14 , VAR8 );
endmodule | apache-2.0 |
bluespec/Flute | builds/RV64ACIMU_Flute_verilator/Verilog_RTL/mkMem_Model.v | 5,585 | module MODULE1(VAR20,
VAR17,
VAR33,
VAR16,
VAR8,
VAR54,
VAR26,
VAR15);
input VAR20;
input VAR17;
input [352 : 0] VAR33;
input VAR16;
output VAR8;
input VAR54;
output [255 : 0] VAR26;
output VAR15;
wire [255 : 0] VAR26;
wire VAR8, VAR15;
wire [255 : 0] VAR11, VAR13;
wire VAR49,
VAR6,
VAR24,
VAR61,
VAR59;
wire [255 : 0] VAR1, VAR66;
wire [63 : 0] VAR29,
VAR45,
VAR58,
VAR38,
VAR48,
VAR19;
wire VAR12;
wire VAR4,
VAR7,
VAR50,
VAR35;
reg [31 : 0] VAR64;
reg [31 : 0] VAR56;
wire VAR2;
assign VAR8 = VAR59 ;
assign VAR4 = VAR59 ;
assign VAR50 = VAR16 ;
assign VAR26 = VAR13 ;
assign VAR15 = VAR24 ;
assign VAR7 = VAR24 ;
assign VAR35 = VAR54 ;
VAR31 #(.VAR22(32'd256), .VAR57(32'd1)) VAR47(.VAR10(VAR17),
.VAR20(VAR20),
.VAR36(VAR11),
.VAR42(VAR61),
.VAR63(VAR6),
.VAR40(VAR49),
.VAR18(VAR13),
.VAR46(VAR59),
.VAR41(VAR24));
VAR3 #(.VAR44("VAR37.VAR23"),
.VAR51(32'd64),
.VAR60(32'd256),
.VAR25(64'd0),
.VAR28(64'd8388607),
.VAR39(1'd0)) VAR21(.VAR20(VAR20),
.VAR65(VAR29),
.VAR30(VAR45),
.VAR9(VAR58),
.VAR14(VAR38),
.VAR27(VAR48),
.VAR53(VAR19),
.VAR36(VAR1),
.VAR43(VAR12),
.VAR5(VAR66),
.VAR34(),
.VAR32(),
.VAR67(),
.VAR62());
assign VAR11 = VAR66 ;
assign VAR61 =
VAR16 &&
VAR2 &&
!VAR33[352] ;
assign VAR6 = VAR54 ;
assign VAR49 = 1'b0 ;
assign VAR29 = VAR33[319:256] ;
assign VAR45 = 64'h0 ;
assign VAR58 = 64'h0 ;
assign VAR38 = 64'h0 ;
assign VAR48 = 64'h0 ;
assign VAR19 = VAR33[319:256] ;
assign VAR1 = VAR33[255:0] ;
assign VAR12 =
VAR16 &&
VAR2 &&
VAR33[352] ;
assign VAR2 =
VAR33[319:256] < 64'h0000000000800000 ;
always@(negedge VAR20)
begin
if (VAR17 != VAR52)
if (VAR16 &&
!VAR2)
begin
VAR64 = VAR55;
end
VAR56 = VAR64 / 32'd10;
if (VAR17 != VAR52)
if (VAR16 &&
!VAR2)
",
VAR56,
VAR33[319:256],
64'h0000000000800000);
if (VAR17 != VAR52)
if (VAR16 &&
!VAR2)
end
endmodule | apache-2.0 |
bbrown1867/ObjectTracking | hw/new_pipeline/new_pipeline.v | 6,841 | module MODULE1(
input VAR69,
input VAR119,
input VAR57,
output [8:0] VAR102,
output [17:0] VAR30,
input [3:0] VAR68,
output [7:0] VAR113,
output VAR80,
output VAR122,
output [7:0] VAR112,
output VAR53,
output [7:0] VAR22,
output VAR63,
output VAR81,
output VAR90,
inout VAR18,
input VAR78,
input [7:0] VAR117,
input VAR82,
output VAR16,
input VAR116,
output [12:0] VAR32,
output [1:0] VAR118,
output VAR61,
output VAR66,
output VAR55,
output VAR110,
inout [31:0] VAR95,
output [3:0] VAR26,
output VAR105,
output VAR24
);
localparam VAR60 = 720;
localparam VAR115 = 1'b0; localparam VAR51 = 16; localparam VAR1 = 98; localparam VAR23 = 46; localparam VAR76 = 640; localparam VAR103 = 11; localparam VAR108 = 2; localparam VAR46 = 31; localparam VAR86 = 480; localparam VAR41 = 240;
localparam VAR47 = VAR103 + VAR108;
localparam VAR64 = VAR47 + VAR41;
localparam VAR38 = VAR64 + VAR47 + 1;
localparam VAR85 = VAR38 + VAR41;
wire VAR52;
wire [9:0] VAR2; wire [9:0] VAR91; wire [9:0] VAR29; wire VAR62;
wire [15:0] VAR94; wire [15:0] VAR106; wire [15:0] VAR123; wire [15:0] VAR34; wire VAR58; wire VAR27;
wire [10:0] VAR5; wire [10:0] VAR70; wire VAR84;
assign VAR52 = VAR68[0];
VAR14 VAR6
(
.VAR52 (VAR52),
.VAR78 (VAR78),
.VAR117 (VAR117),
.VAR82 (VAR82),
.VAR16 (VAR16),
.VAR116 (VAR116),
.VAR111 (VAR2),
.VAR59 (VAR29),
.VAR93 (VAR91),
.VAR62 (VAR62)
);
assign VAR94 = {VAR2[9:5], VAR91[9:4], VAR29[9:5]};
VAR72 VAR4
(
.VAR12 (VAR78),
.VAR42 (VAR52),
.VAR120 (VAR94),
.VAR35 (VAR62), .VAR98 (0), .VAR88 (VAR76*VAR85), .VAR50 (9'h80), .VAR8 (~VAR52), .VAR15 (VAR78),
.VAR44 (VAR123),
.VAR56 (VAR58), .VAR97 (VAR76*VAR47), .VAR83 (VAR76*VAR64 ), .VAR43 (9'h80), .VAR73 (~VAR52), .VAR109 (VAR78),
.VAR20 (VAR34),
.VAR101 (VAR27), .VAR67 (VAR76*VAR38), .VAR28 (VAR76*VAR85 ), .VAR11 (9'h80), .VAR13 (~VAR52), .VAR77 (VAR78),
.VAR75 (VAR32),
.VAR65 (VAR118),
.VAR40 (VAR110),
.VAR31 (VAR66),
.VAR19 (VAR105),
.VAR99 (VAR61),
.VAR21 (VAR24),
.VAR121 (VAR95),
.VAR25 ({VAR26[1], VAR26[0]}),
.VAR54 (VAR55)
);
assign VAR58 = VAR70[0] ? 1'b0 : VAR84;
assign VAR27 = VAR70[0] ? VAR84 : 1'b0;
assign VAR106 = ~VAR70[0] ? VAR123 : VAR34;
VAR45 #(
.VAR74 (11),
.VAR104 (11),
.VAR92 (VAR115),
.VAR36 (VAR51),
.VAR17 (VAR1),
.VAR48 (VAR23),
.VAR39 (VAR76),
.VAR33 (VAR103),
.VAR71 (VAR108),
.VAR10 (VAR46),
.VAR79 (VAR86)
) VAR7 (
.VAR107 (VAR78),
.VAR52 (VAR52),
.VAR3 ({VAR106[15:11], 5'b00000}),
.VAR124 ({VAR106[10: 5], 4'b0000 }),
.VAR89 ({VAR106[ 4: 0], 5'b00000}),
.VAR49 (VAR5),
.VAR96 (VAR70),
.ready (VAR84),
.VAR87 (VAR122),
.VAR111 (VAR22),
.VAR93 (VAR112),
.VAR59 (VAR113),
.VAR37 (VAR53),
.VAR114 (VAR81),
.VAR9 (VAR80),
.VAR100 (VAR63)
);
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_hvl | cells/dfsbp/sky130_fd_sc_hvl__dfsbp.symbol.v | 1,417 | module MODULE1 (
input VAR5 ,
output VAR4 ,
output VAR6 ,
input VAR2,
input VAR9
);
supply1 VAR7;
supply0 VAR3;
supply1 VAR8 ;
supply0 VAR1 ;
endmodule | apache-2.0 |
kazuyamashi/cReComp | example/verilog/sonic_sensor.v | 3,731 | module MODULE1(
input clk,
input rst,
input req,
output [0:0] VAR9,
inout VAR16,
output VAR23,
output [31:0] VAR17
);
parameter VAR3 = 0,
VAR4 = 1,
VAR5 = 2,
VAR20 = 3,
VAR2 = 4,
VAR11 = 5,
VAR8 = 6,
VAR15 = 7,
VAR18 = 8,
VAR22 = 9;
reg [3:0] state;
reg [31:0] VAR19;
reg [32:0] counter;
reg [31:0] VAR14;
wire VAR1;
wire VAR21;
wire VAR7;
wire VAR13;
reg VAR6;
reg VAR10;
assign VAR1 = counter == 499;
assign VAR21 = counter == 74998;
assign VAR7 = counter == 19999;
assign VAR13 = (VAR19 == 1850000)? 1 : 0;
assign VAR16 = (state == VAR5)? 1 : 1'VAR12;
assign VAR9 = VAR6;
assign VAR23 = VAR10;
always @(posedge clk)
begin
if(rst) begin
VAR6 <= 0;
VAR10 <= 0;
end
else
case(state)
VAR3: begin
VAR6 <= 0;
VAR10 <= 0;
end
VAR4: begin
if(req)
VAR6 <= 1;
end
else begin
VAR6 <= 0;
VAR10 <= 0;
end
end
VAR22: begin
VAR6 <= 0;
VAR10 <= 1;
end
endcase
end
always @(posedge clk)
begin
if(rst)
state <= 0;
end
else case(state)
VAR3: state <= VAR4;
VAR4: if(req) state <= VAR5;
VAR5:if(VAR1) state <= VAR20;
VAR20: state <= VAR2;
VAR2:if(VAR21) state <= VAR11;
VAR11: state <= VAR8;
VAR8:begin
if(VAR13 || VAR16 == 0) state <= VAR15;
end
VAR15: state <= VAR18;
VAR18:if(VAR7) state <= VAR22;
VAR22: state <= VAR4;
default: state <= VAR3;
endcase
end
always @(posedge clk)
begin
if(rst)
counter <= 0;
end
else
case(state)
VAR5: counter <= counter + 1;
VAR2: counter <= counter + 1;
VAR8 : counter <= counter + 1;
VAR18: counter <= counter + 1;
default: counter <= 0;
endcase
end
always @(posedge clk)
begin
if(rst)
VAR19 <= 0;
end
else if(state == VAR8)begin
VAR19 <= VAR19 + 1;
end
else if (state == VAR22)
VAR19 <= 0;
end
always @(posedge clk)begin
if(rst)
VAR14 <= 0;
end
else if(state == VAR22)
VAR14 <= VAR19;
end
assign VAR17 = VAR14[31:0];
endmodule | bsd-3-clause |
mammenx/synesthesia_moksha | wxp/dgn/rtl/top/syn_moksha.v | 14,262 | module MODULE1(
VAR70,
VAR2,
VAR177,
VAR13,
VAR174,
VAR29,
VAR16,
VAR173,
VAR149,
VAR74,
VAR106,
VAR79,
VAR14,
VAR152,
VAR10,
VAR62,
VAR33,
VAR119,
VAR52,
VAR176,
VAR133,
VAR30,
VAR175,
VAR108,
VAR112,
VAR142,
VAR67,
VAR92,
VAR162,
VAR109,
VAR171,
VAR15,
VAR91,
VAR5,
VAR172,
VAR6,
VAR116,
VAR151,
VAR120,
VAR12,
VAR137,
VAR82,
VAR77
);
input VAR70;
input VAR2;
input VAR177;
input VAR13;
input VAR174;
output [7:0] VAR29;
output [9:0] VAR16;
input VAR173;
input [3:0] VAR149;
input [9:0] VAR74;
output VAR106;
output [23:0] VAR79;
output VAR14;
output VAR152;
input VAR10;
output VAR62;
input VAR33;
output VAR119;
output VAR52;
output VAR176;
output VAR133;
output VAR30;
output VAR175 ;
inout VAR108 ;
input VAR112;
output VAR142;
output [17:0] VAR67;
output VAR92;
inout [15:0] VAR162;
output VAR109;
output VAR171;
output VAR15;
output VAR91;
output [9:0] VAR5;
output VAR172;
output VAR6;
output [1:0] VAR116;
output [1:0] VAR151;
output [3:0] VAR120;
inout [31:0] VAR12;
inout [3:0] VAR137;
inout [3:0] VAR82;
input VAR77;
wire VAR53;
wire VAR182;
wire VAR115;
wire VAR73;
wire VAR68 ;
wire VAR101;
wire [1:0] VAR153;
wire VAR43;
wire VAR54;
wire [15:0] VAR111;
wire [31:0] VAR103;
wire VAR61;
wire VAR66;
wire [31:0] VAR48;
wire VAR41;
wire VAR21;
wire VAR17;
wire VAR117;
wire VAR164;
wire VAR118;
wire VAR156;
wire [26:0] VAR127;
wire [31:0] VAR57;
wire VAR122;
wire [31:0] VAR46;
wire VAR80;
wire [3:0] VAR65;
wire [2:0] VAR69;
wire VAR84;
wire VAR23;
wire VAR124;
wire VAR55;
VAR143 VAR99 (
.VAR138(VAR177),
.rst(~VAR149[0]),
.VAR85(VAR53),
.VAR132(VAR182),
.VAR97(VAR115),
.VAR1(VAR73)
);
VAR110 #(
.VAR129 (1)
) VAR154 (
.clk (VAR17),
.VAR178 (VAR41),
.VAR110 (VAR21)
);
VAR113 VAR148 (
.VAR102(VAR53), .VAR27(VAR73),
.VAR139(VAR92),
.VAR155({VAR15,VAR109}),
.VAR158({VAR67,VAR101}),
.VAR81(VAR91),
.VAR130(VAR162),
.VAR75(VAR171),
.VAR134({VAR111,VAR153}),
.VAR3(VAR54),
.VAR184(VAR48),
.VAR40(VAR43),
.VAR126(VAR103),
.VAR114(VAR66),
.VAR7(VAR68),
.VAR47(VAR55),
.VAR4(VAR112),
.VAR183(VAR142),
.VAR168(~VAR10)
);
VAR72 VAR44
(
.VAR165 (VAR2),
.VAR105 (VAR73),
.VAR146 (VAR21),
.VAR32 (),
.VAR17 (VAR17),
.VAR117 (VAR117),
.VAR125 (),
.VAR136 (VAR5),
.VAR100 (VAR6),
.VAR96 (VAR172),
.VAR11 (VAR116[0]),
.VAR51 (VAR151[0]),
.VAR78 (VAR120),
.VAR144 (VAR12),
.VAR50 (VAR82),
.VAR34 (VAR137),
.VAR121 (VAR164),
.VAR180 (VAR80),
.VAR161 (VAR127),
.VAR19 (VAR122),
.VAR170 (VAR46),
.VAR20 (VAR57),
.VAR24 (VAR65),
.VAR131 (VAR156),
.VAR167 (VAR118),
.VAR94 (VAR69),
.VAR150 (VAR17),
.VAR95 (VAR21),
.VAR45 (VAR17),
.VAR83 (VAR21),
.VAR42 (VAR17),
.VAR25 (VAR21),
.VAR181 (VAR84),
.VAR169 (VAR23),
.VAR166 (VAR124),
.VAR18 (VAR77),
.VAR49 (),
.VAR36 (),
.VAR59 (),
.VAR159 (),
.VAR9 (),
.VAR60 (),
.VAR35 (),
.VAR37 (),
.VAR157 (),
.VAR89 ()
);
assign VAR80 = VAR118 | VAR156;
assign VAR65 = 4'b1111;
assign VAR69 = 3'd1;
VAR145 #(
.VAR86 (32),
.VAR179 (16),
.VAR39 (4),
.VAR88 (128),
.VAR22 (32),
.VAR93 (27),
.VAR26 ('hdeadbabe)
) VAR76 (
.clk(VAR53),
.VAR163(VAR73),
.VAR107(VAR106),
.VAR38(VAR73),
.VAR141(VAR17),
.VAR28(VAR117),
.VAR56(VAR41),
.VAR55(VAR55),
.VAR147(VAR43),
.VAR140(VAR54),
.VAR123(VAR111),
.VAR31(VAR103),
.VAR128(VAR61),
.VAR135(VAR66),
.VAR90(VAR48),
.VAR160(VAR175),
.VAR63(VAR108),
.VAR8(VAR164),
.VAR58(VAR118),
.VAR98(VAR156),
.VAR64(VAR127),
.VAR71(VAR57),
.VAR87(VAR122),
.VAR104(VAR46),
.VAR33(VAR33),
.VAR119(VAR119),
.VAR52(VAR52),
.VAR176(VAR176),
.VAR133(VAR133),
.VAR79(VAR79),
.VAR14(VAR14),
.VAR152(VAR152),
.VAR62(VAR62)
);
assign VAR30 = VAR182;
assign VAR106 = VAR115;
assign VAR29[0] = ~VAR73;
assign VAR29[1] = ~VAR117;
assign VAR29[2] = ~VAR68;
assign VAR29[3] = ~VAR21;
assign VAR29[4] = VAR84;
assign VAR29[5] = VAR23;
assign VAR29[6] = VAR124;
assign VAR29[7:7] = 0;
assign VAR16[9:0] = 0;
endmodule | gpl-3.0 |
alankarkotwal/lca-processor | USE THESE FILES PRAVEEN/decode.v | 7,691 | module MODULE2(VAR18, VAR5, VAR28, VAR12, VAR9, VAR1, VAR21, VAR19, VAR6, VAR35, VAR15, VAR30, VAR34, VAR11, VAR7, VAR24, VAR2,VAR22,VAR25);
output [15:0] VAR12, VAR19, VAR6;
output reg [2:0] VAR9, VAR1, VAR21;
output reg [1:0] VAR11;
output wire [2:0]VAR22;
output reg VAR25;
assign VAR22=VAR21;
output reg VAR18;
integer VAR31;
output reg VAR35, VAR15, VAR30, VAR34, VAR7, VAR24;
output reg [2:0] VAR2;
input [15:0] VAR5, VAR28; wire [15:0] VAR32, VAR13;
wire select;
wire [15:0] VAR27;
wire [8:0] VAR20; assign VAR20 = VAR28[8:0];
assign VAR32 = {10'd0, VAR28[5:0]};
assign VAR13 = {7'd0, VAR28[8:0]};
assign select = (VAR28[15:12]==4'VAR17)?1'b0:1'b1; VAR23 VAR33(.VAR10(VAR13), .VAR14(VAR32), .VAR29(select), .out(VAR27));
MODULE1 MODULE2(.VAR8(VAR5),.VAR16(VAR27),.out(VAR12));
MODULE3 MODULE1(.in(VAR28[5:0]), .out(VAR19));
assign VAR6 = {VAR28[8:0], 7'd0};
always@(*)
begin
case (VAR28[15:12])
4'b0000: begin
VAR25 <= 1'b0;
end
VAR1<= VAR28[8:6]; VAR21<= VAR28[5:3]; VAR9<= VAR28[11:9]; VAR35<= 0; VAR15<= 0; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=1; if(VAR28[5:3]==3'b111) VAR2<=3; else
VAR2<=5; end
4'b0001: begin
VAR25 <= 1'b0;
end
VAR9<= VAR28[11:9]; VAR1<= 3'b000; VAR21<= VAR28[8:6]; VAR35<= 0; VAR15<= 1; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=1; if(VAR28[8:6]==3'b111) VAR2<=3; else
VAR2<=5; end
4'b0010: begin
VAR25 <= 1'b0;
end
VAR1<= VAR28[8:6]; VAR21<= VAR28[5:3]; VAR9<= VAR28[11:9]; VAR35<= 0; VAR15<= 0; VAR34<=1; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=1; if(VAR28[5:3]==3'b111) VAR2<=3; else
VAR2<=5; end
4'b0011: begin
VAR25 <= 1'b0;
end
VAR21<= VAR28[11:9]; VAR9<= 3'b000; VAR1<= 3'b000; VAR35<=0; VAR15<=0; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=2; if(VAR28[11:9]==3'b111) VAR2<=0; else
VAR2<=5; end
4'b0100: begin
VAR25 <= 1'b0;
end
VAR21<= VAR28[11:9]; VAR1<=VAR28[8:6]; VAR9<=3'b000; VAR35<=1; VAR15<=0; VAR34<=0; VAR30<=1; VAR7<=1; VAR24<=0; VAR18<=0; VAR11<=0; if(VAR28[11:9]==3'b111) VAR2<=1; else
VAR2<=5; end
4'b0101: begin
VAR25 <= 1'b0;
VAR1<= VAR28[8:6]; VAR9<= VAR28[11:9]; VAR21<= 3'b000; VAR35<=1; VAR15<=0; VAR34<=0; VAR30<=0; VAR7<=0; VAR24<=1; VAR18<=0; VAR11<=0; VAR2<=5; end
4'b0110: begin
VAR9<= VAR28[11:9]; VAR1<=3'b000; if(VAR20[0]==1)
VAR21 <=3'b000;
end
else if(VAR20[1]==1)
VAR21 <=3'b001;
else if(VAR20[2]==1)
VAR21 <=3'b010;
else if(VAR20[3]==1)
VAR21 <=3'b011;
else if(VAR20[4]==1)
VAR21 <=3'b100;
else if(VAR20[5]==1)
VAR21 <=3'b101;
else if(VAR20[6]==1)
VAR21 <=3'b110;
else if(VAR20[7]==1)
VAR21 <=3'b111;
else
VAR21 <=3'b000;
VAR25 <= 1'b1;
VAR35<=0; VAR15<=0; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=0; if(VAR28[11:9]==3'b111) VAR2<=1; else
VAR2<=5; end
4'b0111: begin
VAR25 <= 1'b0;
VAR9<= VAR28[11:9]; VAR21<= 3'b000; if(VAR20[0]==1)
VAR1 <=3'b000;
end
else if(VAR20[1]==1)
VAR1 <=3'b001;
else if(VAR20[2]==1)
VAR1 <=3'b010;
else if(VAR20[3]==1)
VAR1 <=3'b011;
else if(VAR20[4]==1)
VAR1 <=3'b100;
else if(VAR20[5]==1)
VAR1 <=3'b101;
else if(VAR20[6]==1)
VAR1 <=3'b110;
else if(VAR20[7]==1)
VAR1 <=3'b111;
else
VAR1 <=3'b000;
VAR35<=0; VAR15<=0; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=1; VAR11<=0; VAR2<=5; end
4'b1100: begin
VAR25 <= 1'b0;
VAR9<= VAR28[11:9]; VAR1<= VAR28[8:6]; VAR21<= 3'b000; VAR35<=0; VAR15<=0; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=0; VAR2<=2; end
4'b1000: begin
VAR25 <= 1'b0;
VAR9<= 3'b000; VAR1<= 3'b000; VAR21<= VAR28[11:9]; VAR35<=0; VAR15<=0; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=3; VAR2<=2; end
4'b1001: begin
VAR25 <= 1'b0;
VAR9<= 3'b000; VAR1<= VAR28[8:6]; VAR21<= VAR28[11:9]; VAR35<=0; VAR15<=0; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=3; VAR2<=4; end
default:
begin
VAR25 <= 1'b0;
VAR9<=3'b000;
VAR1<=3'b000;
VAR21<= 3'b000;
VAR35<=0; VAR15<=0; VAR34<=0; VAR30<=1; VAR7<=0; VAR24<=0; VAR18<=0; VAR11<=0;
VAR2<=5; end
endcase
end
endmodule
module MODULE3(in, out); input [5:0] in;
output [15:0] out;
assign out = {{10{in[5]}}, in[5:0]};
endmodule
module MODULE1(VAR8, VAR16 , out); output [15:0] out;
input [15:0] VAR8, VAR16;
wire [16:0] VAR3;
assign VAR3 = VAR8 + VAR16;
assign out = VAR3[15:0];
endmodule | gpl-2.0 |
mistryalok/Zedboard | learning/opencv_hls/xapp1167_vivado/sw/fast-corner/prj/solution1/syn/verilog/FIFO_image_filter_gray_rows_V.v | 2,983 | module MODULE2 (
clk,
VAR14,
VAR10,
VAR6,
VAR27);
parameter VAR5 = 32'd12;
parameter VAR7 = 32'd2;
parameter VAR15 = 32'd3;
input clk;
input [VAR5-1:0] VAR14;
input VAR10;
input [VAR7-1:0] VAR6;
output [VAR5-1:0] VAR27;
reg[VAR5-1:0] VAR8 [0:VAR15-1];
integer VAR17;
always @ (posedge clk)
begin
if (VAR10)
begin
for (VAR17=0;VAR17<VAR15-1;VAR17=VAR17+1)
VAR8[VAR17+1] <= VAR8[VAR17];
VAR8[0] <= VAR14;
end
end
assign VAR27 = VAR8[VAR6];
endmodule
module MODULE1 (
clk,
reset,
VAR4,
VAR2,
VAR1,
VAR19,
VAR21,
VAR12,
VAR26,
VAR9);
parameter VAR24 = "VAR20";
parameter VAR5 = 32'd12;
parameter VAR7 = 32'd2;
parameter VAR15 = 32'd3;
input clk;
input reset;
output VAR4;
input VAR2;
input VAR1;
output[VAR5 - 1:0] VAR19;
output VAR21;
input VAR12;
input VAR26;
input[VAR5 - 1:0] VAR9;
wire[VAR7 - 1:0] VAR22 ;
wire[VAR5 - 1:0] VAR23, VAR11;
reg[VAR7:0] VAR25 = {(VAR7+1){1'b1}};
reg VAR16 = 0, VAR18 = 1;
assign VAR4 = VAR16;
assign VAR21 = VAR18;
assign VAR23 = VAR9;
assign VAR19 = VAR11;
always @ (posedge clk) begin
if (reset == 1'b1)
begin
VAR25 <= ~{VAR7+1{1'b0}};
VAR16 <= 1'b0;
VAR18 <= 1'b1;
end
else begin
if (((VAR1 & VAR2) == 1 & VAR16 == 1) &&
((VAR26 & VAR12) == 0 | VAR18 == 0))
begin
VAR25 <= VAR25 -1;
if (VAR25 == 0)
VAR16 <= 1'b0;
VAR18 <= 1'b1;
end
else if (((VAR1 & VAR2) == 0 | VAR16 == 0) &&
((VAR26 & VAR12) == 1 & VAR18 == 1))
begin
VAR25 <= VAR25 +1;
VAR16 <= 1'b1;
if (VAR25 == VAR15-2)
VAR18 <= 1'b0;
end
end
end
assign VAR22 = VAR25[VAR7] == 1'b0 ? VAR25[VAR7-1:0]:{VAR7{1'b0}};
assign VAR3 = (VAR26 & VAR12) & VAR18;
MODULE2
.VAR5(VAR5),
.VAR7(VAR7),
.VAR15(VAR15))
VAR13 (
.clk(clk),
.VAR14(VAR23),
.VAR10(VAR3),
.VAR6(VAR22),
.VAR27(VAR11));
endmodule | gpl-3.0 |
shkkgs/DE4-multicore-network-processor-with-multiple-hardware-monitors- | DE4_network_processor_4cores_6monitors_release/projects/DE4_Reference_Router_with_DMA/src/cpci/pcim_top.v | 9,800 | module MODULE1 (
inout [31:0] VAR106, inout [3:0] VAR30,
inout VAR78,
inout VAR37,
inout VAR5,
inout VAR84,
inout VAR68,
inout VAR111,
input VAR36,
output VAR34,
inout VAR28,
inout VAR95,
output VAR52,
input VAR101,
input VAR112,
input VAR4,
output VAR65, output VAR76,
output VAR53, output VAR64,
output [31:0] VAR9, output [31:0] VAR104, output VAR70, output [3:0] VAR69,
output VAR105, output VAR23,
input [31:0] VAR92, input [31:0] VAR39,
input VAR1, input VAR35,
input VAR62, input VAR25, input VAR87,
input VAR82,
input VAR59,
input [31:0] VAR22, input [3:0] VAR71,
output VAR29, output VAR75,
input VAR81,
input VAR77,
output VAR18, output VAR32, output VAR20,
output clk, output VAR73 );
wire [255:0] VAR67;
wire [31:0] VAR15;
wire [31:0] VAR93;
wire [7:0] VAR74;
wire [3:0] VAR80;
wire [15:0] VAR61;
wire [3:0] VAR109;
wire [39:0] VAR47;
wire [31:0] VAR113;
VAR17 VAR97 (
.VAR93 ( VAR106 ),
.VAR46 ( VAR30 ),
.VAR63 ( VAR78 ),
.VAR8 ( VAR37 ),
.VAR7 ( VAR5 ),
.VAR85 ( VAR84 ),
.VAR33 ( VAR68 ),
.VAR107 ( VAR111 ),
.VAR102 ( VAR36 ),
.VAR43 ( VAR34 ),
.VAR108 ( VAR28 ),
.VAR41 ( VAR95 ),
.VAR103 ( VAR52 ),
.VAR56 ( VAR101 ),
.VAR60 ( VAR112 ),
.VAR4 ( VAR4 ),
.VAR40 ( VAR40 ),
.VAR31 ( VAR31 ),
.VAR96 ( VAR96 ),
.VAR10 ( VAR10 ),
.VAR44 ( VAR44 ),
.VAR15 ( VAR15 ),
.VAR93 ( VAR93 ),
.VAR38 ( VAR38 ),
.VAR21 ( VAR21 ),
.VAR110 ( VAR110 ),
.VAR100 ( VAR100 ),
.VAR19 ( VAR19 ),
.VAR74 ( VAR74 ),
.VAR58 ( VAR58 ),
.VAR94 ( VAR94 ),
.VAR99 ( VAR99 ),
.VAR24 ( VAR24 ),
.VAR79 ( VAR79 ),
.VAR66 ( VAR66 ),
.VAR80 ( VAR80 ),
.VAR61 ( VAR61 ),
.VAR83 ( VAR83 ),
.VAR45 ( VAR45 ),
.VAR91 ( VAR91 ),
.VAR14 ( VAR14 ),
.VAR88 ( VAR88 ),
.VAR57 ( VAR57 ),
.VAR11 ( VAR11 ),
.VAR109 ( VAR109 ),
.VAR54 ( VAR54 ),
.VAR2 ( VAR2 ),
.VAR72 ( VAR72 ),
.VAR48 ( VAR48 ),
.VAR12 ( VAR12 ),
.VAR55 ( VAR55 ),
.VAR3 ( VAR3 ),
.VAR42 ( VAR42 ),
.VAR27 ( VAR27 ),
.VAR26 ( VAR26 ),
.VAR49 ( VAR49 ),
.VAR16 ( VAR16 ),
.VAR90 ( VAR90 ),
.VAR50 ( VAR50 ),
.VAR47 ( VAR47 ),
.VAR113 ( VAR113 ),
.VAR67 ( VAR67 ),
.VAR86 ( VAR86 ),
.VAR51 ( clk )
);
VAR6 VAR13 (
.VAR67 ( VAR67 )
);
VAR98 VAR89 (
.VAR40 ( VAR40 ),
.VAR31 ( VAR31 ),
.VAR96 ( VAR96 ),
.VAR10 ( VAR10 ),
.VAR44 ( VAR44 ),
.VAR15 ( VAR15 ),
.VAR93 ( VAR93 ),
.VAR38 ( VAR38 ),
.VAR21 ( VAR21 ),
.VAR110 ( VAR110 ),
.VAR100 ( VAR100 ),
.VAR19 ( VAR19 ),
.VAR74 ( VAR74 ),
.VAR58 ( VAR58 ),
.VAR94 ( VAR94 ),
.VAR99 ( VAR99 ),
.VAR24 ( VAR24 ),
.VAR79 ( VAR79 ),
.VAR66 ( VAR66 ),
.VAR80 ( VAR80 ),
.VAR61 ( VAR61 ),
.VAR83 ( VAR83 ),
.VAR45 ( VAR45 ),
.VAR91 ( VAR91 ),
.VAR14 ( VAR14 ),
.VAR88 ( VAR88 ),
.VAR57 ( VAR57 ),
.VAR11 ( VAR11 ),
.VAR109 ( VAR109 ),
.VAR54 ( VAR54 ),
.VAR2 ( VAR2 ),
.VAR72 ( VAR72 ),
.VAR48 ( VAR48 ),
.VAR12 ( VAR12 ),
.VAR55 ( VAR55 ),
.VAR3 ( VAR3 ),
.VAR42 ( VAR42 ),
.VAR27 ( VAR27 ),
.VAR26 ( VAR26 ),
.VAR49 ( VAR49 ),
.VAR16 ( VAR16 ),
.VAR90 ( VAR90 ),
.VAR50 ( VAR50 ),
.VAR47 ( VAR47 ),
.VAR113 ( VAR113 ),
.VAR67 ( VAR67 ),
.VAR86 ( VAR86 ),
.VAR51 ( clk ),
.VAR65 (VAR65),
.VAR76 (VAR76),
.VAR53 (VAR53),
.VAR64 (VAR64),
.VAR9 (VAR9),
.VAR104 (VAR104),
.VAR70 (VAR70),
.VAR69 (VAR69),
.VAR105 (VAR105),
.VAR23 (VAR23),
.VAR92 (VAR92),
.VAR39 (VAR39),
.VAR1 (VAR1),
.VAR35 (VAR35),
.VAR62 (VAR62),
.VAR25 (VAR25),
.VAR87 (VAR87),
.VAR82 (VAR82),
.VAR59 (VAR59),
.VAR22 (VAR22),
.VAR71 (VAR71),
.VAR29 (VAR29),
.VAR75 (VAR75),
.VAR81 (VAR81),
.VAR77 (VAR77),
.VAR18 (VAR18),
.VAR32 (VAR32),
.VAR20 (VAR20)
);
assign VAR73 = VAR86;
endmodule | mit |
htuNCSU/MmcCommunicationVerilog | DE2_115_MASTER/source_code/phyIniCommand0.v | 1,127 | module MODULE1
(
input [(VAR4-1):0] VAR6,
input [(VAR3-1):0] addr,
input VAR1, clk,
output [(VAR4-1):0] VAR7
);
reg [VAR4-1:0] VAR2[2**VAR3-1:0];
reg [VAR3-1:0] VAR5;
begin | gpl-3.0 |
google/skywater-pdk-libs-sky130_fd_sc_hs | cells/dfstp/sky130_fd_sc_hs__dfstp.functional.v | 1,720 | module MODULE1 (
VAR2 ,
VAR1 ,
VAR4 ,
VAR13 ,
VAR8 ,
VAR11
);
input VAR2 ;
input VAR1 ;
output VAR4 ;
input VAR13 ;
input VAR8 ;
input VAR11;
wire VAR6;
wire VAR3 ;
not VAR7 (VAR3 , VAR11 );
VAR9 VAR5 VAR12 (VAR6 , VAR8, VAR13, VAR3, VAR2, VAR1);
buf VAR10 (VAR4 , VAR6 );
endmodule | apache-2.0 |
vipinkmenon/scas | hw/fpga/source/memory_if/mig_7series_v1_8_ddr_mc_phy_wrapper.v | 65,933 | module MODULE1 #
(
parameter VAR384 = 100, parameter VAR194 = 2500, parameter VAR143 = "VAR332", parameter VAR62 = "VAR281", parameter VAR7 = "VAR57", parameter VAR132 = "VAR327",
parameter VAR48 = 4, parameter VAR330 = 1, parameter VAR151 = 3, parameter VAR363 = 1, parameter VAR326 = 1, parameter VAR407 = 1, parameter VAR462 = 5, parameter VAR349 = "VAR221", parameter VAR334 = 8, parameter VAR348 = 16, parameter VAR322 = 3, parameter VAR74 = 8, parameter VAR81 = "VAR433", parameter VAR21 = 4, parameter VAR289 = 1, parameter VAR376 = "VAR356", parameter VAR275 = 16, parameter VAR172 = 1, parameter VAR96 = 1, parameter VAR260 = 1, parameter VAR222 = "VAR356", parameter VAR399 = 2,
parameter VAR87 = "VAR427",
parameter VAR434 = 4'hc,
parameter VAR209 = 4'hf,
parameter VAR418 = 4'hf,
parameter VAR146 = 4'hf,
parameter VAR324 = 4'hf,
parameter VAR396 = 4'b1111,
parameter VAR171 = 4'b0000,
parameter VAR195 = 4'b0000,
parameter VAR203 = 4'b0000,
parameter VAR1 = 4'b0000,
parameter VAR207 = 48'h000000000000,
parameter VAR432 = 48'h000000000000,
parameter VAR113 = 48'h000000000000,
parameter VAR353 = 3, parameter VAR145 = 12, parameter VAR436
= 144'h000000000000000000000000000000000000,
parameter VAR45
= 192'h000000000000000000000000000000000000000000000000,
parameter VAR106 = 36'h000000000,
parameter VAR343 = 12'h000,
parameter VAR360 = 8'h00,
parameter VAR162 = 96'h000000000000000000000000,
parameter VAR388 = 96'h000000000000000000000000,
parameter VAR108 = "VAR427",
parameter VAR241 = 120'h000000000000000000000000000000,
parameter VAR163 = 12'h000,
parameter VAR252 = 12'h000,
parameter VAR156 = 12'h000,
parameter VAR440
= 144'h000000000000000000000000000000000000,
parameter VAR164 = 96'h000000000000000000000000,
parameter VAR201 = 96'h000000000000000000000000,
parameter VAR258 = 96'h000000000000000000000000,
parameter VAR245 = 96'h000000000000000000000000,
parameter VAR331 = 96'h000000000000000000000000,
parameter VAR76 = 96'h000000000000000000000000,
parameter VAR347 = 96'h000000000000000000000000,
parameter VAR37 = 96'h000000000000000000000000,
parameter VAR89 = 96'h000000000000000000000000,
parameter VAR443 = 96'h000000000000000000000000,
parameter VAR354 = 96'h000000000000000000000000,
parameter VAR65 = 96'h000000000000000000000000,
parameter VAR69 = 96'h000000000000000000000000,
parameter VAR398 = 96'h000000000000000000000000,
parameter VAR186 = 96'h000000000000000000000000,
parameter VAR385 = 96'h000000000000000000000000,
parameter VAR317 = 96'h000000000000000000000000,
parameter VAR95 = 96'h000000000000000000000000,
parameter VAR191 = 108'h000000000000000000000000000,
parameter VAR63 = 108'h000000000000000000000000000,
parameter VAR305 = "VAR411",
parameter VAR230 = 1
)
(
input rst,
input clk,
input VAR361,
input VAR413,
input VAR306,
input VAR23,
input VAR47,
input VAR60,
input VAR35,
input [31:0] VAR316,
input VAR461,
input VAR153,
input VAR300,
input [5:0] VAR159,
input [5:0] VAR350,
input [3:0] VAR362,
input [3:0] VAR77,
output [4:0] VAR235,
output [5:0] VAR460,
output VAR459,
output VAR83,
output VAR238,
output VAR279,
output VAR85,
output [(VAR407 * VAR399)-1:0] VAR112,
output VAR274,
input VAR88,
input VAR136,
input VAR377,
input [5:0] VAR161,
input [VAR353-1:0] VAR80,
input [VAR353-1:0] VAR114,
input [2:0] VAR339,
input [2:0] VAR182,
input [2:0] VAR283,
input [2:0] VAR18,
input VAR351,
input VAR439,
input [2:0] VAR17,
input [8:0] VAR442,
output [8:0] VAR250,
output [5:0] VAR123,
input [VAR353-1:0] VAR406,
input VAR189,
input VAR233,
input VAR359,
input [5:0] VAR215,
input VAR210,
input VAR150,
input VAR391,
input VAR284,
output VAR13,
output VAR179,
output VAR98,
output VAR290,
output VAR297,
input VAR169,
input [VAR48*VAR275-1:0] VAR126,
input [VAR48*VAR151-1:0] VAR287,
input [VAR48-1:0] VAR304,
input [VAR326*VAR330*VAR48-1:0] VAR139,
input [VAR48-1:0] VAR92,
input [1:0] VAR412,
input [VAR48-1:0] VAR445,
input [VAR48-1:0] VAR346,
input [VAR48-1:0] VAR99,
input [2*VAR48*VAR348-1:0] VAR311,
input [2*VAR48*(VAR348/8)-1:0] VAR208,
input VAR205,
output [2*VAR48*VAR348-1:0] VAR223,
output [VAR275-1:0] VAR188,
output [VAR151-1:0] VAR75,
output VAR380,
output [VAR363-1:0] VAR357,
output [VAR326*VAR330-1:0] VAR78,
output [VAR334-1:0] VAR10,
output [VAR289-1:0] VAR410,
output VAR166,
output VAR280,
output VAR257,
output VAR267,
inout [VAR348-1:0] VAR310,
inout [VAR74-1:0] VAR364,
inout [VAR74-1:0] VAR227
,input VAR288
,output VAR5
,input VAR236
,output [11:0] VAR296
,output [11:0] VAR449
);
function [71:0] VAR152;
input [143:0] VAR49;
integer VAR277 ;
begin
VAR152 = 'b0 ;
for (VAR277 = 0; VAR277 < VAR407; VAR277 = VAR277 + 1) begin
if ((VAR436[((VAR277*8)+4)+:4]) == 2)
VAR152[48+(4*VAR277)+1*(VAR436[(VAR277*8)+:4])] = 1'b1;
end
else if ((VAR436[((VAR277*8)+4)+:4]) == 1)
VAR152[24+(4*VAR277)+1*(VAR436[(VAR277*8)+:4])] = 1'b1;
end
else
VAR152[4*VAR277+1*(VAR436[(VAR277*8)+:4])] = 1'b1;
end
end
endfunction
function [(2*VAR407*8)-1:0] VAR375;
input [143:0] VAR49;
integer VAR54;
begin
VAR375 = 'b0 ;
for(VAR54 = 0 ; VAR54 < VAR407 ; VAR54= VAR54 + 1) begin
VAR375[(VAR54*2*8)+:8] = (VAR49[(VAR54*8)+:4] == 4'd0) ? "VAR224" :
(VAR49[(VAR54*8)+:4] == 4'd1) ? "VAR248" :
(VAR49[(VAR54*8)+:4] == 4'd2) ? "VAR167" : "VAR41" ;
VAR375[(((VAR54*2)+1)*8)+:8] = (VAR49[((VAR54*8)+4)+:4] == 4'd0) ? "0" :
(VAR49[((VAR54*8)+4)+:4] == 4'd1) ? "1" : "2" ; end
end
endfunction
localparam VAR34
= (VAR222 == "VAR356") ? "VAR427" :
((VAR222 == "VAR57") ? "VAR321" : "VAR259");
localparam VAR299 = VAR348 / VAR74;
localparam VAR42 = 2*VAR48;
localparam VAR56 = 4 / VAR48;
localparam VAR154 = VAR194 * VAR48;
localparam VAR206 = {VAR95[12*VAR299-1:0],
VAR317[12*VAR299-1:0],
VAR385[12*VAR299-1:0],
VAR186[12*VAR299-1:0],
VAR398[12*VAR299-1:0],
VAR69[12*VAR299-1:0],
VAR65[12*VAR299-1:0],
VAR354[12*VAR299-1:0],
VAR443[12*VAR299-1:0],
VAR89[12*VAR299-1:0],
VAR37[12*VAR299-1:0],
VAR347[12*VAR299-1:0],
VAR76[12*VAR299-1:0],
VAR331[12*VAR299-1:0],
VAR245[12*VAR299-1:0],
VAR258[12*VAR299-1:0],
VAR201[12*VAR299-1:0],
VAR164[12*VAR299-1:0]};
localparam VAR451 = {VAR63, VAR191};
localparam VAR386 = VAR152(VAR436) ;
localparam VAR301 = VAR375(VAR436) ;
function [143:0] VAR420;
input [215:0] VAR127;
integer VAR105;
begin
VAR420 = 'b0;
if (VAR96 == 1)
for (VAR105 = 0; VAR105 < VAR334; VAR105 = VAR105 + 1)
VAR420[48*VAR127[(12*VAR105+8)+:3] +
12*VAR127[(12*VAR105+4)+:2] +
VAR127[12*VAR105+:4]] = 1'b1;
end
endfunction
localparam VAR52 = VAR420(VAR451);
localparam VAR160 = VAR52[47:0];
localparam VAR93 = VAR52[95:48];
localparam VAR249 = VAR52[143:96];
localparam VAR263
= (VAR360[7:4] == 4'h0) ? 0 :
((VAR360[7:4] == 4'h1) ? 1 :
((VAR360[7:4] == 4'h2) ? 2 :
((VAR360[7:4] == 4'h3) ? 3 :
((VAR360[7:4] == 4'h4) ? 4 : -1))));
localparam VAR243
= (VAR360[3:0] == 4'h0) ? "VAR224" :
((VAR360[3:0] == 4'h1) ? "VAR248" :
((VAR360[3:0] == 4'h2) ? "VAR167" :
((VAR360[3:0] == 4'h3) ? "VAR41" : "VAR259")));
localparam VAR82
= (VAR162[11:8] == 4'h0) ? 0 :
((VAR162[11:8] == 4'h1) ? 1 :
((VAR162[11:8] == 4'h2) ? 2 :
((VAR162[11:8] == 4'h3) ? 3 :
((VAR162[11:8] == 4'h4) ? 4 : -1))));
localparam VAR115
= (VAR162[7:4] == 4'h0) ? "VAR224" :
((VAR162[7:4] == 4'h1) ? "VAR248" :
((VAR162[7:4] == 4'h2) ? "VAR167" :
((VAR162[7:4] == 4'h3) ? "VAR41" : "VAR259")));
localparam VAR415 = (VAR108 == "VAR321") ? VAR263 : VAR82 ;
localparam VAR366 = (VAR108 == "VAR321") ? VAR243 : VAR115 ;
localparam VAR302 = (((VAR305 == "VAR411") && (VAR194 > 2500)) || (VAR194 >= 3333)) ? "VAR427" : "VAR321";
localparam VAR38 = VAR194 > 5000 ? "VAR265" :
VAR194 > 2500 ? "VAR268": "VAR411";
localparam VAR58 = (VAR38 == "VAR265" ? 4 :
VAR38 == "VAR268" ? 2 : 1);
localparam real VAR142 = 0.4392/VAR58 + 100.0/VAR194;
localparam real VAR122 = 0.5*(VAR302 == "VAR321" ? 1 : 0);
localparam real VAR367 = ((VAR302 == "VAR321" ? 1.25 : 0.25) -
(VAR142 + VAR122))
* 63 * VAR58;
localparam integer VAR426
= (VAR194 <= 938) ? 23 :
(VAR194 <= 1072) ? 24 :
(VAR194 <= 1250) ? 25 :
(VAR194 <= 1500) ? 26 : 27;
localparam integer VAR358 = (VAR305 == "VAR411") ?
(VAR194 > 2500) ? 8 : 30 :
VAR367;
localparam VAR120 = (VAR305 != "VAR378") ? 0 :
(VAR194 < 1000) ? 0 :
(VAR194 < 1330) ? 0 :
(VAR194 < 2300) ? 0 :
(VAR194 < 2500) ? 2 : 0;
localparam VAR389 = 10;
localparam VAR104 = 10;
localparam VAR309 = 10;
localparam VAR430 = 10;
localparam VAR4 = (VAR48 == 4) ? 8 : 4;
localparam VAR369 = (VAR48 == 4) ? 8 : 4;
localparam VAR282 = (VAR48 == 4) ? 8 : 4;
localparam VAR19 = (VAR48 == 4) ? 8 : 4;
localparam VAR453 = 7;
localparam VAR342 = 7;
localparam VAR225 = 7;
localparam VAR337 = 7;
localparam VAR214 = (VAR376 == "VAR57") ? VAR462 + 1 : VAR462;
localparam VAR444 = (VAR48 == 4) ? (VAR214 % 2) ? 8 : 9 :
(VAR462 < 7) ?
4 + ((VAR214 % 2) ? 0 : 1) :
5 + ((VAR214 % 2) ? 0 : 1);
localparam VAR419 = (VAR48 == 4) ? "VAR321" : "VAR427";
wire [((VAR145+3)/4)*4-1:0] VAR68;
wire [VAR145-1:0] VAR16;
wire [VAR145-1:0] VAR447;
wire [VAR145-1:0] VAR216;
wire [VAR145*10-1:0] VAR247;
wire [VAR145*12-1:0] VAR196;
wire [VAR145*12-1:0] VAR251;
wire [VAR348-1:0] VAR73;
wire [VAR74-1:0] VAR232;
wire [VAR275-1:0] VAR55;
wire [VAR151-1:0] VAR184;
wire VAR129;
wire [VAR326*VAR330-1:0] VAR28;
wire [VAR334-1:0] VAR193;
wire [VAR289 -1:0] VAR117;
wire [VAR363 -1 :0] VAR401 ;
wire [VAR348-1:0] VAR140;
wire [VAR74-1:0] VAR71;
wire VAR408;
wire VAR429;
wire VAR255;
wire [VAR145*80-1:0] VAR269;
wire [VAR145*80-1:0] VAR374;
wire VAR116;
wire [VAR334-1:0] VAR234;
wire [VAR348-1:0] VAR295;
wire [VAR74-1:0] VAR382;
reg [31:0] VAR422;
reg [31:0] VAR29;
reg VAR344;
reg VAR298;
reg [5:0] VAR180;
reg [5:0] VAR383;
reg [5:0] VAR278;
reg [5:0] VAR421;
wire [31:0] VAR345;
wire VAR135;
wire [5:0] VAR239;
wire [5:0] VAR204;
wire [5:0] VAR328;
wire [5:0] VAR370;
wire [31:0] VAR393;
wire VAR456;
wire VAR103;
wire VAR253;
assign VAR116 = !VAR459;
assign VAR235 = VAR120;
assign VAR460 = VAR358;
assign VAR253 = VAR7 == "VAR57" ? VAR284 : 1'b0;
generate
if(VAR108 == "VAR321")begin:VAR6
if (VAR363 == 1) begin : VAR64
VAR46 VAR452
(
.VAR261 (VAR68[4*VAR415]),
.VAR271 (VAR357)
);
end else begin: VAR157
VAR46 VAR44
(
.VAR261 (VAR68[4*VAR415]),
.VAR271 (VAR357[0])
);
VAR46 VAR15
(
.VAR261 (VAR68[4*VAR415+2]),
.VAR271 (VAR357[1])
);
end
end
endgenerate
generate
if(VAR108 == "VAR321")begin:VAR12
if (VAR260 == 1) begin : VAR286
VAR46 VAR91
(
.VAR261 (VAR68[4*VAR415+1]),
.VAR271 (VAR410[0])
);
if (VAR289 == 2 && VAR21 == 1) begin: VAR20
VAR46 VAR110
(
.VAR261 (VAR68[4*VAR415+2]),
.VAR271 (VAR410[1])
);
end else if (VAR289 == 2 && VAR21 == 2) begin: VAR8
VAR46 VAR110
(
.VAR261 (VAR68[4*VAR415+3]),
.VAR271 (VAR410[1])
);
end else if (VAR289 == 3 && VAR21 == 1) begin: VAR111
VAR46 VAR110
(
.VAR261 (VAR68[4*VAR415+2]),
.VAR271 (VAR410[1])
);
VAR46 VAR365
(
.VAR261 (VAR68[4*VAR415+3]),
.VAR271 (VAR410[2])
);
end
end else begin
assign VAR410 = 'b0;
end
end
endgenerate
generate
genvar VAR70, VAR446;
for (VAR70 = 0; VAR70 < VAR348; VAR70 = VAR70 + 1) begin: VAR43
for (VAR446 = 0; VAR446 < VAR42; VAR446 = VAR446 + 1) begin: VAR262
assign VAR223[VAR348*VAR446 + VAR70]
= VAR269[(320*VAR206[(12*VAR70+8)+:3]+
80*VAR206[(12*VAR70+4)+:2] +
8*VAR206[12*VAR70+:4]) + VAR446];
end
end
endgenerate
assign VAR129
= VAR196[48*VAR343[10:8] + 12*VAR343[5:4] + VAR343[3:0]];
generate
if (VAR343[3:0] < 4'hA) begin: VAR178
assign VAR374[(320*VAR343[10:8] + 80*VAR343[5:4] +
8*VAR343[3:0])+:4]
= {VAR304[3/VAR56], VAR304[2/VAR56],
VAR304[1/VAR56], VAR304[0]};
end else begin: VAR242
assign VAR374[(320*VAR343[10:8] + 80*VAR343[5:4] +
8*(VAR343[3:0]-5) + 4)+:4]
= {VAR304[3/VAR56], VAR304[2/VAR56],
VAR304[1/VAR56], VAR304[0]};
end
endgenerate
assign VAR429
= VAR196[48*VAR252[10:8] + 12*VAR252[5:4] + VAR252[3:0]];
generate
if (VAR252[3:0] < 4'hA) begin: VAR137
assign VAR374[(320*VAR252[10:8] + 80*VAR252[5:4] +
8*VAR252[3:0])+:4]
= {VAR92[3/VAR56], VAR92[2/VAR56],
VAR92[1/VAR56], VAR92[0]};
end else begin: VAR458
assign VAR374[(320*VAR252[10:8] + 80*VAR252[5:4] +
8*(VAR252[3:0]-5) + 4)+:4]
= {VAR92[3/VAR56], VAR92[2/VAR56],
VAR92[1/VAR56], VAR92[0]};
end
endgenerate
assign VAR255
= VAR196[48*VAR156[10:8] + 12*VAR156[5:4] + VAR156[3:0]];
generate
if (VAR156[3:0] < 4'hA) begin: VAR213
assign VAR374[(320*VAR156[10:8] + 80*VAR156[5:4] +
8*VAR156[3:0])+:4]
= {VAR346[3/VAR56], VAR346[2/VAR56],
VAR346[1/VAR56], VAR346[0]};
end else begin: VAR173
assign VAR374[(320*VAR156[10:8] + 80*VAR156[5:4] +
8*(VAR156[3:0]-5) + 4)+:4]
= {VAR346[3/VAR56], VAR346[2/VAR56],
VAR346[1/VAR56], VAR346[0]};
end
endgenerate
generate
if (VAR376 == "VAR57") begin: VAR379
assign VAR408
= VAR196[48*VAR163[10:8] + 12*VAR163[5:4] +
VAR163[3:0]];
if (VAR163[3:0] < 4'hA) begin: VAR219
assign VAR374[(320*VAR163[10:8] + 80*VAR163[5:4] +
8*VAR163[3:0])+:4]
= {VAR99[3/VAR56], VAR99[2/VAR56],
VAR99[1/VAR56], VAR99[0]};
end else begin: VAR144
assign VAR374[(320*VAR163[10:8] + 80*VAR163[5:4] +
8*(VAR163[3:0]-5) + 4)+:4]
= {VAR99[3/VAR56], VAR99[2/VAR56],
VAR99[1/VAR56], VAR99[0]};
end
end
endgenerate
generate
genvar VAR212, VAR417,VAR198;
for (VAR212 = 0; VAR212 < VAR275; VAR212 = VAR212 + 1) begin: VAR293
assign VAR55[VAR212]
= VAR196[48*VAR45[(12*VAR212+8)+:3] +
12*VAR45[(12*VAR212+4)+:2] +
VAR45[12*VAR212+:4]];
if (VAR45[12*VAR212+:4] < 4'hA) begin: VAR219
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR45[(12*VAR212+8)+:3] +
80*VAR45[(12*VAR212+4)+:2] +
8*VAR45[12*VAR212+:4] + VAR417]
= VAR126[VAR275*(VAR417/VAR56) + VAR212];
end
end else begin: VAR144
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR45[(12*VAR212+8)+:3] +
80*VAR45[(12*VAR212+4)+:2] +
8*(VAR45[12*VAR212+:4]-5) + 4 + VAR417]
= VAR126[VAR275*(VAR417/VAR56) + VAR212];
end
end
end
for (VAR212 = 0; VAR212 < VAR151; VAR212 = VAR212 + 1) begin: VAR237
assign VAR184[VAR212]
= VAR196[48*VAR106[(12*VAR212+8)+:3] +
12*VAR106[(12*VAR212+4)+:2] +
VAR106[12*VAR212+:4]];
if (VAR106[12*VAR212+:4] < 4'hA) begin: VAR219
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR106[(12*VAR212+8)+:3] +
80*VAR106[(12*VAR212+4)+:2] +
8*VAR106[12*VAR212+:4] + VAR417]
= VAR287[VAR151*(VAR417/VAR56) + VAR212];
end
end else begin: VAR144
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR106[(12*VAR212+8)+:3] +
80*VAR106[(12*VAR212+4)+:2] +
8*(VAR106[12*VAR212+:4]-5) + 4 + VAR417]
= VAR287[VAR151*(VAR417/VAR56) + VAR212];
end
end
end
if (VAR172 == 1) begin: VAR185
for (VAR212 = 0; VAR212 < VAR326*VAR330; VAR212 = VAR212 + 1) begin: VAR134
assign VAR28[VAR212]
= VAR196[48*VAR241[(12*VAR212+8)+:3] +
12*VAR241[(12*VAR212+4)+:2] +
VAR241[12*VAR212+:4]];
if (VAR241[12*VAR212+:4] < 4'hA) begin: VAR219
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR241[(12*VAR212+8)+:3] +
80*VAR241[(12*VAR212+4)+:2] +
8*VAR241[12*VAR212+:4] + VAR417]
= VAR139[VAR326*VAR330*(VAR417/VAR56) + VAR212];
end
end else begin: VAR144
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR241[(12*VAR212+8)+:3] +
80*VAR241[(12*VAR212+4)+:2] +
8*(VAR241[12*VAR212+:4]-5) + 4 + VAR417]
= VAR139[VAR326*VAR330*(VAR417/VAR56) + VAR212];
end
end
end
end
if(VAR108 == "VAR427") begin
wire [VAR289*VAR48 -1 :0] VAR414 ;
if(VAR21 == 1) begin
for(VAR198 =0 ; VAR198 < VAR48 ; VAR198 = VAR198+1) begin
assign VAR414[(VAR198*VAR289)+:VAR289] = {VAR289{VAR412[0]}} ;
end
end else begin
for(VAR198 =0 ; VAR198 < 2*VAR48 ; VAR198 = VAR198+2) begin
assign VAR414[(VAR198*VAR289/VAR21)+:VAR289/VAR21] = {VAR289/VAR21{VAR412[0]}} ;
assign VAR414[((VAR198*VAR289/VAR21)+(VAR289/VAR21))+:VAR289/VAR21] = {VAR289/VAR21{VAR412[1]}} ;
end
end
if (VAR260 == 1) begin: VAR3
for (VAR212 = 0; VAR212 < VAR289; VAR212 = VAR212 + 1) begin: VAR32
assign VAR117[VAR212]
= VAR196[48*VAR388[(12*VAR212+8)+:3] +
12*VAR388[(12*VAR212+4)+:2] +
VAR388[12*VAR212+:4]];
if (VAR388[12*VAR212+:4] < 4'hA) begin: VAR219
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR388[(12*VAR212+8)+:3] +
80*VAR388[(12*VAR212+4)+:2] +
8*VAR388[12*VAR212+:4] + VAR417]
= VAR414[VAR289*(VAR417/VAR56) + VAR212];
end
end else begin: VAR144
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR388[(12*VAR212+8)+:3] +
80*VAR388[(12*VAR212+4)+:2] +
8*(VAR388[12*VAR212+:4]-5) + 4 + VAR417]
= VAR414[VAR289*(VAR417/VAR56) + VAR212];
end
end
end
end
wire [VAR363*VAR48 -1:0] VAR400 ;
for(VAR198 = 0 ; VAR198 < VAR48 ; VAR198 = VAR198 +1) begin
assign VAR400[(VAR198*VAR363)+:VAR363] = {VAR363{VAR445[VAR198]}} ;
end
for (VAR212 = 0; VAR212 < VAR363; VAR212 = VAR212 + 1) begin: VAR102
assign VAR401[VAR212]
= VAR196[48*VAR162[(12*VAR212+8)+:3] +
12*VAR162[(12*VAR212+4)+:2] +
VAR162[12*VAR212+:4]];
if (VAR162[12*VAR212+:4] < 4'hA) begin: VAR219
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR162[(12*VAR212+8)+:3] +
80*VAR162[(12*VAR212+4)+:2] +
8*VAR162[12*VAR212+:4] + VAR417]
= VAR400[VAR363*(VAR417/VAR56) + VAR212];
end
end else begin: VAR144
for (VAR417 = 0; VAR417 < 4; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR162[(12*VAR212+8)+:3] +
80*VAR162[(12*VAR212+4)+:2] +
8*(VAR162[12*VAR212+:4]-5) + 4 + VAR417]
= VAR400[VAR363*(VAR417/VAR56) + VAR212];
end
end
end
end
if (VAR96 == 1) begin: VAR307
for (VAR212 = 0; VAR212 < VAR334; VAR212 = VAR212 + 1) begin: VAR307
assign VAR193[VAR212]
= VAR196[48*VAR451[(12*VAR212+8)+:3] +
12*VAR451[(12*VAR212+4)+:2] +
VAR451[12*VAR212+:4]];
assign VAR234[VAR212]
= VAR251[48*VAR451[(12*VAR212+8)+:3] +
12*VAR451[(12*VAR212+4)+:2] +
VAR451[12*VAR212+:4]];
for (VAR417 = 0; VAR417 < VAR42; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR451[(12*VAR212+8)+:3] +
80*VAR451[(12*VAR212+4)+:2] +
8*VAR451[12*VAR212+:4] + VAR417]
= VAR208[VAR334*VAR417 + VAR212];
end
end
end
for (VAR212 = 0; VAR212 < VAR348; VAR212 = VAR212 + 1) begin: VAR254
assign VAR247[40*VAR206[(12*VAR212+8)+:3] +
10*VAR206[(12*VAR212+4)+:2] +
VAR206[12*VAR212+:4]]
= VAR73[VAR212];
assign VAR140[VAR212]
= VAR196[48*VAR206[(12*VAR212+8)+:3] +
12*VAR206[(12*VAR212+4)+:2] +
VAR206[12*VAR212+:4]];
assign VAR295[VAR212]
= VAR251[48*VAR206[(12*VAR212+8)+:3] +
12*VAR206[(12*VAR212+4)+:2] +
VAR206[12*VAR212+:4]];
for (VAR417 = 0; VAR417 < VAR42; VAR417 = VAR417 + 1) begin: VAR90
assign VAR374[320*VAR206[(12*VAR212+8)+:3] +
80*VAR206[(12*VAR212+4)+:2] +
8*VAR206[12*VAR212+:4] + VAR417]
= VAR311[VAR348*VAR417 + VAR212];
end
end
for (VAR212 = 0; VAR212 < VAR74; VAR212 = VAR212 + 1) begin: VAR315
assign VAR16[4*VAR440[(8*VAR212+4)+:3] + VAR440[(8*VAR212)+:2]]
= VAR232[VAR212];
assign VAR71[VAR212]
= VAR447[4*VAR440[(8*VAR212+4)+:3] + VAR440[(8*VAR212)+:2]];
assign VAR382[VAR212]
= VAR216[4*VAR440[(8*VAR212+4)+:3] + VAR440[(8*VAR212)+:2]];
end
endgenerate
VAR46 VAR218
(
.VAR261 (VAR129),
.VAR271 (VAR380)
);
VAR46 VAR155
(
.VAR261 (VAR429),
.VAR271 (VAR280)
);
VAR46 VAR228
(
.VAR261 (VAR255),
.VAR271 (VAR257)
);
generate
genvar VAR59;
for (VAR59 = 0; VAR59 < VAR275; VAR59 = VAR59 + 1) begin: VAR53
VAR46 VAR84
(
.VAR261 (VAR55[VAR59]),
.VAR271 (VAR188[VAR59])
);
end
for (VAR59 = 0; VAR59 < VAR151; VAR59 = VAR59 + 1) begin: VAR211
VAR46 VAR409
(
.VAR261 (VAR184[VAR59]),
.VAR271 (VAR75[VAR59])
);
end
if (VAR172 == 1) begin: VAR455
for (VAR59 = 0; VAR59 < VAR326*VAR330; VAR59 = VAR59 + 1) begin: VAR285
VAR46 VAR428
(
.VAR261 (VAR28[VAR59]),
.VAR271 (VAR78[VAR59])
);
end
end
if(VAR108 == "VAR427")begin:VAR276
if (VAR260== 1) begin: VAR336
for (VAR59 = 0; VAR59 < VAR289; VAR59 = VAR59 + 1) begin: VAR336
VAR46 VAR428
(
.VAR261 (VAR117[VAR59]),
.VAR271 (VAR410[VAR59])
);
end
end
for (VAR59 = 0; VAR59 < VAR363; VAR59 = VAR59 + 1) begin: VAR355
VAR46 VAR428
(
.VAR261 (VAR401[VAR59]),
.VAR271 (VAR357[VAR59])
);
end
end
if (VAR376 == "VAR57") begin: VAR181
VAR46 VAR109
(
.VAR261 (VAR408),
.VAR271 (VAR166)
);
end else begin: VAR158
assign VAR166 = 1'b0;
end
if ((VAR81 == "VAR433") || (VAR376 == "VAR57")) begin: VAR147
VAR46 VAR266
(
.VAR261 (VAR205),
.VAR271 (VAR267)
);
end else begin: VAR372
assign VAR267 = 1'b1;
end
if (VAR96 == 1) begin: VAR416
for (VAR59 = 0; VAR59 < VAR334; VAR59 = VAR59 + 1) begin: VAR11
VAR450 VAR128
(
.VAR261 (VAR193[VAR59]),
.VAR314 (VAR234[VAR59]),
.VAR271 (VAR10[VAR59])
);
end
end else begin: VAR273
assign VAR10 = 'b0;
end
if (VAR62 == "VAR390") begin: VAR405
for (VAR59 = 0; VAR59 < VAR348; VAR59 = VAR59 + 1) begin: VAR33
VAR231 #
(
.VAR34 (VAR34)
)
VAR107
(
.VAR22 (VAR253),
.VAR141 (VAR253),
.VAR261 (VAR140[VAR59]),
.VAR314 (VAR295[VAR59]),
.VAR271 (VAR73[VAR59]),
.VAR270 (VAR310[VAR59])
);
end
end else if (VAR62 == "VAR256") begin: VAR101
for (VAR59 = 0; VAR59 < VAR348; VAR59 = VAR59 + 1) begin: VAR33
VAR341 #
(
.VAR34 (VAR34)
)
VAR107
(
.VAR333 (VAR253),
.VAR141 (VAR253),
.VAR261 (VAR140[VAR59]),
.VAR314 (VAR295[VAR59]),
.VAR271 (VAR73[VAR59]),
.VAR270 (VAR310[VAR59])
);
end
end else begin: VAR320
for (VAR59 = 0; VAR59 < VAR348; VAR59 = VAR59 + 1) begin: VAR33
VAR125 #
(
.VAR34 (VAR34)
)
VAR107
(
.VAR261 (VAR140[VAR59]),
.VAR314 (VAR295[VAR59]),
.VAR271 (VAR73[VAR59]),
.VAR270 (VAR310[VAR59])
);
end
end
if (VAR62 == "VAR390") begin: VAR371
for (VAR59 = 0; VAR59 < VAR74; VAR59 = VAR59 + 1) begin: VAR423
if ((VAR81 == "VAR397") &&
(VAR349 != "VAR221")) begin: VAR168
VAR231 #
(
.VAR34 (VAR34)
)
VAR303
(
.VAR22 (VAR253),
.VAR141 (VAR253),
.VAR261 (VAR71[VAR59]),
.VAR314 (VAR382[VAR59]),
.VAR271 (VAR232[VAR59]),
.VAR270 (VAR364[VAR59])
);
assign VAR227[VAR59] = 1'b0;
end else begin: VAR313
VAR340 #
(
.VAR34 (VAR34),
.VAR100 ("VAR321")
)
VAR303
(
.VAR22 (VAR253),
.VAR141 (VAR253),
.VAR261 (VAR71[VAR59]),
.VAR314 (VAR382[VAR59]),
.VAR271 (VAR232[VAR59]),
.VAR270 (VAR364[VAR59]),
.VAR381 (VAR227[VAR59])
);
end
end
end else if (VAR62 == "VAR256") begin: VAR39
for (VAR59 = 0; VAR59 < VAR74; VAR59 = VAR59 + 1) begin: VAR423
if ((VAR81 == "VAR397") &&
(VAR349 != "VAR221")) begin: VAR168
VAR341 #
(
.VAR34 (VAR34)
)
VAR303
(
.VAR333 (VAR253),
.VAR141 (VAR253),
.VAR261 (VAR71[VAR59]),
.VAR314 (VAR382[VAR59]),
.VAR271 (VAR232[VAR59]),
.VAR270 (VAR364[VAR59])
);
assign VAR227[VAR59] = 1'b0;
end else begin: VAR313
VAR9 #
(
.VAR34 (VAR34),
.VAR100 ("VAR321")
)
VAR303
(
.VAR333 (VAR253),
.VAR141 (VAR253),
.VAR261 (VAR71[VAR59]),
.VAR314 (VAR382[VAR59]),
.VAR271 (VAR232[VAR59]),
.VAR270 (VAR364[VAR59]),
.VAR381 (VAR227[VAR59])
);
end
end
end else begin: VAR24
for (VAR59 = 0; VAR59 < VAR74; VAR59 = VAR59 + 1) begin: VAR423
if ((VAR81 == "VAR397") &&
(VAR349 != "VAR221")) begin: VAR168
VAR125 #
(
.VAR34 (VAR34)
)
VAR303
(
.VAR261 (VAR71[VAR59]),
.VAR314 (VAR382[VAR59]),
.VAR271 (VAR232[VAR59]),
.VAR270 (VAR364[VAR59])
);
assign VAR227[VAR59] = 1'b0;
end else begin: VAR313
VAR61 #
(
.VAR34 (VAR34),
.VAR100 ("VAR321")
)
VAR303
(
.VAR261 (VAR71[VAR59]),
.VAR314 (VAR382[VAR59]),
.VAR271 (VAR232[VAR59]),
.VAR270 (VAR364[VAR59]),
.VAR381 (VAR227[VAR59])
);
end
end
end
endgenerate
always @(posedge clk) begin
end
assign VAR345 = (VAR48 == 4) ? VAR29 : VAR393;
assign VAR135 = (VAR48 == 4) ? VAR298 : VAR456;
assign VAR239 = (VAR48 == 4) ? VAR383 : VAR328;
assign VAR204 = (VAR48 == 4) ? VAR421 : VAR370;
generate
begin
VAR329 #
(
.VAR384 (25),
.VAR51 (8),
.VAR121 (44)
)
VAR119
(
.clk (clk),
.rst (rst),
.VAR229 (VAR103),
.VAR338 (VAR461),
.din ({VAR350, VAR159, VAR316}),
.VAR197 (VAR456),
.dout ({VAR370, VAR328, VAR393})
);
end
endgenerate
assign VAR83 = VAR103;
VAR373 #
(
.VAR396 (VAR396),
.VAR171 (VAR171),
.VAR195 (VAR195),
.VAR203 (VAR203),
.VAR1 (VAR1),
.VAR434 (VAR434),
.VAR209 (VAR209),
.VAR418 (VAR418),
.VAR146 (VAR146),
.VAR324 (VAR324),
.VAR207 (VAR207),
.VAR432 (VAR432),
.VAR113 (VAR113),
.VAR160 (VAR160),
.VAR93 (VAR93),
.VAR249 (VAR249),
.VAR133 (VAR415),
.VAR424 (VAR366),
.VAR86 (VAR301),
.VAR124 (VAR386),
.VAR308 (VAR407),
.VAR399 (VAR399),
.VAR325 ("VAR427"),
.VAR87 ("VAR427"),
.VAR292 (VAR48),
.VAR230 (VAR230),
.VAR312 (63),
.VAR392 (18),
.VAR419 ("VAR427"), .VAR402 ("VAR427"),
.VAR457 ((VAR305 == "VAR411") ? "VAR321" : "VAR427"),
.VAR438 ("VAR321"), .VAR67 ("VAR427"),
.VAR38 (VAR38),
.VAR444 (VAR444), .VAR389 (VAR389),
.VAR104 (VAR104),
.VAR309 (VAR309),
.VAR430 (VAR430),
.VAR118 (6),
.VAR30 (6),
.VAR14 (6),
.VAR246 (6),
.VAR4 (VAR4),
.VAR369 (VAR369),
.VAR282 (VAR282),
.VAR19 (VAR19),
.VAR453 (VAR453),
.VAR342 (VAR342),
.VAR225 (VAR225),
.VAR337 (VAR337),
.VAR404 ((VAR21 == 1) ? 4'b0001 : 4'b0101),
.VAR358 (VAR358),
.VAR187 (VAR358),
.VAR220 (VAR358),
.VAR50 (VAR358),
.VAR318 (VAR302),
.VAR120 (VAR120),
.VAR25 (VAR120),
.VAR31 (VAR120),
.VAR130 (VAR120),
.VAR291 ("VAR427"),
.VAR183 (VAR358),
.VAR26 (VAR358),
.VAR202 (VAR358),
.VAR294 (VAR358),
.VAR40 (VAR120),
.VAR264 (VAR120),
.VAR435 (VAR120),
.VAR244 (VAR120),
.VAR272 ("VAR427"),
.VAR66 (VAR358),
.VAR199 (VAR358),
.VAR431 (VAR358),
.VAR131 (VAR358),
.VAR192 (VAR120),
.VAR97 (VAR120),
.VAR174 (VAR120),
.VAR177 (VAR120),
.VAR454 (VAR194),
.VAR425 (VAR132)
,.VAR36 (VAR132)
,.VAR387 (VAR132)
,.VAR143 (VAR143)
,.VAR108 (VAR108)
)
VAR335
(
.rst (rst),
.VAR27 (1'b1),
.VAR368 (clk),
.VAR361 (VAR361),
.VAR413 (VAR413),
.VAR190 (clk),
.VAR306 (VAR306),
.VAR175 (),
.VAR23 (VAR23),
.VAR47 (),
.VAR374 (VAR374),
.VAR60 (VAR60),
.VAR35 (VAR35),
.VAR116 (VAR116),
.VAR316 (VAR345),
.VAR461 (VAR135),
.VAR94 (VAR153),
.VAR448 (VAR300),
.VAR72 ('b1),
.VAR362 (VAR362),
.VAR77 (VAR77),
.VAR159 (VAR239),
.VAR350 (VAR204),
.VAR226 (),
.VAR319 (),
.VAR459 (VAR459),
.VAR403 (),
.VAR79 (),
.VAR394 (),
.VAR395 (VAR238),
.VAR170 (),
.VAR165 (VAR85),
.VAR391 (VAR391),
.VAR210 (VAR210),
.VAR150 (VAR150),
.VAR352 (),
.VAR269 (VAR269),
.VAR240 (),
.VAR83 (VAR103),
.VAR196 (VAR196),
.VAR251 (VAR251),
.VAR247 (VAR247),
.VAR447 (VAR447),
.VAR216 (VAR216),
.VAR16 (VAR16),
.VAR68 (VAR68),
.VAR441 (),
.VAR176 (),
.VAR112 (VAR112),
.VAR138 (VAR274),
.VAR88 (VAR88),
.VAR136 (VAR136),
.VAR161 (VAR161),
.VAR377 (VAR377),
.VAR80 (VAR80),
.VAR114 (VAR114),
.VAR217 ('b0),
.VAR339 (VAR339),
.VAR182 (VAR182),
.VAR283 (VAR283),
.VAR18 (VAR18),
.VAR351 (VAR351),
.VAR17 (VAR17),
.VAR442 (VAR442),
.VAR439 (VAR439),
.VAR2 (),
.VAR437 (),
.VAR250 (VAR250),
.VAR406 (VAR406),
.VAR189 (VAR189),
.VAR233 (VAR233),
.VAR359 (VAR359),
.VAR200 (VAR288),
.VAR215 (VAR215),
.VAR148 (),
.VAR123 (VAR123),
.VAR13 (VAR13),
.VAR179 (VAR179),
.VAR98 (),
.VAR323 (VAR98),
.VAR290 (VAR290),
.VAR149 (VAR449),
.VAR297 (VAR297)
,.VAR5 (VAR5)
,.VAR463 (VAR296)
);
endmodule | mit |
kyzhai/NUNY | src/hardware/stage3_bb.v | 4,980 | module MODULE1 (
address,
VAR1,
VAR2);
input [11:0] address;
input VAR1;
output [11:0] VAR2;
tri1 VAR1;
endmodule | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hd | cells/sdlclkp/sky130_fd_sc_hd__sdlclkp_1.v | 2,262 | module MODULE2 (
VAR8,
VAR10 ,
VAR2,
VAR7 ,
VAR9,
VAR5,
VAR3 ,
VAR6
);
output VAR8;
input VAR10 ;
input VAR2;
input VAR7 ;
input VAR9;
input VAR5;
input VAR3 ;
input VAR6 ;
VAR4 VAR1 (
.VAR8(VAR8),
.VAR10(VAR10),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR9(VAR9),
.VAR5(VAR5),
.VAR3(VAR3),
.VAR6(VAR6)
);
endmodule
module MODULE2 (
VAR8,
VAR10 ,
VAR2,
VAR7
);
output VAR8;
input VAR10 ;
input VAR2;
input VAR7 ;
supply1 VAR9;
supply0 VAR5;
supply1 VAR3 ;
supply0 VAR6 ;
VAR4 VAR1 (
.VAR8(VAR8),
.VAR10(VAR10),
.VAR2(VAR2),
.VAR7(VAR7)
);
endmodule | apache-2.0 |
KorotkiyEugene/Netmaker_vc_router_syn_quartus | NW_vc_fc_out.v | 5,881 | module MODULE1 (VAR26, VAR20,
VAR19,
VAR31, VAR35, VAR12,
clk, VAR1);
parameter VAR36 = 4;
parameter VAR10 = 4;
parameter VAR5 = 1;
parameter VAR16 = VAR21(VAR10+1);
input VAR24 VAR26;
input VAR20;
input VAR2 VAR19;
output VAR14 VAR31;
output [VAR36-1:0] VAR35;
output [VAR36-1:0][VAR16-1:0] VAR12;
input clk, VAR1;
logic [VAR36-1:0][VAR16-1:0] counter;
logic [VAR36-1:0] VAR28, VAR25;
logic VAR7, VAR11;
logic [VAR36-1:0] VAR4;
VAR18 VAR13;
logic [VAR36-1:0][VAR16-1:0] VAR32;
logic [VAR36-1:0] VAR35;
genvar VAR8;
parameter VAR29=1'b0, VAR34=1'b1;
logic [VAR36-1:0] VAR3, VAR17;
generate
for (VAR8=0; VAR8<VAR36; VAR8++) begin:VAR33
always@(posedge clk) begin
if (!VAR1)
VAR3[VAR8]<=VAR34;
end
else
VAR3[VAR8]<=VAR17[VAR8];
end
VAR15 begin
case (VAR3[VAR8])
VAR29:
if (VAR19.VAR9[VAR8])
begin
VAR17[VAR8]<=VAR34;
end
else
begin
VAR17[VAR8]<=VAR29;
end
VAR34:
if (VAR19.VAR9[VAR8] && VAR20 && (VAR27(VAR26.VAR6.VAR38)==VAR8))
begin
VAR17[VAR8]<=VAR29;
end
else
begin
VAR17[VAR8]<=VAR34;
end
endcase
end
assign VAR31[VAR8]=(VAR3[VAR8]==VAR29);
end endgenerate
generate
if (VAR5) begin
always@(posedge clk) begin
VAR7 <= VAR19.VAR30;
VAR13 <= VAR19.VAR37;
VAR11 <= VAR20;
VAR4 <= VAR26.VAR6.VAR38;
end
assign VAR12 = VAR32;
for (VAR8=0; VAR8<VAR36; VAR8++) begin:VAR23
VAR15 begin:VAR22
if (VAR28[VAR8] && !VAR25[VAR8])
VAR32[VAR8]=counter[VAR8]+1;
end
else if (VAR25[VAR8] && !VAR28[VAR8])
VAR32[VAR8]=counter[VAR8]-1;
end
else
VAR32[VAR8]=counter[VAR8];
end
always@(posedge clk) begin
if (!VAR1) begin
counter[VAR8]<=VAR10;
VAR35[VAR8]<='1;
end else begin
counter[VAR8]<=VAR32[VAR8];
if ((VAR32[VAR8]==0) ||
((VAR32[VAR8]==1) && VAR20 && (VAR27(VAR26.VAR6.VAR38)==VAR8)) &&
!(VAR19.VAR30 && (VAR19.VAR37==VAR8))) begin
VAR31[VAR8] <= 1'b1;
VAR35[VAR8] <= 1'b0;
end else begin
VAR31[VAR8] <= 1'b0;
VAR35[VAR8] <= (VAR32[VAR8]==VAR10);
end
end end
assign VAR28[VAR8]=(VAR7) && (VAR13==VAR8);
assign VAR25[VAR8]=(VAR11) && (VAR27(VAR4)==VAR8);
end
end else begin
assign VAR12 = counter;
for (VAR8=0; VAR8<VAR36; VAR8++) begin:VAR33
always@(posedge clk) begin
if (!VAR1) begin
counter[VAR8]<=VAR10;
end else begin
if (VAR28[VAR8] && !VAR25[VAR8]) begin
end
assert (counter[VAR8]!=VAR10) else
counter[VAR8]<=counter[VAR8]+1;
end
if (VAR25[VAR8] && !VAR28[VAR8]) begin
end
assert (counter[VAR8]!=0) else
counter[VAR8]<=counter[VAR8]-1;
end
end end
assign VAR28[VAR8]=(VAR19.VAR30) && (VAR19.VAR37==VAR8);
assign VAR25[VAR8]=(VAR20) && (VAR27(VAR26.VAR6.VAR38)==VAR8);
assign VAR31[VAR8]=(counter[VAR8]==0);
assign VAR35[VAR8]=(counter[VAR8]==VAR10);
end end
endgenerate
endmodule | gpl-2.0 |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/dffrnq/gf180mcu_fd_sc_mcu9t5v0__dffrnq_2.behavioral.v | 3,634 | module MODULE1( VAR7, VAR15, VAR5, VAR8 );
input VAR7, VAR15, VAR5;
output VAR8;
reg VAR24;
VAR10 VAR32(.VAR7(VAR7),.VAR15(VAR15),.VAR5(VAR5),.VAR8(VAR8),.VAR24(VAR24));
VAR10 VAR16(.VAR7(VAR7),.VAR15(VAR15),.VAR5(VAR5),.VAR8(VAR8),.VAR24(VAR24));
not VAR25(VAR11,VAR15);
and VAR12(VAR20,VAR5,VAR11);
and VAR18(VAR2,VAR5,VAR15);
buf VAR14(VAR1,VAR5);
not VAR29(VAR27,VAR7);
not VAR26(VAR17,VAR15);
and VAR4(VAR22,VAR17,VAR27);
not VAR3(VAR13,VAR7);
and VAR6(VAR30,VAR15,VAR13);
not VAR19(VAR28,VAR15);
and VAR21(VAR23,VAR28,VAR7);
and VAR31(VAR9,VAR15,VAR7); | apache-2.0 |
jotego/jt12 | hdl/jt12_mmr.v | 18,910 | module MODULE1(
input rst,
input clk,
input VAR48 ,
output VAR18,
output VAR32,
output VAR71,
output VAR115,
output VAR49,
output VAR22,
input [7:0] din,
input write,
input [1:0] addr,
output reg VAR35,
output VAR38,
output [2:0] VAR98,
output [1:0] VAR11,
output reg [2:0] VAR69,
output reg VAR80,
output reg [9:0] VAR41,
output reg [7:0] VAR56,
output reg VAR61,
output reg VAR52,
output reg VAR42,
output reg VAR78,
output reg VAR118,
output reg VAR128,
output reg VAR19,
input VAR116,
input VAR99,
output reg [1:0] VAR107,
output reg [8:0] VAR87,
output reg VAR79,
output reg VAR4, output reg [ 7:0] VAR75, output reg [ 5:0] VAR40, output reg [15:0] VAR139, output reg [ 7:0] VAR121, output reg VAR2, output reg VAR117, output reg [ 2:0] VAR102, output reg [ 2:0] VAR53,
output reg VAR106, output reg VAR110, output reg VAR66, output reg VAR119, output reg VAR34, output reg [ 1:0] VAR92, output reg [15:0] VAR140, output reg [15:0] VAR27, output reg [15:0] VAR138, output reg [ 7:0] VAR58, output reg [ 6:0] VAR44,
output reg [ 6:0] VAR17,
output VAR133,
output VAR134,
output VAR47,
output VAR123,
output VAR100,
output VAR135,
output [10:0] VAR5,
output [ 2:0] VAR43,
output reg VAR142,
output [ 1:0] VAR73,
output [ 2:0] VAR97,
output [ 2:0] VAR54,
output [ 2:0] VAR31,
output [ 1:0] VAR90,
output VAR33,
output [ 2:0] VAR13,
output [ 3:0] VAR124,
output [ 6:0] VAR62,
output reg VAR111,
output [ 4:0] VAR96,
output [ 4:0] VAR30,
output [ 4:0] VAR94,
output [ 3:0] VAR59,
output [ 3:0] VAR7,
output [ 1:0] VAR45,
output VAR95,
output [2:0] VAR6,
output VAR9,
output VAR143,
output VAR1,
output VAR36,
output VAR77,
output VAR108,
output [3:0] VAR81,
output [7:0] VAR72,
output reg VAR89,
input [7:0] VAR131
);
parameter VAR129=0, VAR137=6, VAR104=1, VAR86=0, VAR64=1;
VAR68 #(.VAR129(VAR129)) VAR3 (
.rst ( rst ),
.clk ( clk ),
.VAR48 ( VAR48 ),
.VAR107 ( VAR107 ),
.VAR18 ( VAR18 ),
.VAR32 ( VAR32 ),
.VAR71 ( VAR71 ),
.VAR115 ( VAR115 ),
.VAR49 ( VAR49 ),
.VAR22 ( VAR22 )
);
reg [7:0] VAR37;
reg [6:0] VAR114; reg [2:0] VAR126; reg VAR112;
localparam VAR67 = 8'h21,
VAR50 = 8'h22,
VAR122 = 8'h24,
VAR25 = 8'h25,
VAR83 = 8'h26,
VAR55 = 8'h27,
VAR14 = 8'h28,
VAR10 = 8'h29,
VAR76 = 8'h2A,
VAR29 = 8'h2B,
VAR125 = 8'h2C,
VAR74 = 8'h2D,
VAR103 = 8'h2E,
VAR51 = 8'h2F,
VAR20 = 8'h00,
VAR70 = 8'h01,
VAR88 = 8'h02;
reg VAR93, VAR15;
reg [ 2:0] VAR28, VAR39, VAR12;
reg [10:0] VAR23, VAR16, VAR84;
reg [ 5:0] VAR82;
reg [2:0] VAR24;
reg [1:0] VAR105;
reg VAR109;
reg [7:0] VAR101;
always @(posedge clk)
VAR109 <= write;
generate
if( VAR129 ) begin
assign VAR81 = VAR37[3:0];
assign VAR72 = VAR101;
end else begin
assign VAR81 = 4'd0;
assign VAR72 = 8'd0;
end
endgenerate
reg VAR136;
always @(posedge clk) begin : VAR60
if( rst ) begin
VAR37 <= 8'h0;
VAR107 <= 2'b10; VAR24 <= 3'd0;
VAR105 <= 2'd0;
VAR112 <= 1'd0;
VAR114 <= 7'd0;
VAR126 <= 3'd0;
{ VAR41, VAR56 } <= 18'd0;
{ VAR128, VAR118,
VAR78, VAR42, VAR52, VAR61 } <= 6'd0;
VAR19 <= 1'b0;
VAR69 <= 3'd0;
VAR80 <= 1'b0;
VAR93 <= 1'b0;
VAR15 <= 1'b0;
VAR87 <= 9'h0;
VAR79 <= 1'b0;
VAR4 <= 1'b0;
VAR75 <= 'd0;
VAR40 <= 'd0;
VAR2 <= 'd0;
VAR117 <= 'd0;
VAR102 <= 3'd7;
VAR53 <= 3'd7;
VAR106 <= 'd0;
VAR121 <= 'd0;
VAR139 <= 'd0;
VAR110 <= 'd0;
VAR66 <= 'd0;
VAR119 <= 'd0;
VAR92 <= 'd0;
VAR44 <= 'd0;
VAR140 <= 'd0;
VAR27 <= 'd0;
VAR138 <= 'd0;
VAR58 <= 8'hff;
VAR111 <= 1'b0;
VAR142 <= 1'b0;
VAR89 <= 1'b1;
{ VAR12, VAR84 } <= {3'd0, 11'd0 };
{ VAR39, VAR16 } <= {3'd0, 11'd0 };
{ VAR28, VAR23 } <= {3'd0, 11'd0 };
VAR82 <= 6'd0;
VAR101 <= 8'd0;
VAR136 <= 1'b0;
end else begin
if( write ) begin
if( !addr[0] ) begin
VAR37 <= din;
VAR136 <= addr[1];
if (!VAR64)
case(din)
VAR74: VAR107[1] <= 1'b1; VAR103: VAR107[0] <= 1'b1; VAR51: VAR107 <= 2'b0; default:;
endcase
end else begin
VAR101 <= din;
VAR112 <= VAR37 == VAR14 && !VAR136;
VAR24 <= {VAR136, VAR37[1:0]};
VAR105 <= VAR37[3:2];
if(!VAR136) begin
casez( VAR37)
8'h0?: VAR89 <= 1'b0;
VAR67: begin
VAR111 <= din[5];
VAR142 <= din[3];
VAR19 <= din[2];
end
VAR122: VAR41[9:2]<= din;
VAR25: VAR41[1:0]<= din[1:0];
VAR83: VAR56 <= din;
VAR55: begin
VAR15 <= |din[7:6];
VAR93 <= din[7:6] == 2'b10;
{ VAR128, VAR118,
VAR78, VAR42,
VAR52, VAR61 } <= din[5:0];
end
VAR50: { VAR80, VAR69 } <= din[3:0];
default:;
endcase
end
casez( VAR37)
8'hA9: { VAR12, VAR84 } <= { VAR82, din };
8'hA8: { VAR39, VAR16 } <= { VAR82, din };
8'hAA: { VAR28, VAR23 } <= { VAR82, din };
8'hA4, 8'hA5, 8'hA6, 8'hAD, 8'hAC, 8'hAE: VAR82 <= din[5:0];
default:; endcase
if( VAR104==1 ) begin
casez( VAR37)
VAR125: VAR87[0] <= din[3];
VAR76:
VAR87 <= { ~din[7], din[6:0], 1'b1 };
VAR29: VAR79 <= din[7];
default:;
endcase
VAR4 <= VAR37==VAR76;
end
if( VAR86==1 ) begin
if(VAR136 && VAR37[7:6]==2'b0) begin
casez( VAR37[5:0] )
6'h0: begin
VAR75 <= din;
VAR106 <= 1'b1;
end
6'h1: VAR40 <= din[5:0];
6'h8, 6'h9, 6'hA, 6'hB, 6'hC, 6'hD: begin
VAR121 <= din;
VAR53 <= VAR37[2:0];
end
6'b01????, 6'b10????: begin
if( !VAR37[3] ) VAR139[ 7:0] <= din;
if( VAR37[3] ) VAR139[15:8] <= din;
case( VAR37[5:4] )
2'b01, 2'b10: begin
{VAR117, VAR2 } <= VAR37[5:4];
VAR102 <= VAR37[2:0];
end
default: begin
VAR2 <= 1'b0;
VAR117 <= 1'b0;
end
endcase
end
default:;
endcase
end
if( !VAR136 && VAR37[7:4]==4'h1 ) begin
case(VAR37[3:0])
4'd0: {VAR34, VAR110, VAR66,VAR119} <= {1'd1,din[7],din[4],din[0]};
4'd1: VAR92 <= din[7:6];
4'd2: VAR140 [ 7:0] <= din;
4'd3: VAR140 [15:8] <= din;
4'd4: VAR27 [ 7:0] <= din;
4'd5: VAR27 [15:8] <= din;
4'h9: VAR138[ 7:0] <= din;
4'ha: VAR138[15:8] <= din;
4'hb: VAR58 <= din;
4'hc: begin
VAR17 <= ~{din[7],din[5:0]};
VAR44 <= {din[7],din[5:0]}; end
default:;
endcase
end
end
if( VAR37[1:0]==2'b11 )
{ VAR126, VAR114 } <= { 3'h0, 7'h0 };
end
else
casez( VAR37 )
8'hA0, 8'hA1, 8'hA2: { VAR126, VAR114 } <= { 3'h1, 7'd0 }; 8'hB0, 8'hB1, 8'hB2: { VAR126, VAR114 } <= { 3'h2, 7'd0 }; 8'hB4, 8'hB5, 8'hB6: { VAR126, VAR114 } <= { 3'h4, 7'd0 }; 8'h3?: { VAR126, VAR114 } <= { 3'h0, 7'h01 }; 8'h4?: { VAR126, VAR114 } <= { 3'h0, 7'h02 }; 8'h5?: { VAR126, VAR114 } <= { 3'h0, 7'h04 }; 8'h6?: { VAR126, VAR114 } <= { 3'h0, 7'h08 }; 8'h7?: { VAR126, VAR114 } <= { 3'h0, 7'h10 }; 8'h8?: { VAR126, VAR114 } <= { 3'h0, 7'h20 }; 8'h9?: { VAR126, VAR114 } <= { 3'h0, 7'h40 }; default: { VAR126, VAR114 } <= { 3'h0, 7'h0 };
endcase end
end
else if(VAR18) begin
{ VAR128, VAR118 } <= 2'd0;
VAR89 <= 1'b1;
VAR4 <= 1'b0;
VAR44 <= 'd0;
VAR106 <= 1'b0;
VAR34 <= 1'b0;
end
end
end
reg [4:0] VAR130;
always @(posedge clk, posedge rst)
if( rst ) begin
VAR35 <= 1'b0;
VAR130 <= 5'd0;
end
else begin
if (!VAR109 && write && addr[0] ) begin VAR35 <= 1'b1;
VAR130 <= 5'd0;
end
else if(VAR18) begin
if( VAR130 == 5'd31 ) VAR35 <= 1'b0;
VAR130 <= VAR130+5'd1;
end
end
VAR127 #(.VAR137(VAR137)) VAR8(
.rst ( rst ),
.clk ( clk ), .VAR18 ( VAR18 ),
.din ( VAR101 ),
.VAR112 ( VAR112 ),
.VAR120 ( VAR126[0] ),
.VAR26 ( VAR126[1] ),
.VAR91 ( VAR126[2] ),
.VAR113 ( VAR114[0] ),
.VAR85 ( VAR114[1] ),
.VAR46 ( VAR114[2] ),
.VAR65 ( VAR114[3] ),
.VAR63 ( VAR114[4] ),
.VAR21 ( VAR114[5] ),
.VAR57 ( VAR114[6] ),
.VAR132 ( VAR105 ), .VAR141 ( VAR24 ),
.VAR93 ( VAR93 ),
.VAR116 ( VAR116 ),
.VAR99 ( VAR99),
.VAR38 ( VAR38 ),
.VAR98 ( VAR98 ),
.VAR11 ( VAR11 ),
.VAR15 ( VAR15 ), .VAR23( VAR23 ),
.VAR16( VAR16 ),
.VAR84( VAR84 ),
.VAR28( VAR28 ),
.VAR39( VAR39 ),
.VAR12( VAR12 ),
.VAR82 ( VAR82 ),
.VAR133 ( VAR133 ),
.VAR134 ( VAR134 ),
.VAR47 ( VAR47 ),
.VAR123 ( VAR123 ),
.VAR100 ( VAR100 ),
.VAR135 ( VAR135 ),
.VAR5 ( VAR5 ),
.VAR43 ( VAR43 ),
.VAR124 ( VAR124 ),
.VAR13 ( VAR13 ),
.VAR96 (VAR96 ), .VAR30 (VAR30 ), .VAR94 (VAR94 ), .VAR59 (VAR59 ), .VAR7 (VAR7 ), .VAR45 (VAR45 ), .VAR95 ( VAR95 ),
.VAR6 ( VAR6 ),
.VAR62 (VAR62 ),
.VAR31 (VAR31 ),
.VAR90 (VAR90 ),
.VAR33 (VAR33 ),
.VAR73 ( VAR73 ),
.VAR97 ( VAR97 ),
.VAR54 ( VAR54 ),
.VAR9 ( VAR9 ),
.VAR143 ( VAR143 ),
.VAR1 ( VAR1 ),
.VAR36 ( VAR36 ),
.VAR77 ( VAR77 ),
.VAR108 ( VAR108 )
);
endmodule | gpl-3.0 |
Dokany/STA | Verilog_modules/CSA16_CLA.v | 1,490 | module MODULE2 (
input [3:0] VAR2,
input [3:0] VAR12,
input VAR3,
output [3:0] VAR9,
output VAR13
);
wire [3:0] VAR7, VAR4, VAR16;
assign VAR7 = VAR2 & VAR12;
assign VAR4 = VAR2 | VAR12;
assign VAR16[0] = VAR3;
assign VAR16[1] = VAR7[0] | (VAR3 & VAR4[0]);
assign VAR16[2] = VAR7[1] | (VAR7[0] & VAR4[1]) | (VAR3 & VAR4[0] & VAR4[1]);
assign VAR16[3] = VAR7[2] | (VAR7[1] & VAR4[2]) | (VAR7[0] & VAR4[1] & VAR4[2]) | (VAR3 & VAR4[0] & VAR4[1] & VAR4[2]);
assign VAR13 = VAR7[3] | (VAR7[2] & VAR4[3]) | (VAR7[1] & VAR4[2] & VAR4[3]) | (VAR7[0] & VAR4[1] & VAR4[2] & VAR4[3]) | (VAR3 & VAR4[0] & VAR4[1] & VAR4[2] & VAR4[3]);
assign VAR9 = VAR2 ^ VAR12 ^ VAR16;
endmodule
module MODULE1 (
input [15:0] VAR2,
input [15:0] VAR12,
input VAR3,
output [15:0] VAR9,
output VAR13
);
wire [2:0] VAR16;
wire [3:0] VAR6 [5:0];
wire [5:0] VAR11;
MODULE2 MODULE3 (VAR2[3:0], VAR12[3:0], VAR3, VAR9[3:0], VAR16[0]);
MODULE2 MODULE6 (VAR2[7:4], VAR12[7:4], 1'b0, VAR6[0], VAR11[0]);
MODULE2 MODULE7 (VAR2[7:4], VAR12[7:4], 1'b1, VAR6[1], VAR11[1]);
MODULE2 MODULE2 (VAR2[11:8], VAR12[11:8], 1'b0, VAR6[2], VAR11[2]);
MODULE2 MODULE1 (VAR2[11:8], VAR12[11:8], 1'b1, VAR6[3], VAR11[3]);
MODULE2 MODULE5 (VAR2[15:12], VAR12[15:12], 1'b0, VAR6[4], VAR11[4]);
MODULE2 MODULE4 (VAR2[15:12], VAR12[15:12], 1'b1, VAR6[5], VAR11[5]);
assign VAR16[1] = (VAR16[0])? VAR11[1] : VAR11[0];
assign VAR9[7:4] = (VAR16[0])? VAR6[1] : VAR6[0];
assign VAR16[2] = (VAR16[1])? VAR11[3] : VAR11[2];
assign VAR9[11:8] = (VAR16[1])? VAR6[3] : VAR6[2];
assign VAR13 = (VAR16[2])? VAR11[5] : VAR11[4];
assign VAR9[15:12] = (VAR16[1])? VAR6[5] : VAR6[4];
endmodule | mit |
r2t2sdr/r2t2 | fpga/modules/adi_hdl/library/axi_ad9652/axi_ad9652.v | 11,744 | module MODULE1 (
VAR77,
VAR21,
VAR57,
VAR69,
VAR117,
VAR4,
VAR151,
VAR147,
VAR42,
VAR64,
VAR18,
VAR62,
VAR61,
VAR8,
VAR33,
VAR131,
VAR86,
VAR153,
VAR94,
VAR127,
VAR89,
VAR103,
VAR126,
VAR99,
VAR132,
VAR93,
VAR112,
VAR91,
VAR145,
VAR115,
VAR36,
VAR19,
VAR26,
VAR37,
VAR133,
VAR136,
VAR140);
parameter VAR39 = 0;
parameter VAR129 = 0;
parameter VAR111 = 0;
parameter VAR46 = "VAR50";
input VAR77;
input VAR21;
input [15:0] VAR57;
input [15:0] VAR69;
input VAR117;
input VAR4;
input VAR151;
output VAR147;
output VAR42;
output VAR64;
output [15:0] VAR18;
output VAR62;
output VAR61;
output [15:0] VAR8;
input VAR33;
input VAR131;
input [31:0] VAR86;
output [31:0] VAR153;
input VAR94;
input VAR127;
input VAR89;
input [31:0] VAR103;
output VAR126;
input VAR99;
input [31:0] VAR132;
input [ 3:0] VAR93;
output VAR112;
output VAR91;
output [ 1:0] VAR145;
input VAR115;
input VAR36;
input [31:0] VAR19;
output VAR26;
output VAR37;
output [ 1:0] VAR133;
output [31:0] VAR136;
input VAR140;
reg VAR134 = 'd0;
reg VAR84 = 'd0;
reg VAR9 = 'd0;
reg [31:0] VAR13 = 'd0;
reg VAR118 = 'd0;
reg VAR150 = 'd0;
wire VAR122;
wire VAR43;
wire VAR80;
wire VAR106;
wire [15:0] VAR114;
wire [15:0] VAR65;
wire VAR74;
wire VAR81;
wire [15:0] VAR16;
wire [15:0] VAR59;
wire [15:0] VAR51;
wire [15:0] VAR105;
wire [ 1:0] VAR75;
wire [ 1:0] VAR53;
wire [ 1:0] VAR88;
wire VAR144;
wire VAR113;
wire [16:0] VAR142;
wire [84:0] VAR63;
wire [84:0] VAR34;
wire VAR29;
wire [31:0] VAR11[0:3];
wire VAR72[0:3];
wire VAR149[0:3];
wire VAR52;
wire [13:0] VAR38;
wire [31:0] VAR116;
wire VAR58;
wire [13:0] VAR79;
assign VAR80 = VAR94;
assign VAR43 = VAR127;
assign VAR42 = 1'b1;
assign VAR62 = 1'b1;
always @(negedge VAR43 or posedge VAR80) begin
if (VAR43 == 0) begin
VAR134 <= 'd0;
VAR84 <= 'd0;
VAR9 <= 'd0;
VAR13 <= 'd0;
VAR118 <= 'd0;
VAR150 <= 'd0;
end else begin
VAR134 <= VAR75[0] | VAR75[1];
VAR84 <= VAR53[0] | VAR53[1];
VAR9 <= VAR88[0] | VAR88[1];
VAR13 <= VAR11[0] | VAR11[1] | VAR11[2] | VAR11[3];
VAR118 <= VAR72[0] | VAR72[1] | VAR72[2] | VAR72[3];
VAR150 <= VAR149[0] | VAR149[1] | VAR149[2] | VAR149[3];
end
end
VAR2 #(
.VAR138(0),
.VAR83(0),
.VAR87 (VAR111))
VAR97 (
.VAR147 (VAR147),
.VAR122 (VAR122),
.VAR119 (VAR114),
.VAR98 (VAR74),
.VAR20 (VAR16),
.VAR148 (VAR59),
.VAR6 (VAR18),
.VAR1 (VAR64),
.VAR49 (VAR75[0]),
.VAR60 (VAR53[0]),
.VAR125 (VAR88[0]),
.VAR43 (VAR43),
.VAR80 (VAR80),
.VAR141 (VAR52),
.VAR109 (VAR38),
.VAR73 (VAR116),
.VAR150 (VAR149[0]),
.VAR47 (VAR58),
.VAR128 (VAR79),
.VAR13 (VAR11[0]),
.VAR118 (VAR72[0]));
VAR2 #(
.VAR138(1),
.VAR83(1),
.VAR87 (VAR111))
VAR152 (
.VAR147 (VAR147),
.VAR122 (VAR122),
.VAR119 (VAR65),
.VAR98 (VAR81),
.VAR20 (VAR59),
.VAR148 (VAR16),
.VAR6 (VAR8),
.VAR1 (VAR61),
.VAR49 (VAR75[1]),
.VAR60 (VAR53[1]),
.VAR125 (VAR88[1]),
.VAR43 (VAR43),
.VAR80 (VAR80),
.VAR141 (VAR52),
.VAR109 (VAR38),
.VAR73 (VAR116),
.VAR150 (VAR149[1]),
.VAR47 (VAR58),
.VAR128 (VAR79),
.VAR13 (VAR11[1]),
.VAR118 (VAR72[1]));
VAR55 #(
.VAR45 (VAR129),
.VAR46 (VAR46))
VAR17 (
.VAR77 (VAR77),
.VAR21 (VAR21),
.VAR57 (VAR57),
.VAR69 (VAR69),
.VAR117 (VAR117),
.VAR4 (VAR4),
.VAR147 (VAR147),
.VAR31 (VAR114),
.VAR104 (VAR65),
.VAR15 (VAR74),
.VAR90 (VAR81),
.VAR48 (VAR113),
.VAR5 (VAR144),
.VAR80 (VAR80),
.VAR124 (VAR142),
.VAR68 (VAR63),
.VAR85 (VAR34),
.VAR151 (VAR151),
.VAR106 (VAR106),
.VAR82 (VAR29));
VAR110 #(.VAR39(VAR39)) VAR123 (
.VAR14 (),
.VAR147 (VAR147),
.VAR122 (VAR122),
.VAR130 (),
.VAR5 (VAR144),
.VAR137 (),
.VAR48 (VAR113),
.VAR121 (1'd0),
.VAR7 (VAR33),
.VAR56 (VAR131),
.VAR44 (32'd1),
.VAR28 (),
.VAR139 (),
.VAR134 (VAR134),
.VAR84 (VAR84),
.VAR9 (VAR9),
.VAR3 (),
.VAR102 (),
.VAR54 (),
.VAR76 (),
.VAR71 (16'd0),
.VAR30 (1'd0),
.VAR120 (1'd1),
.VAR24 (),
.VAR143 (8'd0),
.VAR86 (VAR86),
.VAR153 (VAR153),
.VAR43 (VAR43),
.VAR80 (VAR80),
.VAR141 (VAR52),
.VAR109 (VAR38),
.VAR73 (VAR116),
.VAR150 (VAR149[2]),
.VAR47 (VAR58),
.VAR128 (VAR79),
.VAR13 (VAR11[2]),
.VAR118 (VAR72[2]));
VAR23 #(.VAR92(17), .VAR78(6'h02)) VAR100 (
.VAR151 (VAR151),
.VAR106 (VAR106),
.VAR82 (VAR29),
.VAR124 (VAR142),
.VAR68 (VAR63),
.VAR85 (VAR34),
.VAR43 (VAR43),
.VAR80 (VAR80),
.VAR141 (VAR52),
.VAR109 (VAR38),
.VAR73 (VAR116),
.VAR150 (VAR149[3]),
.VAR47 (VAR58),
.VAR128 (VAR79),
.VAR13 (VAR11[3]),
.VAR118 (VAR72[3]));
VAR70 VAR135 (
.VAR43 (VAR43),
.VAR80 (VAR80),
.VAR66 (VAR89),
.VAR101 (VAR103),
.VAR96 (VAR126),
.VAR95 (VAR99),
.VAR12 (VAR132),
.VAR25 (VAR93),
.VAR22 (VAR112),
.VAR67 (VAR91),
.VAR41 (VAR145),
.VAR27 (VAR115),
.VAR10 (VAR36),
.VAR32 (VAR19),
.VAR40 (VAR26),
.VAR108 (VAR37),
.VAR35 (VAR133),
.VAR107 (VAR136),
.VAR146 (VAR140),
.VAR141 (VAR52),
.VAR109 (VAR38),
.VAR73 (VAR116),
.VAR150 (VAR150),
.VAR47 (VAR58),
.VAR128 (VAR79),
.VAR13 (VAR13),
.VAR118 (VAR118));
endmodule | gpl-3.0 |
hpeng2/ECE492_Group4_Project | ECE_492_Project_new/db/ip/Video_System/submodules/altera_up_video_clipper_drop.v | 10,517 | module MODULE1 (
clk,
reset,
VAR18,
VAR13,
VAR15,
VAR39,
VAR25,
VAR7,
VAR40,
VAR31,
VAR5,
VAR27,
VAR44,
VAR29
);
parameter VAR11 = 15; parameter VAR41 = 0;
parameter VAR24 = 640; parameter VAR32 = 480; parameter VAR37 = 9; parameter VAR4 = 8;
parameter VAR26 = 0;
parameter VAR30 = 0;
parameter VAR22 = 0;
parameter VAR3 = 0;
parameter VAR20 = 16'h0;
input clk;
input reset;
input [VAR11: 0] VAR18;
input VAR13;
input VAR15;
input [VAR41: 0] VAR39;
input VAR25;
input VAR7;
output VAR40;
output reg [VAR11: 0] VAR31;
output reg VAR5;
output reg VAR27;
output reg [VAR41: 0] VAR44;
output reg VAR29;
localparam VAR43 = 2'h0,
VAR42 = 2'h1,
VAR17 = 2'h2;
wire VAR36;
wire VAR10;
wire VAR38;
wire VAR34;
wire VAR35;
reg [ 1: 0] VAR28;
reg [ 1: 0] VAR33;
always @(posedge clk)
begin
if (reset)
VAR28 <= VAR43;
end
else
VAR28 <= VAR33;
end
always @(*)
begin
case (VAR28)
VAR43:
begin
if (VAR13 & VAR25)
VAR33 = VAR42;
end
else
VAR33 = VAR43;
end
VAR42:
begin
if (VAR36 & VAR10)
VAR33 = VAR43;
end
else if (VAR36 & VAR15)
VAR33 = VAR17;
else
VAR33 = VAR42;
end
VAR17:
begin
if (VAR36 & VAR10)
VAR33 = VAR43;
end
else
VAR33 = VAR17;
end
default:
begin
VAR33 = VAR43;
end
endcase
end
always @(posedge clk)
begin
if (reset)
begin
VAR31 <= 'h0;
VAR5 <= 1'b0;
VAR27 <= 1'b0;
VAR44 <= 'h0;
VAR29 <= 1'b0;
end
else if (VAR7 | ~VAR29)
begin
if (VAR28 == VAR17)
VAR31 <= VAR20;
end
else
VAR31 <= VAR18;
VAR5 <= VAR38;
VAR27 <= VAR34;
VAR44 <= VAR39;
if (VAR28 == VAR42)
VAR29 <= VAR35 & VAR25;
end
else if (VAR28 == VAR17)
VAR29 <= VAR35;
else
VAR29 <= 1'b0;
end
end
assign VAR40 =
(VAR28 == VAR43) ?
~(VAR13 & VAR25) :
(VAR28 == VAR42) ?
~VAR35 | VAR7 | ~VAR29 :
1'b0;
assign VAR36 =
(VAR28 == VAR42) ?
VAR25 & VAR40 :
(VAR28 == VAR17) ?
~VAR35 | VAR7 | ~VAR29 :
1'b0;
VAR1 VAR8 (
.clk (clk),
.reset (reset),
.VAR36 (VAR36),
.VAR16 (),
.VAR19 (VAR10),
.VAR14 (VAR38),
.VAR12 (VAR34),
.VAR6 (VAR35)
);
VAR8.VAR24 = VAR24,
VAR8.VAR32 = VAR32,
VAR8.VAR37 = VAR37,
VAR8.VAR4 = VAR4,
VAR8.VAR2 = VAR26,
VAR8.VAR9 = VAR30,
VAR8.VAR21 = VAR22,
VAR8.VAR23 = VAR3;
endmodule | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hs | cells/and2b/sky130_fd_sc_hs__and2b_2.v | 2,009 | module MODULE2 (
VAR6 ,
VAR7 ,
VAR5 ,
VAR2,
VAR3
);
output VAR6 ;
input VAR7 ;
input VAR5 ;
input VAR2;
input VAR3;
VAR4 VAR1 (
.VAR6(VAR6),
.VAR7(VAR7),
.VAR5(VAR5),
.VAR2(VAR2),
.VAR3(VAR3)
);
endmodule
module MODULE2 (
VAR6 ,
VAR7,
VAR5
);
output VAR6 ;
input VAR7;
input VAR5 ;
supply1 VAR2;
supply0 VAR3;
VAR4 VAR1 (
.VAR6(VAR6),
.VAR7(VAR7),
.VAR5(VAR5)
);
endmodule | apache-2.0 |
alexforencich/hdg2000 | fpga/lib/dsp/rtl/dsp_iq_mult.v | 4,007 | module MODULE1 #
(
parameter VAR4 = 16
)
(
input wire clk,
input wire rst,
input wire [VAR4-1:0] VAR3,
input wire [VAR4-1:0] VAR21,
input wire VAR11,
output wire VAR6,
input wire [VAR4-1:0] VAR18,
input wire [VAR4-1:0] VAR10,
input wire VAR25,
output wire VAR22,
output wire [(VAR4*2)-1:0] VAR15,
output wire [(VAR4*2)-1:0] VAR2,
output wire VAR5,
input wire VAR19
);
reg [VAR4-1:0] VAR13 = 0;
reg [VAR4-1:0] VAR9 = 0;
reg [VAR4-1:0] VAR14 = 0;
reg [VAR4-1:0] VAR23 = 0;
reg [VAR4-1:0] VAR1 = 0;
reg [VAR4-1:0] VAR17 = 0;
reg [VAR4-1:0] VAR8 = 0;
reg [VAR4-1:0] VAR24 = 0;
reg [(VAR4*2)-1:0] VAR16 = 0;
reg [(VAR4*2)-1:0] VAR12 = 0;
reg [(VAR4*2)-1:0] VAR26 = 0;
reg [(VAR4*2)-1:0] VAR7 = 0;
wire VAR20 = VAR11 & VAR25 & VAR19;
assign VAR6 = VAR25 & VAR19;
assign VAR22 = VAR11 & VAR19;
assign VAR15 = VAR26;
assign VAR2 = VAR7;
assign VAR5 = VAR11 & VAR25;
always @(posedge clk) begin
if (rst) begin
VAR13 <= 0;
VAR9 <= 0;
VAR14 <= 0;
VAR23 <= 0;
VAR1 <= 0;
VAR17 <= 0;
VAR8 <= 0;
VAR24 <= 0;
VAR16 <= 0;
VAR12 <= 0;
VAR26 <= 0;
VAR7 <= 0;
end else begin
if (VAR20) begin
VAR13 <= VAR3;
VAR9 <= VAR21;
VAR1 <= VAR18;
VAR17 <= VAR10;
VAR14 <= VAR13;
VAR23 <= VAR9;
VAR8 <= VAR1;
VAR24 <= VAR17;
VAR16 <= (VAR14) * (VAR8);
VAR12 <= (VAR23) * (VAR24);
VAR26 <= VAR16;
VAR7 <= VAR12;
end
end
end
endmodule | mit |
fabianz66/cursos-tec | taller-digital/Proyecto Final/Referencias/soc/asram16_if.v | 15,029 | module MODULE1
(
VAR25,
VAR13,
VAR32,
VAR15,
VAR10,
VAR34,
VAR33,
VAR29,
VAR14,
VAR37,
VAR5,
VAR35,
VAR6,
VAR17,
VAR31,
VAR36,
VAR24,
VAR11
);
parameter [31:0] VAR21 = 17;
input VAR25 ;
input VAR13 ;
input [(32 - 1):0] VAR32 ;
output [(VAR21 - 1):0] VAR15 ;
output [(16 - 1):0] VAR10 ;
input [(16 - 1):0] VAR34 ;
output VAR33 ;
output VAR29 ;
output [(2 - 1):0] VAR14 ;
output VAR37 ;
output VAR5 ;
input [(32 - 1):0] VAR35 ;
input [(32 - 1):0] VAR6 ;
output [(32 - 1):0] VAR17 ;
input VAR31 ;
input [(4 - 1):0] VAR36 ;
output VAR24 ;
output VAR11 ;
reg [3:0] VAR1;
parameter VAR20 = 4'd0;
parameter VAR12 = 4'd1;
parameter VAR8 = 4'd2;
parameter VAR16 = 4'd3;
parameter VAR18 = 4'd4;
parameter VAR27 = 4'd5;
parameter VAR23 = 4'd6;
parameter VAR22 = 4'd7;
parameter VAR2 = 4'd8;
parameter VAR3 = 4'd9;
parameter VAR19 = 4'd10;
reg [(VAR21 - 1):0] VAR30;
reg [(VAR21 - 1):0] VAR26;
reg [(32 - 1):0] VAR28;
reg [(32 - 1):0] VAR4;
reg [(4 - 1):0] VAR7;
reg [3:0] VAR9;
reg [(VAR21 - 1):0] VAR15;
reg [(16 - 1):0] VAR10;
reg VAR33;
wire VAR29;
reg [(2 - 1):0] VAR14;
reg VAR37;
reg VAR5;
wire [(32 - 1):0] VAR17;
reg VAR24;
wire VAR11;
always @ (posedge VAR25 or posedge VAR13 )
begin
if (VAR13 == 1'b1)
begin
VAR33 <= 1'b1;
VAR37 <= 1'b1;
VAR15 <= {(VAR21 - 0){1'b0}};
VAR10 <= 16'h0000;
VAR14 <= 2'b11;
VAR5 <= 1'b1;
VAR24 <= 1'b0;
VAR26 <= {(VAR21 - 0){1'b0}};
VAR28 <= 32'h00000000;
VAR4 <= 32'h00000000;
VAR7 <= 4'b0000;
VAR9 <= 4'b0000;
VAR1 <= VAR20;
end
else
begin
VAR24 <= 1'b0;
case (VAR1)
VAR20 :
begin
VAR30 = VAR35[VAR21:1];
if (VAR36 != 4'b0000)
begin
VAR26 <= VAR30;
VAR28 <= VAR6;
VAR4 <= 32'h00000000;
VAR7 <= VAR36;
VAR5 <= 1'b1;
if (VAR36[3:2] != 2'b00)
begin
VAR15 <= VAR30;
VAR10 <= VAR6[31:16];
VAR14 <= ~VAR36[3:2];
VAR37 <= 1'b0;
if (VAR32[3:0] != 4'b0000)
begin
VAR9 <= VAR32[3:0];
VAR1 <= VAR2;
end
else
VAR1 <= VAR12;
end
else
begin
VAR15 <= (VAR30 + 1);
VAR10 <= VAR6[15:0];
VAR14 <= ~VAR36[1:0];
VAR37 <= 1'b0;
if (VAR32[3:0] != 4'b0000)
begin
VAR9 <= VAR32[3:0];
VAR1 <= VAR3;
end
else
VAR1 <= VAR16;
end
end
else if (VAR31 == 1'b1)
begin
VAR26 <= VAR30;
VAR28 <= 32'h00000000;
VAR4 <= 32'h00000000;
VAR7 <= 4'b0000;
VAR15 <= VAR30;
VAR10 <= 16'h0000;
VAR14 <= 2'b00;
VAR37 <= 1'b1;
VAR33 <= 1'b0;
VAR5 <= 1'b0;
if (VAR32[7:4] != 4'b0000)
begin
VAR9 <= VAR32[7:4];
VAR1 <= VAR23;
end
else
VAR1 <= VAR18;
end
else
begin
VAR5 <= 1'b1;
VAR1 <= VAR20;
end
end
VAR12 :
begin
VAR37 <= 1'b1;
VAR26 <= (VAR26 + 1);
if (VAR7[1:0]!=2'b00)
begin
if (VAR32[11:8] != 4'b0000)
begin
VAR9 <= VAR32[11:8];
VAR1 <= VAR19;
end
else
VAR1 <= VAR8;
end
else
begin
VAR1 <= VAR20;
VAR24 <= 1'b1;
end
end
VAR8 :
begin
VAR15 <= VAR26;
VAR14 <= ~VAR7[1:0];
VAR10 <= VAR28[15:0];
VAR37 <= 1'b0;
if (VAR32[3:0] != 4'b0000)
begin
VAR9 <= VAR32[3:0];
VAR1 <= VAR3;
end
else
VAR1 <= VAR16;
end
VAR16 :
begin
VAR37 <= 1'b1;
VAR1 <= VAR20;
VAR24 <= 1'b1;
end
VAR18 :
begin
VAR33 <= 1'b0;
VAR4 <= {VAR34[15:0],16'h0000};
VAR30 = (VAR26 + 1);
VAR15 <= VAR30[(VAR21 - 1):0];
VAR26 <= VAR30;
if (VAR32[7:4] != 4'b0000)
begin
VAR9 <= VAR32[7:4];
VAR1 <= VAR22;
end
else
VAR1 <= VAR27;
end
VAR27 :
begin
VAR4 <= {VAR4[31:16],VAR34[15:0]};
VAR33 <= 1'b1;
VAR24 <= 1'b1;
VAR1 <= VAR20;
end
VAR23 :
begin
VAR9 <= VAR9 - 1;
if (VAR9 == 4'b0001)
begin
VAR1 <= VAR18;
end
end
VAR22 :
begin
VAR9 <= VAR9 - 1;
if (VAR9 == 4'b0001)
begin
VAR1 <= VAR27;
end
end
VAR2 :
begin
VAR9 <= VAR9 - 1;
if (VAR9 == 4'b0001)
begin
VAR1 <= VAR12;
end
end
VAR3 :
begin
VAR9 <= VAR9 - 1;
if (VAR9 == 4'b0001)
begin
VAR1 <= VAR16;
end
end
VAR19 :
begin
VAR9 <= VAR9 - 1;
if (VAR9 == 4'b0001)
begin
VAR1 <= VAR8;
end
end
default :
VAR1 <= VAR20;
endcase
end
end
assign VAR17 = VAR4;
assign VAR11 = (VAR1 != VAR20) ? 1'b1 : 1'b0;
assign VAR29 = 1'b0;
endmodule | mit |
mlarouche/sd2snes | verilog/sd2snes/address.v | 9,451 | module MODULE1(
input VAR2,
input [7:0] VAR34, input [2:0] VAR10, input [23:0] VAR15, input [7:0] VAR19, output [23:0] VAR1, output VAR36, output VAR25, output VAR37, output VAR8, input [23:0] VAR7,
input [23:0] VAR17,
output VAR9,
output VAR38,
output VAR13,
output VAR5,
input [14:0] VAR24,
output VAR22,
output VAR14,
output VAR39,
output VAR30,
output VAR26,
input [8:0] VAR23,
input [9:0] VAR35,
input VAR18
);
parameter [2:0]
VAR33 = 0,
VAR20 = 1,
VAR4 = 2,
VAR27 = 3,
VAR28 = 4
;
wire [23:0] VAR31;
assign VAR37 = ((!VAR15[22] & VAR15[15])
|(VAR15[22]));
assign VAR25 = VAR7[0]
&(VAR34[VAR20]
?((VAR15[22:19] == 4'b1101)
& &(~VAR15[15:12])
& VAR15[11])
:((VAR10 == 3'b000
|| VAR10 == 3'b010
|| VAR10 == 3'b110)
? (!VAR15[22]
& VAR15[21]
& &VAR15[14:13]
& !VAR15[15]
)
:(VAR10 == 3'b001)
? (&VAR15[22:20]
& (VAR15[19:16] < 4'b1110)
& (~VAR15[15] | ~VAR17[21])
)
:(VAR10 == 3'b011)
? ((VAR15[23:19] == 5'b00010)
& (VAR15[15:12] == 4'b0101)
)
:(VAR10 == 3'b111)
? (&VAR15[23:20])
: 1'b0));
wire [2:0] VAR12 = {VAR24[6], VAR24[5], 1'b0};
wire [2:0] VAR29 = VAR24[2] ? VAR15[21:19] : VAR15[22:20];
wire VAR6 = (VAR24[3] & ~VAR15[23]) | (VAR24[4] & VAR15[23]);
wire VAR32 = VAR6
& (( VAR37 & (VAR29 == VAR12)
&(VAR15[15] | VAR24[2])
&(~(VAR15[19] & VAR24[2])))
| (VAR24[2]
? (VAR15[22:21] == 2'b01 & VAR15[15:13] == 3'b011)
: (&VAR15[22:20] & ~VAR15[15]))
);
wire VAR16 = ((VAR24[7] & (VAR15[23:22] == 2'b00))
|(VAR24[8] & (VAR15[23:22] == 2'b10)))
& VAR15[15];
wire VAR21 = (VAR24[9] & ~VAR15[23]) | (VAR24[10] & VAR15[23]);
wire VAR3 = VAR21
& (VAR24[2] ? (VAR15[21:20] == {VAR24[11], 1'b0})
: (VAR15[22:21] == {VAR24[11], 1'b0}));
assign VAR5 = (VAR10 == 3'b011) & ~VAR16 & ~VAR32 & VAR3;
assign VAR8 = VAR25
|((VAR10 == 3'b011)
? VAR32
: 1'b0);
wire [23:0] VAR11 = VAR24[2] ? {1'b0, VAR15[22:0]}
: {2'b00, VAR15[22:16], VAR15[14:0]};
assign VAR31 = ((VAR10 == 3'b000)
?(VAR25
? 24'hE00000 + ({VAR15[20:16], VAR15[12:0]}
& VAR7)
: ({1'b0, VAR15[22:0]} & VAR17))
:(VAR10 == 3'b001)
?(VAR25
? 24'hE00000 + ({VAR15[20:16], VAR15[14:0]}
& VAR7)
: ({2'b00, VAR15[22:16], VAR15[14:0]}
& VAR17))
:(VAR10 == 3'b010)
?(VAR25
? 24'hE00000 + ({VAR15[20:16], VAR15[12:0]}
& VAR7)
: ({1'b0, !VAR15[23], VAR15[21:0]}
& VAR17))
:(VAR10 == 3'b011)
?( VAR25
? 24'hE00000 + {VAR15[18:16], VAR15[11:0]}
: VAR16
? (24'h800000 + ({VAR15[22:16], VAR15[14:0]} & 24'h0fffff))
: VAR32
? (24'h400000 + (VAR11 & 24'h07FFFF))
: VAR18
? (24'h900000 + {VAR35,VAR23})
: (VAR11 & 24'h0fffff)
)
:(VAR10 == 3'b110)
?(VAR25
? 24'hE00000 + ((VAR15[14:0] - 15'h6000)
& VAR7)
:(VAR15[15]
?({1'b0, VAR15[23:16], VAR15[14:0]})
:({2'b10,
VAR15[23],
VAR15[21:16],
VAR15[14:0]}
)
)
)
:(VAR10 == 3'b111)
?(VAR25
? VAR15
: (({1'b0, VAR15[22:0]} & VAR17)
+ 24'hC00000)
)
: 24'b0);
assign VAR1 = VAR31;
assign VAR36 = VAR37 | VAR8 | VAR18;
assign VAR9 = VAR34[VAR27] & (!VAR15[22] && ((VAR15[15:0] & 16'hfff8) == 16'h2000));
assign VAR13 = (VAR10 == 3'b011);
assign VAR38 = VAR34[VAR4] & (!VAR15[22] && ((VAR15[15:0] & 16'hfffe) == 16'h2800));
assign VAR22 =
VAR34[VAR33]
?((VAR10 == 3'b001)
?(VAR17[20]
?(VAR15[22] & VAR15[21] & ~VAR15[20] & ~VAR15[15])
:(~VAR15[22] & VAR15[21] & VAR15[20] & VAR15[15])
)
:(VAR10 == 3'b000)
?(~VAR15[22] & ~VAR15[21] & ~VAR15[20] & ~VAR15[15]
& &VAR15[14:13])
:1'b0)
:VAR34[VAR20]
?(VAR15[22] & VAR15[21] & ~VAR15[20] & &(~VAR15[19:16]) & ~VAR15[15])
:1'b0;
assign VAR14 = VAR34[VAR20]
&(VAR15[22:19] == 4'b1101
&& VAR15[15:11] == 5'b00000);
assign VAR39 = VAR34[VAR33]
?((VAR10 == 3'b001) ? VAR15[14]
:(VAR10 == 3'b000) ? VAR15[12]
:1'b1)
: VAR34[VAR20]
? VAR15[0]
: 1'b1;
assign VAR30 = VAR34[VAR28] & (VAR19 == 8'h3f);
assign VAR26 = ({VAR15[22], VAR15[15:9]} == 8'b00010101);
endmodule | gpl-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hd | cells/lpflow_bleeder/sky130_fd_sc_hd__lpflow_bleeder.behavioral.pp.v | 1,176 | module MODULE1 (
VAR3,
VAR1 ,
VAR5 ,
VAR6 ,
VAR4
);
input VAR3;
inout VAR1 ;
input VAR5 ;
input VAR6 ;
input VAR4 ;
wire VAR2;
pulldown(VAR2);
bufif1 (VAR1, VAR2, VAR3);
endmodule | apache-2.0 |
omicronns/studies-sys-rek | de1-soc/v/VGAController.v | 3,987 | module MODULE1(
input VAR9,
input VAR15,
input [7:0] VAR18,
input [7:0] VAR22,
input [7:0] VAR26,
output [7:0] VAR12,
output [7:0] VAR10,
output [7:0] VAR6,
output VAR32,
output VAR25,
output VAR31,
output VAR13
);
parameter VAR24 = 96;
parameter VAR5 = 48;
parameter VAR28 = 640;
parameter VAR4 = 16;
parameter VAR30 = VAR4 + VAR24 + VAR5 + VAR28;
parameter VAR27 = 2;
parameter VAR3 = 36;
parameter VAR7 = 480;
parameter VAR17 = 7;
parameter VAR19 = VAR17 + VAR27 + VAR3 + VAR7;
parameter VAR29 = VAR5 + VAR24 + VAR4;
parameter VAR2 = VAR3 + VAR27 + VAR17;
parameter VAR1 = VAR29 + VAR28;
parameter VAR20 = VAR2 + VAR7;
parameter VAR16 = VAR4;
parameter VAR8 = VAR17;
parameter VAR21 = VAR4 + VAR24;
parameter VAR23 = VAR17 + VAR27;
reg [12:0] VAR14 = 0;
reg [12:0] VAR11 = 0;
assign VAR25 = (VAR11 >= VAR8 && VAR11 < VAR23 && VAR15 ) ? 0 : 1;
assign VAR32 = (VAR14 >= VAR16 && VAR14 < VAR21 && VAR15 ) ? 0 : 1;
assign VAR13 = (VAR11 >= VAR2 && VAR11 < VAR20 && VAR15 ) ? 1 : 0;
assign VAR31 = (VAR14 >= VAR29 && VAR14 < VAR1 && VAR13) ? 1 : 0;
assign VAR12 = (VAR31 && VAR13 && VAR15) ? VAR18 : 0;
assign VAR10 = (VAR31 && VAR13 && VAR15) ? VAR22 : 0;
assign VAR6 = (VAR31 && VAR13 && VAR15) ? VAR26 : 0;
always@(posedge VAR9 or negedge VAR15)
begin
if(~VAR15) VAR14 <= 0;
end
else
begin
if(VAR14 == (VAR30 - 1)) VAR14 <= 0;
end
else VAR14 <= VAR14 + 1;
end
end
always@(posedge VAR9 or negedge VAR15)
begin
if(~VAR15) VAR11 <= 0;
end
else
begin
if(VAR14 == (VAR30 - 1))
begin
if(VAR11 == (VAR19 - 1)) VAR11 <= 0;
end
else VAR11 <= VAR11 + 1;
end
else VAR11 <= VAR11;
end
end
endmodule | mit |
shkkgs/DE4-multicore-network-processor-with-multiple-hardware-monitors- | DE4_network_processor_4cores_6monitors_release/projects/DE4_Reference_Router_with_DMA/src/sources_ngnp_multicore/src/np_core_back.v | 25,703 | module MODULE1
parameter VAR288=VAR107/8,
parameter VAR98 = 2,
parameter VAR78 = 2,
parameter VAR197 = 8'hff,
parameter VAR199 = 8,
parameter VAR103 = 3,
parameter VAR291 = 4,
parameter VAR284 = 0)
( output [VAR107-1:0] VAR9,
output [VAR288-1:0] VAR130,
output VAR202,
input VAR245,
input [VAR107-1:0] VAR181,
input [VAR288-1:0] VAR275,
input VAR88,
output VAR203,
input VAR285,
input VAR270,
input VAR269,
input [VAR71-1:0] VAR17,
input [VAR21-1:0] VAR72,
input [VAR98-1:0] VAR119,
output VAR29,
output VAR286,
output VAR31,
output [VAR71-1:0] VAR22,
output [VAR21-1:0] VAR229,
output [VAR98-1:0] VAR55,
input clk,
input VAR217,
input VAR219,
input reset,
output [31:0] VAR153,
output [31:0] VAR152,
output [31:0] VAR171,
input VAR125
);
assign VAR29 = VAR285;
assign VAR286 = VAR270;
assign VAR31 = VAR269;
assign VAR22 = VAR17;
assign VAR229 = VAR72;
assign VAR55 = VAR119;
wire [63:0] VAR150;
wire [23:0] VAR205;
wire VAR92;
wire VAR163;
wire VAR208;
wire VAR159;
wire [63:0] VAR8;
wire [23:0] VAR99;
wire VAR168;
wire VAR43;
wire VAR121;
wire VAR296;
wire [63:0] VAR211;
wire [23:0] VAR142;
wire VAR23;
wire VAR239;
wire VAR294;
wire VAR45;
wire [63:0] VAR246;
wire [23:0] VAR297;
wire VAR260;
wire VAR257;
wire VAR120;
wire VAR51;
wire [63:0] VAR104;
wire [23:0] VAR146;
wire VAR84;
wire VAR5;
wire VAR281;
wire VAR44;
wire VAR300;
wire VAR221;
wire VAR241;
wire [63:0] VAR165;
wire [23:0] VAR206;
wire VAR134;
wire VAR214;
wire VAR302;
wire VAR156;
wire VAR176;
wire VAR113;
wire VAR283;
wire [63:0] VAR111;
wire [23:0] VAR303;
wire VAR69;
wire VAR250;
wire VAR30;
wire VAR93;
wire VAR137;
wire VAR10;
wire VAR112;
wire [63:0] VAR190;
wire [23:0] VAR32;
wire VAR172;
wire VAR91;
wire VAR24;
wire VAR210;
wire VAR240;
wire VAR225;
wire [3:0] VAR157,VAR76,VAR6;
wire [31:0] VAR38,VAR140,VAR80;
wire VAR25,VAR151,VAR175;
wire [3:0] VAR47,VAR77,VAR40;
wire [31:0] VAR266,VAR42,VAR94;
wire VAR52,VAR67,VAR252;
wire [3:0] VAR173,VAR101,VAR194;
wire [31:0] VAR231,VAR15,VAR272;
wire VAR116,VAR200,VAR126;
wire [3:0] VAR61,VAR143,VAR223;
wire [31:0] VAR182,VAR35,VAR82;
wire VAR282,VAR255,VAR53;
wire VAR136;
wire VAR86;
wire VAR201;
wire VAR83;
wire VAR222;
wire VAR95;
wire VAR232;
wire VAR81;
wire VAR144;
wire VAR186;
wire VAR264;
wire VAR305;
wire [63:0] VAR276;
wire [23:0] VAR247;
wire VAR278;
wire VAR224;
wire VAR14;
wire VAR279;
wire [63:0] VAR263;
wire [23:0] VAR253;
wire VAR226;
wire VAR73;
wire VAR189;
wire VAR268;
wire [63:0] VAR75;
wire [23:0] VAR292;
wire VAR233;
wire VAR280;
wire VAR195;
wire VAR108;
wire [63:0] VAR16;
wire [23:0] VAR164;
wire VAR230;
wire VAR162;
wire VAR235;
wire VAR49;
wire [63:0] VAR304;
wire [23:0] VAR122;
wire VAR254;
wire VAR117;
wire VAR100;
wire VAR4;
wire [63:0] VAR28;
wire [23:0] VAR102;
wire VAR192;
wire VAR141;
wire VAR244;
wire VAR109;
wire [63:0] VAR198;
wire [23:0] VAR133;
wire VAR11;
wire VAR87;
wire VAR54;
wire VAR59;
wire [63:0] VAR265;
wire [23:0] VAR262;
wire VAR123;
wire VAR212;
wire VAR62;
wire VAR60;
wire [239:0] VAR259;
wire [239:0] VAR34;
wire [239:0] VAR293;
wire VAR277;
wire VAR249;
wire VAR68;
wire VAR127;
wire VAR149;
wire VAR301;
wire VAR85;
wire VAR274;
wire VAR19;
wire [3:0] VAR160;
wire [31:0] VAR242;
wire VAR179;
VAR58 VAR287(
.VAR65 (VAR150),
.VAR248 (VAR205),
.VAR89 (VAR92),
.VAR12 (VAR163),
.VAR220 (VAR208),
.VAR115 (VAR159),
.VAR57 (VAR144),
.VAR299 (VAR8),
.VAR216 (VAR99),
.VAR183 (VAR168),
.VAR56 (VAR43),
.VAR79 (VAR121),
.VAR118 (VAR296),
.VAR105(VAR186),
.VAR161 (VAR211),
.VAR13 (VAR142),
.VAR238 (VAR23),
.VAR295 (VAR239),
.VAR273 (VAR294),
.VAR3 (VAR45),
.VAR39(VAR264),
.VAR132 (VAR246),
.VAR237 (VAR297),
.VAR184 (VAR260),
.VAR1 (VAR257),
.VAR261 (VAR120),
.VAR187 (VAR51),
.VAR227(VAR305),
.VAR181 (VAR181),
.VAR275 (VAR275),
.VAR88 (VAR88),
.VAR203 (VAR203),
.clk (clk),
.reset (reset)
);
VAR64 VAR170(
.clk (clk),
.VAR217 (VAR217),
.reset (reset),
.VAR193 (VAR259),
.VAR188 (VAR263),
.VAR36 (VAR253),
.VAR90 (VAR226),
.VAR177 (VAR73),
.VAR128 (VAR189),
.VAR46 (VAR268),
.VAR166 (VAR150),
.VAR154 (VAR205),
.VAR185 (VAR92),
.VAR33 (VAR163),
.VAR298 (VAR208),
.VAR97 (VAR159),
.VAR110(VAR144),
.VAR138 (),
.VAR20 (),
.VAR196 (),
.VAR50 (),
.VAR18 (),
.VAR63 (),
.VAR148 (VAR16),
.VAR243 (VAR164),
.VAR215 (VAR230),
.VAR204 (VAR162),
.VAR26 (VAR235),
.VAR139 (VAR49),
.VAR65 (VAR276),
.VAR248 (VAR247),
.VAR89 (VAR278),
.VAR12 (VAR224),
.VAR220 (VAR14),
.VAR2 (),
.VAR290 (),
.VAR48 (1'b1),
.VAR115 (VAR279),
.VAR299 (),
.VAR216 (),
.VAR183 (),
.VAR56 (),
.VAR79 (),
.VAR7 (),
.VAR174 (),
.VAR74 (),
.VAR118 (),
.VAR161 (),
.VAR13 (),
.VAR238 (),
.VAR295 (),
.VAR273 (),
.VAR124 (),
.VAR155 (),
.VAR135 (),
.VAR3 (),
.VAR132 (VAR104),
.VAR237 (VAR146),
.VAR184 (VAR84),
.VAR1 (VAR5),
.VAR261 (VAR281),
.VAR213 (VAR44),
.VAR66 (VAR300),
.VAR169 (VAR221),
.VAR187 (),
.VAR70(VAR157),
.VAR236(VAR38),
.VAR167(VAR25),
.VAR19(VAR19),
.VAR160(VAR160),
.VAR242(VAR242),
.VAR179(VAR179)
);
VAR131 VAR131 (
.VAR285 (VAR285),
.VAR270 (VAR270),
.VAR269 (VAR269),
.VAR17 (VAR17),
.VAR72 (VAR72),
.VAR119 (VAR119),
.VAR41 (), .VAR218 (), .VAR145 (), .VAR178 (), .VAR114 (VAR160),
.VAR289 (VAR19),
.VAR207 (VAR242), .VAR251 (VAR179),
.clk (clk),
.reset (reset)
);
VAR129 VAR234(
.VAR9 (VAR9),
.VAR130 (VAR130),
.VAR202 (VAR202),
.VAR245 (VAR245),
.VAR188 (VAR104),
.VAR90 (VAR84),
.VAR177 (VAR5),
.VAR128 (VAR281),
.VAR228 (VAR44),
.VAR180 (VAR300),
.VAR96 (VAR221),
.VAR166 (VAR165),
.VAR185 (VAR134),
.VAR33 (VAR214),
.VAR298 (VAR302),
.VAR209 (VAR156),
.VAR37 (VAR176),
.VAR271 (VAR113),
.VAR138 (VAR111),
.VAR196 (VAR69),
.VAR50 (VAR250),
.VAR18 (VAR30),
.VAR27 (VAR93),
.VAR258 (VAR137),
.VAR256 (VAR10),
.VAR148 (VAR190),
.VAR215 (VAR172),
.VAR204 (VAR91),
.VAR26 (VAR24),
.VAR267 (VAR210),
.VAR158 (VAR240),
.VAR106 (VAR225),
.clk (clk),
.reset (reset)
);
assign VAR6 = (!VAR144) ? VAR157 : 0;
assign VAR40 = (!VAR186) ? VAR47 : 0;
assign VAR194 = (!VAR264) ? VAR173 : 0;
assign VAR223 = (!VAR305) ? VAR61 : 0;
assign VAR80 = (!VAR144) ? VAR38 : 0;
assign VAR94 = (!VAR186) ? VAR266 : 0;
assign VAR272 = (!VAR264) ? VAR231 : 0;
assign VAR82 = (!VAR305) ? VAR182 : 0;
assign VAR175 = (!VAR144) ? VAR25 : 0;
assign VAR252 = (!VAR186) ? VAR52 : 0;
assign VAR126 = (!VAR264) ? VAR116 : 0;
assign VAR53 = (!VAR305) ? VAR282 : 0;
assign VAR76 = (VAR144) ? VAR157 : 0;
assign VAR77 = (VAR186) ? VAR47 : 0;
assign VAR101 = (VAR264) ? VAR173 : 0;
assign VAR143 = (VAR305) ? VAR61 : 0;
assign VAR140 = (VAR144) ? VAR38 : 0;
assign VAR42 = (VAR186) ? VAR266 : 0;
assign VAR15 = (VAR264) ? VAR231 : 0;
assign VAR35 = (VAR305) ? VAR182 : 0;
assign VAR151 = (VAR144) ? VAR25 : 0;
assign VAR67 = (VAR186) ? VAR52 : 0;
assign VAR200 = (VAR264) ? VAR116 : 0;
assign VAR255 = (VAR305) ? VAR282 : 0;
assign VAR149 = (VAR144) ? VAR222 : VAR136;
assign VAR301 = (VAR186) ? VAR95 : VAR86;
assign VAR85 = (VAR264) ? VAR232 : VAR201;
assign VAR274 = (VAR305) ? VAR81 : VAR83;
assign VAR277 = reset | VAR149;
assign VAR249 = reset | VAR301;
assign VAR68 = reset | VAR85;
assign VAR127 = reset | VAR274;
wire [35:0] VAR191;
wire [239:0] VAR147;
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/dlrtp/sky130_fd_sc_lp__dlrtp_lp2.v | 2,389 | module MODULE1 (
VAR4 ,
VAR3,
VAR9 ,
VAR2 ,
VAR5 ,
VAR7 ,
VAR10 ,
VAR1
);
output VAR4 ;
input VAR3;
input VAR9 ;
input VAR2 ;
input VAR5 ;
input VAR7 ;
input VAR10 ;
input VAR1 ;
VAR8 VAR6 (
.VAR4(VAR4),
.VAR3(VAR3),
.VAR9(VAR9),
.VAR2(VAR2),
.VAR5(VAR5),
.VAR7(VAR7),
.VAR10(VAR10),
.VAR1(VAR1)
);
endmodule
module MODULE1 (
VAR4 ,
VAR3,
VAR9 ,
VAR2
);
output VAR4 ;
input VAR3;
input VAR9 ;
input VAR2 ;
supply1 VAR5;
supply0 VAR7;
supply1 VAR10 ;
supply0 VAR1 ;
VAR8 VAR6 (
.VAR4(VAR4),
.VAR3(VAR3),
.VAR9(VAR9),
.VAR2(VAR2)
);
endmodule | apache-2.0 |
BilkentCompGen/GateKeeper | FPGA_Application_v2/VC709_Gen3x4If128/GateKeeper.srcs/sources_1/new/SHD.v | 26,438 | module MODULE1 #(parameter VAR31 = 200) (
VAR14,
VAR8,
VAR19
);
input [VAR31-1:0] VAR14, VAR8;
reg [(VAR31/2)-1:0] VAR18, VAR1, VAR28, VAR12, VAR7, VAR26, VAR30, VAR22, VAR20, VAR5, VAR23, VAR11;
output reg VAR19;
reg [VAR31-1:0] VAR9, VAR29, VAR10, VAR13, VAR6, VAR25, VAR27, VAR16, VAR21, VAR15, VAR24;
integer VAR3, VAR4;
reg [2:0] VAR2 = 3'b101;
reg [7:0] VAR17;
always@* begin
VAR9= VAR8 ^ VAR14;
VAR3=0;
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR9[VAR4] || VAR9[VAR4+1])
end
VAR18[VAR3] = 1'b1; else
VAR18[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR17=0;
for (VAR4=0; VAR4<(VAR31/2); VAR4=VAR4+1)
begin
if (VAR18[VAR4]== 1'b1)
VAR17 = VAR17+1;
end
if (VAR17 <= VAR2)
VAR19 = 1'b1;
else
begin
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR18[VAR4] && (~VAR18[VAR4+1]) && VAR18[VAR4+2])
VAR18[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR18[VAR4] && (~VAR18[VAR4+1]) && (~VAR18[VAR4+2]) && VAR18[VAR4+3])
begin
VAR18[VAR4+1] = 1'b1;
VAR18[VAR4+2] = 1'b1;
end
end
end
VAR29= VAR8 ^ (VAR14<<2); VAR3=0;
VAR1 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR29[VAR4] || VAR29[VAR4+1])
end
VAR1[VAR3] = 1'b1; else
VAR1[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR1[0]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR1[VAR4] && (~VAR1[VAR4+1]) && VAR1[VAR4+2])
VAR1[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR1[VAR4] && (~VAR1[VAR4+1]) && (~VAR1[VAR4+2]) && VAR1[VAR4+3])
begin
VAR1[VAR4+1] = 1'b1;
VAR1[VAR4+2] = 1'b1;
end
end
end
VAR10= VAR8 ^ (VAR14<<4); VAR3=0;
VAR28 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR10[VAR4] || VAR10[VAR4+1])
end
VAR28[VAR3] = 1'b1; else
VAR28[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR28[0]=1'b0; VAR28[1]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR28[VAR4] && (~VAR28[VAR4+1]) && VAR28[VAR4+2])
VAR28[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR28[VAR4] && (~VAR28[VAR4+1]) && (~VAR28[VAR4+2]) && VAR28[VAR4+3])
begin
VAR28[VAR4+1] = 1'b1;
VAR28[VAR4+2] = 1'b1;
end
end
end
VAR25= VAR8 ^ (VAR14<<6); VAR3=0;
VAR12 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR25[VAR4] || VAR25[VAR4+1])
end
VAR12[VAR3] = 1'b1; else
VAR12[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR12[0]=1'b0; VAR12[1]=1'b0; VAR12[2]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR12[VAR4] && (~VAR12[VAR4+1]) && VAR12[VAR4+2])
VAR12[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR12[VAR4] && (~VAR12[VAR4+1]) && (~VAR12[VAR4+2]) && VAR12[VAR4+3])
begin
VAR12[VAR4+1] = 1'b1;
VAR12[VAR4+2] = 1'b1;
end
end
end
VAR27= VAR8 ^ (VAR14<<8); VAR3=0;
VAR7 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR27[VAR4] || VAR27[VAR4+1])
end
VAR7[VAR3] = 1'b1; else
VAR7[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR7[0]=1'b0; VAR7[1]=1'b0; VAR7[2]=1'b0; VAR7[3]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR7[VAR4] && (~VAR7[VAR4+1]) && VAR7[VAR4+2])
VAR7[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR7[VAR4] && (~VAR7[VAR4+1]) && (~VAR7[VAR4+2]) && VAR7[VAR4+3])
begin
VAR7[VAR4+1] = 1'b1;
VAR7[VAR4+2] = 1'b1;
end
end
end
VAR16= VAR8 ^ (VAR14<<10); VAR3=0;
VAR26 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR16[VAR4] || VAR16[VAR4+1])
end
VAR26[VAR3] = 1'b1; else
VAR26[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR26[0]=1'b0; VAR26[1]=1'b0; VAR26[2]=1'b0; VAR26[3]=1'b0; VAR26[4]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR26[VAR4] && (~VAR26[VAR4+1]) && VAR26[VAR4+2])
VAR26[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR26[VAR4] && (~VAR26[VAR4+1]) && (~VAR26[VAR4+2]) && VAR26[VAR4+3])
begin
VAR26[VAR4+1] = 1'b1;
VAR26[VAR4+2] = 1'b1;
end
end
end
VAR13= VAR8 ^ (VAR14>>2); VAR3=0;
VAR30 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR13[VAR4] || VAR13[VAR4+1])
end
VAR30[VAR3] = 1'b1; else
VAR30[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR30[(VAR31/2)-1]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR30[VAR4] && (~VAR30[VAR4+1]) && VAR30[VAR4+2])
VAR30[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR30[VAR4] && (~VAR30[VAR4+1]) && (~VAR30[VAR4+2]) && VAR30[VAR4+3])
begin
VAR30[VAR4+1] = 1'b1;
VAR30[VAR4+2] = 1'b1;
end
end
end
VAR6= VAR8 ^ (VAR14>>4); VAR3=0;
VAR22 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR6[VAR4] || VAR6[VAR4+1])
end
VAR22[VAR3] = 1'b1; else
VAR22[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR22[(VAR31/2)-1]=1'b0; VAR22[(VAR31/2)-2]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR22[VAR4] && (~VAR22[VAR4+1]) && VAR22[VAR4+2])
VAR22[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR22[VAR4] && (~VAR22[VAR4+1]) && (~VAR22[VAR4+2]) && VAR22[VAR4+3])
begin
VAR22[VAR4+1] = 1'b1;
VAR22[VAR4+2] = 1'b1;
end
end
end
VAR21= VAR8 ^ (VAR14>>6); VAR3=0;
VAR20 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR21[VAR4] || VAR21[VAR4+1])
end
VAR20[VAR3] = 1'b1; else
VAR20[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR20[(VAR31/2)-1]=1'b0; VAR20[(VAR31/2)-2]=1'b0; VAR20[(VAR31/2)-3]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR20[VAR4] && (~VAR20[VAR4+1]) && VAR20[VAR4+2])
VAR20[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR20[VAR4] && (~VAR20[VAR4+1]) && (~VAR20[VAR4+2]) && VAR20[VAR4+3])
begin
VAR20[VAR4+1] = 1'b1;
VAR20[VAR4+2] = 1'b1;
end
end
end
VAR15= VAR8 ^ (VAR14>>8); VAR3=0;
VAR5 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR15[VAR4] || VAR15[VAR4+1])
end
VAR5[VAR3] = 1'b1; else
VAR5[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR5[(VAR31/2)-1]=1'b0; VAR5[(VAR31/2)-2]=1'b0; VAR5[(VAR31/2)-3]=1'b0; VAR5[(VAR31/2)-4]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR5[VAR4] && (~VAR5[VAR4+1]) && VAR5[VAR4+2])
VAR5[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR5[VAR4] && (~VAR5[VAR4+1]) && (~VAR5[VAR4+2]) && VAR5[VAR4+3])
begin
VAR5[VAR4+1] = 1'b1;
VAR5[VAR4+2] = 1'b1;
end
end
end
VAR24= VAR8 ^ (VAR14>>10); VAR3=0;
VAR23 = {(VAR31/2){1'b0}};
for (VAR4 = 0; VAR4 < VAR31; VAR4 = VAR4 + 2)
begin
if(VAR24[VAR4] || VAR24[VAR4+1])
end
VAR23[VAR3] = 1'b1; else
VAR23[VAR3] = 1'b0; VAR3=VAR3+1;
end
VAR23[(VAR31/2)-1]=1'b0; VAR23[(VAR31/2)-2]=1'b0; VAR23[(VAR31/2)-3]=1'b0; VAR23[(VAR31/2)-4]=1'b0; VAR23[(VAR31/2)-5]=1'b0;
for (VAR4 = 0; VAR4 < (VAR31/2)-1; VAR4 = VAR4 + 1)
begin
if (VAR4<=(VAR31/2)-3)
begin
if(VAR23[VAR4] && (~VAR23[VAR4+1]) && VAR23[VAR4+2])
VAR23[VAR4+1] = 1'b1;
end
if (VAR4<=(VAR31/2)-4)
begin
if(VAR23[VAR4] && (~VAR23[VAR4+1]) && (~VAR23[VAR4+2]) && VAR23[VAR4+3])
begin
VAR23[VAR4+1] = 1'b1;
VAR23[VAR4+2] = 1'b1;
end
end
end
VAR11= VAR18 & VAR1 & VAR28 & VAR12 & VAR7 & VAR26 & VAR30 & VAR22 & VAR20 & VAR5 & VAR23;
VAR17=0;
for (VAR4 = (VAR31/2)-1; VAR4 >0 ; VAR4 = VAR4 -4)
begin
if (VAR4>3)
begin
case ({VAR11[VAR4],VAR11[VAR4-1],VAR11[VAR4-2],VAR11[VAR4-3]})
4'b0000 : VAR17=VAR17+0;
4'b0101,4'b0110,4'b1001,4'b1010,4'b1011,4'b1101 : VAR17=VAR17+2;
4'b0001,4'b0010,4'b0011,4'b0100,4'b0111,4'b1000,4'b1100,4'b1110,4'b1111 : VAR17=VAR17+1;
endcase
end
end
if (VAR17 <= VAR2)
VAR19 = 1'b1;
else
VAR19 = 1'b0;
end end
endmodule | gpl-3.0 |
twlostow/dsi-shield | hdl/rtl/dsi_core/dphy_lane.v | 8,686 | module MODULE1
(
input VAR10,
input VAR34,
input VAR27,
input VAR12,
input [3:0] VAR11,
input [31:0] VAR7,
output reg VAR6,
input VAR19,
input [7:0] VAR26,
input VAR15,
output reg VAR42,
output reg VAR37,
output reg [7:0] VAR5,
output reg VAR36,
input [1:0] VAR13,
input VAR33,
output VAR32,
output VAR41,
output reg VAR38
);
reg VAR8, VAR31;
reg [4:0] VAR30;
reg [7:0] VAR28;
reg [3:0] VAR14;
reg VAR4;
reg VAR44;
reg [7:0] VAR23;
reg VAR45;
reg VAR1;
always@(posedge VAR10 or negedge VAR34)
if (!VAR34) begin
VAR23 <= 0;
VAR45 <= 0;
VAR1 <= 0;
end else begin
case (VAR13)
2'b00: begin VAR23 <= VAR7[7:0]; VAR45 <= VAR11[0]; end
2'b01: begin VAR23 <= VAR7[15:8]; VAR45 <= VAR11[1]; end
2'b10: begin VAR23 <= VAR7[23:16]; VAR45 <= VAR11[2]; end
2'b11: begin VAR23 <= VAR7[31:24]; VAR45 <= VAR11[3]; end
endcase VAR1 <= VAR12;
end
begin VAR38 <= 1;\
VAR8 <= VAR22;\
VAR31 <= VAR25;\
if(VAR27)\
VAR30 <= VAR18; end
always@(posedge VAR10 or negedge VAR34)
begin
if (!VAR34) begin
VAR30 <= VAR40;
VAR31 <= 1;
VAR8 <= 1;
VAR38 <= 0;
VAR4 <= 0;
VAR42 <= 0;
VAR37 <= 1;
end else begin
case (VAR30)
VAR4 <= 0;
VAR38 <= 1;
VAR31 <= 1;
VAR8 <= 1;
VAR42 <= 0;
VAR37 <= 1;
if(VAR27) begin
VAR37 <= 0;
if(VAR19)
VAR30 <= VAR35;
end
else if(VAR1)
VAR30 <= VAR3;
end
else
VAR37 <= 1;
end
end
VAR38 <= 0;
VAR4 <= 1;
if(!VAR1)
VAR30 <= VAR20;
end
if(VAR27) begin
VAR31 <= 1;
VAR8 <= 1;
VAR30 <= VAR40;
end
if(VAR27) begin
VAR4 <= 0;
VAR30 <= VAR2;
end
VAR38 <= 1;
VAR31 <= 1;
VAR8 <= 1;
VAR4 <= 0;
VAR30 <= VAR40;
end
VAR30 <= VAR17;
if(!VAR19) begin
VAR30 <= VAR21;
VAR42 <= 0;
end else if (VAR15) begin
VAR28 <= VAR26;
VAR30 <= VAR43;
VAR14 <= 8;
VAR42 <= 0;
end else
VAR42 <= 1;
end
if(!VAR14)
VAR30 <= VAR39;
else if(VAR27) begin
VAR14 <= VAR14 - 1;
VAR8<=VAR28[7] ;
VAR31<=~VAR28[7];
VAR28 <= VAR28 << 1;
VAR30 <= VAR9;
end
end
if(VAR27)begin
VAR8 <= 0;
VAR31 <= 0;
VAR30 <= VAR16;
end
if(VAR27)begin
VAR30 <= VAR43;
end
endcase
end
end
always@(posedge VAR10)
if(VAR30 == VAR24 && VAR1 && VAR45)
VAR44 <= (VAR33 ? ~VAR23[7] : VAR23[7]);
always@(VAR23, VAR45, VAR4, VAR30, VAR44)
begin
if(VAR30 == VAR20 || VAR30 == VAR29 || VAR30 == VAR2)
VAR5 <= {8{~VAR44}};
end
else if(VAR45)
VAR5 <= (VAR33 ? ~VAR23 : VAR23);
else
VAR5 <= (VAR33 ? 8'hff:8'h00);
VAR36 <= VAR4;
end
assign VAR32 = (VAR33 ? VAR31 : VAR8);
assign VAR41 = (VAR33 ? VAR8 : VAR31);
always@(posedge VAR10)
if(!VAR34)
VAR6 <= 0;
else if(VAR27 && VAR4)
VAR6 <= 1;
else if(!VAR1)
VAR6 <= 0;
endmodule | lgpl-3.0 |
SymbiFlow/fpga-tool-perf | src/bram/processing_unit.v | 1,327 | module MODULE1
(
input wire VAR9,
input wire VAR7,
input wire VAR1,
input wire [31:0] VAR3,
output wire VAR4,
output wire [31:0] VAR5
);
wire [15:0] VAR8 = VAR3[15: 0];
wire [15:0] VAR2 = VAR3[31:16];
reg VAR6;
reg [31:0] VAR10;
always @(posedge VAR9)
VAR10 <= VAR8 * VAR2;
always @(posedge VAR9 or posedge VAR7)
if (VAR7) VAR6 <= 1'd0;
else VAR6 <= VAR1;
assign VAR4 = VAR6;
assign VAR5 = VAR10;
endmodule | isc |
mrehkopf/sd2snes | verilog/sd2snes_sgb/oam.v | 10,585 | module MODULE1 (
VAR26,
VAR61,
VAR24,
VAR20,
VAR56,
VAR41,
VAR6,
VAR44,
VAR54);
input [7:0] VAR26;
input [7:0] VAR61;
input VAR24;
input [7:0] VAR20;
input [7:0] VAR56;
input VAR41;
input VAR6;
output [7:0] VAR44;
output [7:0] VAR54;
tri1 VAR24;
tri0 VAR41;
tri0 VAR6;
wire [7:0] VAR58;
wire [7:0] VAR4;
wire [7:0] VAR44 = VAR58[7:0];
wire [7:0] VAR54 = VAR4[7:0];
VAR59 VAR60 (
.VAR26 (VAR26),
.VAR61 (VAR61),
.VAR17 (VAR24),
.VAR20 (VAR20),
.VAR56 (VAR56),
.VAR41 (VAR41),
.VAR6 (VAR6),
.VAR44 (VAR58),
.VAR54 (VAR4),
.VAR13 (1'b0),
.VAR2 (1'b0),
.VAR12 (1'b0),
.VAR30 (1'b0),
.VAR42 (1'b1),
.VAR29 (1'b1),
.VAR51 (1'b1),
.VAR5 (1'b1),
.VAR9 (1'b1),
.VAR8 (1'b1),
.VAR23 (1'b1),
.VAR52 (),
.VAR50 (1'b1),
.VAR25 (1'b1));
VAR60.VAR38 = "VAR39",
VAR60.VAR19 = "VAR62",
VAR60.VAR33 = "VAR62",
VAR60.VAR3 = "VAR62",
VAR60.VAR1 = "VAR62",
VAR60.VAR27 = "VAR39",
VAR60.VAR57 = "VAR46 VAR21 VAR10",
VAR60.VAR15 = "VAR59",
VAR60.VAR16 = 256,
VAR60.VAR31 = 256,
VAR60.VAR32 = "VAR34",
VAR60.VAR22 = "VAR36",
VAR60.VAR48 = "VAR36",
VAR60.VAR53 = "VAR11",
VAR60.VAR28 = "VAR11",
VAR60.VAR43 = "VAR7",
VAR60.VAR35 = "VAR37",
VAR60.VAR40 = "VAR37",
VAR60.VAR63 = "VAR37",
VAR60.VAR18 = 8,
VAR60.VAR47 = 8,
VAR60.VAR45 = 8,
VAR60.VAR55 = 8,
VAR60.VAR49 = 1,
VAR60.VAR64 = 1,
VAR60.VAR14 = "VAR39";
endmodule | gpl-2.0 |
victor1994y/BipedRobot_byFPGA | Project_BipedRobot.srcs/sources_1/new/segDisplayDriver.v | 2,683 | module MODULE1(clk,VAR2,VAR3,VAR7);
input clk;
input [15:0] VAR2;
output [3:0] VAR3;
output [7:0] VAR7;
reg [31:0] VAR4;
reg VAR5;
always @ (posedge clk)
if(VAR4 == 32'd200000) begin
VAR4 <= 1'b0;
VAR5 <= ~VAR5;
end
else
VAR4 <= VAR4 + 1'b1;
reg [3:0] VAR6 = 4'b1110;
always @(posedge VAR5)
VAR6 <= { VAR6[2:0], VAR6[3] };
reg [4:0] VAR1;
always @ (VAR6)
case(VAR6)
4'b1110: VAR1={1'b0,VAR2[3:0]};
4'b1101: VAR1={1'b0,VAR2[7:4]};
4'b1011: VAR1={1'b0,VAR2[11:8]};
4'b0111: VAR1={1'b0,VAR2[15:12]};
default: VAR1=5'h1f;
endcase
reg [7:0] VAR8;
always @( VAR1 )
case( VAR1 )
5'h00: VAR8 = 8'b11000000; 5'h01: VAR8 = 8'b11111001; 5'h02: VAR8 = 8'b10100100; 5'h03: VAR8 = 8'b10110000; 5'h04: VAR8 = 8'b10011001; 5'h05: VAR8 = 8'b10010010; 5'h06: VAR8 = 8'b10000010; 5'h07: VAR8 = 8'b11111000; 5'h08: VAR8 = 8'b10000000; 5'h09: VAR8 = 8'b10010000; 5'h0a: VAR8 = 8'b10001000; 5'h0b: VAR8 = 8'b10000011; 5'h0c: VAR8 = 8'b11000110; 5'h0d: VAR8 = 8'b10100001; 5'h0e: VAR8 = 8'b10000110; 5'h0f: VAR8 = 8'b10001110; 5'h10: VAR8 = 8'b11111111; 5'h11: VAR8 = 8'b11000111; 5'h12: VAR8 = 8'b10101111; 5'h13: VAR8 = 8'b10100001; 5'h14: VAR8 = 8'b10100011; 5'h15: VAR8 = 8'b10101011; 5'h16: VAR8 = 8'b10000110; default:VAR8 = 8'b11111111; endcase
assign VAR3 = VAR6;
assign VAR7 = VAR8;
endmodule | gpl-3.0 |
DougFirErickson/parallella-hw | fpga/src/common/hdl/clock_divider.v | 4,031 | module MODULE1(
VAR14, VAR15,
VAR3, VAR6, reset
);
input VAR3; input [3:0] VAR6; input reset;
output VAR14; output VAR15;
reg VAR2;
reg [7:0] counter;
reg [7:0] VAR10;
reg [3:0] VAR13;
reg [3:0] VAR16;
wire VAR7;
wire VAR12;
wire VAR1;
wire VAR8;
wire VAR5;
wire VAR4;
reg VAR11;
reg VAR9;
always @ (VAR6[3:0])
casez (VAR6[3:0])
4'b0001 : VAR10[7:0] = 8'b00000010; 4'b0010 : VAR10[7:0] = 8'b00000100; 4'b0011 : VAR10[7:0] = 8'b00001000; 4'b0100 : VAR10[7:0] = 8'b00010000; 4'b0101 : VAR10[7:0] = 8'b00100000; 4'b0110 : VAR10[7:0] = 8'b01000000; 4'b0111 : VAR10[7:0] = 8'b10000000; default : VAR10[7:0] = 8'b00000000; endcase
assign VAR7 = VAR6[3:0]==4'b0001;
assign VAR12 = VAR6[3:0]==4'b0000;
always @ (posedge VAR3 or posedge reset)
if(reset)
VAR16 <=1'b0;
else
begin
VAR16 <= (VAR13[3:0]^VAR6[3:0]);
VAR13[3:0] <=VAR6[3:0];
end
always @ (posedge VAR3 or posedge reset)
if(reset)
counter[7:0] <= 8'b000001;
else
if(VAR1 | VAR16)
counter[7:0] <= 8'b000001; else
counter[7:0] <= (counter[7:0] + 8'b000001);
assign VAR1 = (counter[7:0]==VAR10[7:0]);
assign VAR8 = (counter[7:0]=={1'b0,VAR10[7:1]});
assign VAR5 = (counter[7:0]==({2'b00,VAR10[7:2]}));
assign VAR4 = (counter[7:0]==({2'b00,VAR10[7:2]} +
{1'b0,VAR10[7:1]}));
always @ (posedge VAR3 or posedge reset)
if(reset)
VAR2 <= 1'b0;
else if(VAR1)
VAR2 <= 1'b1;
else if(VAR8)
VAR2 <= 1'b0;
assign VAR14 = VAR12 ? VAR3 : VAR2;
always @ (posedge VAR3)
VAR11 <= VAR5 ? 1'b1 :
VAR4 ? 1'b0 :
VAR11;
always @ (negedge VAR3)
VAR9 <= VAR8 ? 1'b1 :
VAR1 ? 1'b0 :
VAR9;
assign VAR15 = VAR7 ? VAR9 : VAR11;
endmodule | gpl-3.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | models/udp_dlatch_pr_pp_pkg_s/sky130_fd_sc_lp__udp_dlatch_pr_pp_pkg_s.symbol.v | 1,525 | module MODULE1 (
input VAR3 ,
output VAR2 ,
input VAR5 ,
input VAR1 ,
input VAR7,
input VAR6 ,
input VAR4 ,
input VAR8
);
endmodule | apache-2.0 |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/dffnrnq/gf180mcu_fd_sc_mcu9t5v0__dffnrnq_4.behavioral.pp.v | 3,755 | module MODULE1( VAR23, VAR16, VAR20, VAR8, VAR12, VAR15 );
input VAR23, VAR16, VAR20;
inout VAR12, VAR15;
output VAR8;
reg VAR7;
VAR22 VAR19(.VAR23(VAR23),.VAR16(VAR16),.VAR20(VAR20),.VAR8(VAR8),.VAR12(VAR12),.VAR15(VAR15),.VAR7(VAR7));
VAR22 VAR18(.VAR23(VAR23),.VAR16(VAR16),.VAR20(VAR20),.VAR8(VAR8),.VAR12(VAR12),.VAR15(VAR15),.VAR7(VAR7));
not VAR13(VAR31,VAR16);
and VAR30(VAR11,VAR20,VAR31);
and VAR10(VAR28,VAR20,VAR16);
buf VAR33(VAR2,VAR20);
not VAR26(VAR29,VAR23);
not VAR24(VAR6,VAR16);
and VAR21(VAR4,VAR6,VAR29);
not VAR17(VAR27,VAR23);
and VAR5(VAR32,VAR16,VAR27);
not VAR3(VAR34,VAR16);
and VAR1(VAR14,VAR34,VAR23);
and VAR9(VAR25,VAR16,VAR23); | apache-2.0 |
jayrandez/Processor | digits.v | 1,639 | module MODULE1(
VAR5,
enable,
VAR8,
VAR9,
VAR3
);
input wire VAR5;
input wire[3:0] enable;
input wire[15:0] VAR8;
output reg[6:0] VAR9 = 8'b1111111;
output reg[3:0] VAR3 = 4'b1111;
reg[14:0] counter = 0;
reg VAR1 = 0;
reg[1:0] VAR12;
wire VAR7;
wire[3:0] VAR13;
VAR10 VAR2(
.VAR6(VAR1),
.VAR14(VAR7)
);
assign VAR13 =
(VAR12 == 0) ? VAR8[3:0] :
(VAR12 == 1) ? VAR8[7:4] :
(VAR12 == 2) ? VAR8[11:8] :
VAR8[15:12];
always @ (posedge VAR5) begin: VAR4
if(counter == 24999) begin
counter <= 0;
VAR1 <= ~VAR1;
end else begin
counter <= counter + 1;
end
end
always @ (posedge VAR7) begin: VAR11
VAR12 <= VAR12 + 1;
case(VAR12)
0 : VAR3 = {3'b111, ~enable[0]};
1 : VAR3 = {2'b11, ~enable[1], 1'b1};
2 : VAR3 = {1'b1, ~enable[2], 2'b11};
3 : VAR3 = {~enable[3], 3'b111};
default: VAR3 = 4'b1111;
endcase
case(VAR13)
'h0 : VAR9 <= ~(7'b0111111);
'h1 : VAR9 <= ~(7'b0000110);
'h2 : VAR9 <= ~(7'b1011011);
'h3 : VAR9 <= ~(7'b1001111);
'h4 : VAR9 <= ~(7'b1100110);
'h5 : VAR9 <= ~(7'b1101101);
'h6 : VAR9 <= ~(7'b1111101);
'h7 : VAR9 <= ~(7'b0000111);
'h8 : VAR9 <= ~(7'b1111111);
'h9 : VAR9 <= ~(7'b1101111);
'hA : VAR9 <= ~(7'b1110111);
'hB : VAR9 <= ~(7'b1111100);
'hC : VAR9 <= ~(7'b0111001);
'hD : VAR9 <= ~(7'b1011110);
'hE : VAR9 <= ~(7'b1111001);
'hF : VAR9 <= ~(7'b1110001);
default : VAR9 <= ~(7'b0000000);
endcase
end
endmodule | apache-2.0 |
emeb/iceRadio | FPGA/rxadc_2/verilog/src/cic_dec_2.v | 2,241 | module MODULE1 #(
parameter VAR5 = 4, VAR14 = 8, VAR1 = 10, VAR12 = (VAR1 + (VAR5 * VAR14)) )
(
input clk, input reset, input VAR10, input signed [VAR1-1:0] VAR3, output signed [VAR12-1:0] VAR7, output valid );
wire signed [VAR12-1:0] VAR13 = {{VAR12-VAR1{VAR3[VAR1-1]}},VAR3};
reg signed [VAR12-1:0] VAR11[0:VAR5-1];
always @(posedge clk)
begin
if(reset == 1'b1)
begin
VAR11[0] <= {VAR12{1'b0}};
end
else
begin
VAR11[0] <= VAR11[0] + VAR13;
end
end
generate
genvar VAR9;
for(VAR9=1;VAR9<VAR5;VAR9=VAR9+1)
begin
always @(posedge clk)
begin
if(reset == 1'b1)
begin
VAR11[VAR9] <= {VAR12{1'b0}};
end
else
begin
VAR11[VAR9] <= VAR11[VAR9] + VAR11[VAR9-1];
end
end
end
endgenerate
reg [VAR5:0] VAR2;
reg signed [VAR12-1:0] VAR8[0:VAR5];
reg signed [VAR12-1:0] VAR6[0:VAR5];
always @(posedge clk)
begin
if(reset == 1'b1)
begin
VAR2 <= {VAR5+2{1'b0}};
VAR8[0] <= {VAR12{1'b0}};
VAR6[0] <= {VAR12{1'b0}};
end
else
begin
if(VAR10 == 1'b1)
begin
VAR8[0] <= VAR11[VAR5-1];
VAR6[0] <= VAR8[0];
end
VAR2 <= {VAR2[VAR5:0],VAR10};
end
end
generate
genvar VAR4;
for(VAR4=1;VAR4<=VAR5;VAR4=VAR4+1)
begin
always @(posedge clk)
begin
if(reset == 1'b1)
begin
VAR8[VAR4] <= {VAR12{1'b0}};
VAR6[VAR4] <= {VAR12{1'b0}};
end
else if(VAR2[VAR4-1] == 1'b1)
begin
VAR8[VAR4] <= VAR8[VAR4-1] - VAR6[VAR4-1];
VAR6[VAR4] <= VAR8[VAR4];
end
end
end
endgenerate
assign VAR7 = VAR8[VAR5];
assign valid = VAR2[VAR5];
endmodule | mit |
shahid313/MSCourseWork | Adv ASIC Design and FPGA/8bitRISCProcessor/8bitRISCProcessor/RISC/alu.v | 1,338 | module MODULE1(VAR8,VAR2,VAR9,VAR10,VAR3
);
parameter VAR11 = 8,
VAR6= 3;
input [VAR11-1:0] VAR8,VAR2;
input [VAR6-1:0] VAR9;
output reg [VAR11-1:0] VAR3;
output VAR10;
localparam VAR15 = 3'b000,
VAR4 = 3'b001,
VAR5 = 3'b010,
VAR1 = 3'b011,
VAR14 = 3'b100,
VAR12 = 3'b101,
VAR13 = 3'b110,
VAR7 = 3'b111;
assign VAR10 = ~|VAR3;
always @(*)
case(VAR9)
VAR15: VAR3 = 0;
VAR1: VAR3 = VAR8&VAR2;
VAR14: VAR3 = VAR8|VAR2;
VAR4: VAR3 = VAR8+VAR2;
VAR5: VAR3 = VAR8-VAR2;
VAR7: VAR3 = ~VAR8;
VAR12: VAR3 = VAR8<<VAR2;
VAR13: VAR3 = VAR8>>VAR2;
default: VAR3 = 0;
endcase
endmodule | gpl-2.0 |
Obijuan/open-fpga-verilog-tutorial | tutorial/ICESTICK/T25-uart-rx/uart_rx.v | 3,721 | module MODULE1
parameter VAR18 = VAR16
)
(input wire clk, input wire VAR1, input wire VAR2, output reg VAR4, output reg [7:0] VAR5);
wire VAR14;
reg VAR3;
reg VAR10; reg VAR6; reg VAR12;
always @(posedge clk)
VAR3 <= VAR2;
VAR20 #(.VAR18(VAR18))
VAR15 (
.clk(clk),
.VAR7(VAR10),
.VAR17(VAR14)
);
reg [3:0] VAR11;
always @(posedge clk)
if (VAR6)
VAR11 <= 4'd0;
else if (VAR6 == 0 && VAR14 == 1)
VAR11 <= VAR11 + 1;
reg [9:0] VAR8;
always @(posedge clk)
if (VAR14 == 1) begin
VAR8 = {VAR3, VAR8[9:1]};
end
always @(posedge clk)
if (VAR1 == 0)
VAR5 <= 0;
else if (VAR12)
VAR5 <= VAR8[8:1];
localparam VAR19 = 2'd0; localparam VAR21 = 2'd1; localparam VAR13 = 2'd2; localparam VAR9 = 2'd3;
reg [1:0] state;
always @(posedge clk)
if (VAR1 == 0)
state <= VAR19;
else
case (state)
VAR19 :
if (VAR3 == 0)
state <= VAR21;
else
state <= VAR19;
VAR21:
if (VAR11 == 4'd10)
state <= VAR13;
else
state <= VAR21;
VAR13:
state <= VAR9;
VAR9:
state <= VAR19;
default:
state <= VAR19;
endcase
always @* begin
VAR10 <= (state == VAR21) ? 1 : 0;
VAR6 <= (state == VAR19) ? 1 : 0;
VAR12 <= (state == VAR13) ? 1 : 0;
VAR4 <= (state == VAR9) ? 1 : 0;
end
endmodule | gpl-2.0 |
BilkentCompGen/GateKeeper | FPGA Application/VC709_Gen3x4If128/GateKeeper.srcs/riffa2.2/rxc_engine_ultrascale.v | 19,287 | module MODULE1
parameter VAR44 = 128,
parameter VAR15=10,
parameter VAR30 = 0,
parameter VAR69 = 1
)
(
input VAR101,
input VAR99,
input VAR52,
input VAR109,
input [VAR44-1:0] VAR48,
input [(VAR44/32)-1:0] VAR40,
input [VAR89-1:0] VAR119,
output VAR123,
output [VAR44-1:0] VAR86,
output VAR47,
output [(VAR44/32)-1:0] VAR35,
output VAR55,
output [VAR80(VAR44/32)-1:0] VAR88,
output VAR128,
output [VAR80(VAR44/32)-1:0] VAR117,
output [VAR5-1:0] VAR9,
output [VAR74-1:0] VAR79,
output [VAR129-1:0] VAR77,
output [VAR41-1:0] VAR72,
output [VAR76-1:0] VAR120,
output [VAR90-1:0] VAR75,
output [VAR83-1:0] VAR14,
output [VAR68-1:0] VAR84,
output VAR105
);
localparam VAR98 = (VAR74 + VAR5);
localparam VAR46 = 0;
localparam VAR125 = 2; localparam VAR29 = 1;
localparam VAR118 = VAR29 + VAR125 + VAR46;
localparam VAR113 = (VAR70/VAR44) + VAR46;
localparam VAR114 = (VAR1/VAR44) + VAR46;
localparam VAR58 = (VAR121/VAR44) + VAR46;
localparam VAR12 = (VAR131/VAR44) + VAR46;
localparam VAR17 = VAR46;
localparam VAR132 = VAR44*VAR46 + (VAR70%VAR44);
localparam VAR62 = VAR44*VAR46 + (VAR1%VAR44);
localparam VAR18 = VAR44*VAR46 + (VAR121%VAR44);
localparam VAR38 = VAR44*VAR46;
localparam VAR85 = VAR97(VAR44/32);
wire VAR87;
wire VAR24;
wire [VAR15:0] VAR91;
wire [VAR15:0] VAR20;
wire [VAR15:0] VAR22;
wire [(VAR15+1)*VAR98-1:0] VAR53;
wire [(VAR15+1)*VAR44-1:0] VAR31;
wire VAR49;
wire VAR71; wire [(VAR44/32)-1:0] VAR19;
wire VAR61;
wire [VAR97(VAR44/32)-1:0] VAR65;
wire VAR108;
wire [VAR97(VAR44/32)-1:0] VAR104;
wire [VAR83-1:0] VAR96;
wire [VAR68-1:0] VAR73;
wire [VAR59-1:0] VAR11;
wire [VAR76-1:0] VAR130;
wire [VAR36-1:0] VAR13;
wire [VAR59-1:0] VAR56;
wire [VAR76-1:0] VAR107;
wire VAR111;
wire VAR106;
wire VAR106;
wire VAR126;
wire [VAR97(VAR44/32)-1:0] VAR122;
wire [(VAR44/32)-1:0] VAR124;
wire VAR116;
wire VAR116;
wire [1:0] VAR6;
wire [VAR97(VAR44/32)-1:0] VAR78;
wire [(VAR44/32)-1:0] VAR7;
wire [VAR85-1:0] VAR16;
reg VAR95,VAR95;
assign VAR87 = VAR119[VAR51];
assign VAR24 = VAR109;
assign VAR106 = VAR20[VAR46 + VAR29];
assign VAR126 = VAR20[VAR46 + VAR29 + 1];
assign VAR78 = 3;
assign VAR122 = VAR56[VAR21 +: VAR85] + ((VAR59-32)/32);
assign VAR75 = VAR11[VAR21+:VAR90];
assign VAR77 = VAR11[VAR81];
assign VAR79 = 0; assign VAR9 = 0; assign VAR72 = VAR11[(VAR82) +: VAR41];
assign VAR55 = VAR108;
assign VAR88 = {VAR44 > 64, 1'b1};
assign VAR128 = VAR61;
assign VAR117 = VAR65;
assign VAR47 = VAR49;
assign VAR86 = VAR31[(VAR118)*VAR44 +: VAR44];
assign VAR120 = VAR130;
assign VAR14 = VAR11[VAR66 +: VAR83];
assign VAR84 = VAR11[VAR2];
assign VAR105 = VAR11[VAR37];
assign VAR123 = 1'b1;
assign VAR106 = VAR20[VAR46];
assign VAR106 = VAR20[VAR46+1];
assign VAR116 = VAR6 != 0;
assign VAR107 = (VAR111)? VAR10: VAR60;
generate
if(VAR44 == 64) begin
assign VAR6[0] = 0;
assign VAR6[1] = VAR91[VAR46 + 1];
end else if (VAR44 == 128) begin
assign VAR6[1] = 0;
assign VAR6[0] = VAR91[VAR46];
end else begin assign VAR6[1] = 0;
assign VAR6[0] = VAR91[VAR46];
end endgenerate
always @(*) begin
VAR95 = VAR95;
if(VAR116) begin
VAR95 = 1'b1;
end else if (VAR106) begin
VAR95 = 1'b0;
end
end
always @(posedge VAR101) begin
if(VAR99) begin
VAR95 <= 1'b0;
end else begin
VAR95 <= VAR95;
end
end
register
.VAR8 (1),
.VAR63 (1'b0)
)
VAR45
(
.VAR42 (VAR116),
.VAR92 (VAR116),
.VAR50 (1),
.VAR101 (VAR101),
.VAR99 (VAR99));
register
.VAR8 (32))
VAR102
(
.VAR42 (VAR56[95:64]),
.VAR92 (VAR31[VAR18 +: 32]),
.VAR50 (VAR91[VAR58]),
.VAR101 (VAR101),
.VAR99 (VAR99));
register
.VAR8 (32+1))
VAR100
(
.VAR42 ({VAR56[63:32],VAR111}),
.VAR92 ({VAR31[VAR62 +: 32],VAR31[VAR62 +: VAR54] != 0}),
.VAR50 (VAR91[VAR114]),
.VAR101 (VAR101),
.VAR99 (VAR99));
register
.VAR8 (32))
VAR64
(
.VAR42 (VAR56[31:0]),
.VAR92 (VAR31[VAR132 +: 32]),
.VAR50 (VAR91[VAR113]),
.VAR101 (VAR101),
.VAR99 (VAR99));
VAR28
.VAR67 (VAR15),
.VAR8 (VAR44)
)
VAR26
(
.VAR42 (VAR31),
.VAR92 (VAR48),
.VAR101 (VAR101),
.VAR99 (VAR99));
VAR28
.VAR67 (VAR15),
.VAR8 (1'b1)
)
VAR27
(
.VAR42 (VAR91),
.VAR92 (VAR87 & VAR52),
.VAR101 (VAR101),
.VAR99 (VAR99));
VAR28
.VAR67 (VAR15),
.VAR8 (1'b1)
)
VAR23
(
.VAR42 (VAR20),
.VAR92 (VAR24),
.VAR101 (VAR101),
.VAR99 (VAR99));
VAR28
.VAR67 (VAR15),
.VAR8 (1'b1)
)
VAR3
(
.VAR42 (VAR22),
.VAR92 (VAR52),
.VAR101 (VAR101),
.VAR99 (VAR99));
assign VAR7 = {VAR44/32{1'b1}} << ({VAR85{VAR116}}& VAR78[VAR85-1:0]);
VAR57
.VAR4 (VAR44/32)
)
VAR34
(
.VAR127 (VAR124),
.VAR93 (VAR106),
.VAR43 (VAR122)
);
generate
if(VAR125 == 0) begin
assign VAR35 = {VAR124 & VAR7} & {VAR44/32{~VAR95 | ~VAR111}};
end else begin
register
.VAR8 (VAR44/32),
.VAR63 (0)
)
VAR32
( .VAR42 (VAR19),
.VAR99 (~VAR95 | ~VAR111),
.VAR92 (VAR124 & VAR7),
.VAR50 (1),
.VAR101 (VAR101));
VAR25
.VAR67 (VAR125-1),
.VAR8 (VAR44/32),
.VAR103 (0)
)
VAR115
(
.VAR110 (), .VAR42 (VAR35),
.VAR33 (),
.VAR92 (VAR19),
.VAR39 (1),
.VAR112 (1'b1),
.VAR101 (VAR101),
.VAR99 (VAR99));
end
endgenerate
VAR25
.VAR67 (VAR125),
.VAR8 (VAR59 + 2*(1 + VAR97(VAR44/32))+VAR76),
.VAR103 (0)
)
VAR94
(
.VAR110 (), .VAR42 ({VAR11,VAR108,VAR104,VAR61,VAR65,VAR130}),
.VAR33 (VAR49),
.VAR92 ({VAR56,VAR116,VAR78[VAR85-1:0],VAR106,VAR122[VAR85-1:0],VAR107}),
.VAR39 (VAR95),
.VAR112 (1'b1),
.VAR101 (VAR101),
.VAR99 (VAR99));
endmodule | gpl-3.0 |
peteasa/parallella-fpga | AdiHDLLib/library/common/ad_csc_1_mul.v | 4,030 | module MODULE1 (
clk,
VAR2,
VAR3,
VAR5,
VAR12,
VAR14);
parameter VAR15 = 16;
localparam VAR19 = VAR15 - 1;
input clk;
input [16:0] VAR2;
input [ 7:0] VAR3;
output [24:0] VAR5;
input [VAR19:0] VAR12;
output [VAR19:0] VAR14;
reg [VAR19:0] VAR11 = 'd0;
reg [VAR19:0] VAR21 = 'd0;
reg [VAR19:0] VAR14 = 'd0;
reg VAR8 = 'd0;
reg VAR17 = 'd0;
reg VAR20 = 'd0;
wire [25:0] VAR18;
always @(posedge clk) begin
VAR11 <= VAR12;
VAR21 <= VAR11;
VAR14 <= VAR21;
end
always @(posedge clk) begin
VAR8 <= VAR2[16];
VAR17 <= VAR8;
VAR20 <= VAR17;
end
assign VAR5 = {VAR20, VAR18[23:0]};
VAR10 #(
.VAR4 (3),
.VAR1 (17),
.VAR9 (9))
VAR23 (
.VAR22 (1'b1),
.VAR13 (1'b0),
.VAR6 (clk),
.VAR7 ({1'b0, VAR2[15:0]}),
.VAR16 ({1'b0, VAR3}),
.VAR24 (VAR18));
endmodule | lgpl-3.0 |
ptracton/wb_soc_template | rtl/cpu/cpu_wrapper.v | 16,792 | module MODULE1 (
VAR30, VAR13, VAR42, VAR31, VAR10,
VAR20, VAR9, VAR7, VAR26, VAR36,
VAR2, VAR25, VAR16, VAR12, VAR17,
VAR44, VAR22, VAR32, VAR5, VAR4, VAR34,
VAR38,
VAR39, VAR33, VAR46, VAR43, VAR8, VAR37,
VAR11, VAR23, VAR6, VAR45, VAR19,
VAR40, VAR28, VAR24, VAR14, VAR29, VAR18,
VAR15, VAR21, VAR35, VAR3, VAR1
) ;
parameter VAR41 = 32;
parameter VAR47 = 32;
parameter VAR27 = 32;
input wire VAR39;
input wire VAR33;
input wire [VAR41-1:0] VAR46;
output wire [VAR47-1:0] VAR30;
output wire VAR13;
output wire VAR42;
output wire [3:0] VAR31;
output wire VAR10;
output wire [2:0] VAR20;
output wire [1:0] VAR9;
output wire [VAR27-1:0] VAR7;
input wire VAR43;
input wire VAR8;
input wire [VAR27-1:0] VAR37;
input wire VAR11;
output wire [VAR47-1:0] VAR26;
output wire VAR36;
output wire VAR2;
output wire [3:0] VAR25;
output wire VAR16;
output wire [2:0] VAR12;
output wire [1:0] VAR17;
output wire [VAR27-1:0] VAR44;
input wire VAR23;
input wire VAR6;
input wire [VAR27-1:0] VAR45;
input wire VAR19;
input wire VAR40; input wire VAR28; output wire [3:0] VAR22; output wire [1:0] VAR32; output wire [10:0] VAR5; output wire VAR4; input wire VAR24; input wire VAR14; input wire VAR29; input wire [2:0] VAR18; input wire VAR15; input wire VAR21;
input wire VAR35;
input wire [VAR47-1:0] VAR3; input wire [VAR27-1:0] VAR1; output wire [VAR27-1:0] VAR34; output wire VAR38;
assign VAR18 = 3'b000; | mit |
google/skywater-pdk-libs-sky130_fd_sc_hd | cells/o2bb2a/sky130_fd_sc_hd__o2bb2a.pp.symbol.v | 1,383 | module MODULE1 (
input VAR3,
input VAR6,
input VAR8 ,
input VAR9 ,
output VAR2 ,
input VAR7 ,
input VAR1,
input VAR5,
input VAR4
);
endmodule | apache-2.0 |
silent-observer/RCPU | CPU/source/Debouncer.v | 1,409 | module MODULE1(
input clk,
input VAR7,
output reg VAR4, output VAR1, output VAR3 );
reg VAR9; always @(posedge clk) VAR9 <= ~VAR7; reg VAR2; always @(posedge clk) VAR2 <= VAR9;
reg [15:0] VAR8;
wire VAR5 = (VAR4==VAR2);
wire VAR6 = &VAR8;
always @(posedge clk)
if(VAR5)
VAR8 <= 0; else
begin
VAR8 <= VAR8 + 16'd1; if(VAR6) VAR4 <= ~VAR4; end
assign VAR1 = ~VAR5 & VAR6 & ~VAR4;
assign VAR3 = ~VAR5 & VAR6 & VAR4;
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_ms | cells/dlxtn/sky130_fd_sc_ms__dlxtn_1.v | 2,204 | module MODULE2 (
VAR4 ,
VAR1 ,
VAR2,
VAR6 ,
VAR8 ,
VAR5 ,
VAR3
);
output VAR4 ;
input VAR1 ;
input VAR2;
input VAR6 ;
input VAR8 ;
input VAR5 ;
input VAR3 ;
VAR9 VAR7 (
.VAR4(VAR4),
.VAR1(VAR1),
.VAR2(VAR2),
.VAR6(VAR6),
.VAR8(VAR8),
.VAR5(VAR5),
.VAR3(VAR3)
);
endmodule
module MODULE2 (
VAR4 ,
VAR1 ,
VAR2
);
output VAR4 ;
input VAR1 ;
input VAR2;
supply1 VAR6;
supply0 VAR8;
supply1 VAR5 ;
supply0 VAR3 ;
VAR9 VAR7 (
.VAR4(VAR4),
.VAR1(VAR1),
.VAR2(VAR2)
);
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_ms | cells/nor3/sky130_fd_sc_ms__nor3_1.v | 2,198 | module MODULE1 (
VAR3 ,
VAR2 ,
VAR6 ,
VAR7 ,
VAR10,
VAR8,
VAR9 ,
VAR4
);
output VAR3 ;
input VAR2 ;
input VAR6 ;
input VAR7 ;
input VAR10;
input VAR8;
input VAR9 ;
input VAR4 ;
VAR5 VAR1 (
.VAR3(VAR3),
.VAR2(VAR2),
.VAR6(VAR6),
.VAR7(VAR7),
.VAR10(VAR10),
.VAR8(VAR8),
.VAR9(VAR9),
.VAR4(VAR4)
);
endmodule
module MODULE1 (
VAR3,
VAR2,
VAR6,
VAR7
);
output VAR3;
input VAR2;
input VAR6;
input VAR7;
supply1 VAR10;
supply0 VAR8;
supply1 VAR9 ;
supply0 VAR4 ;
VAR5 VAR1 (
.VAR3(VAR3),
.VAR2(VAR2),
.VAR6(VAR6),
.VAR7(VAR7)
);
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hdll | cells/sedfxbp/sky130_fd_sc_hdll__sedfxbp.pp.symbol.v | 1,526 | module MODULE1 (
input VAR5 ,
output VAR1 ,
output VAR10 ,
input VAR4 ,
input VAR3 ,
input VAR9 ,
input VAR8 ,
input VAR7 ,
input VAR6,
input VAR11,
input VAR2
);
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hdll | cells/nor4/sky130_fd_sc_hdll__nor4.blackbox.v | 1,316 | module MODULE1 (
VAR2,
VAR6,
VAR9,
VAR1,
VAR7
);
output VAR2;
input VAR6;
input VAR9;
input VAR1;
input VAR7;
supply1 VAR5;
supply0 VAR4;
supply1 VAR8 ;
supply0 VAR3 ;
endmodule | apache-2.0 |
JakeMercer/mac | MAC/rtl/mac/mac.v | 3,152 | module MODULE1(
input wire reset,
input wire [31:0] VAR49,
input wire VAR38,
input wire VAR13,
input wire VAR47,
input wire VAR11,
output wire [31:0] VAR25,
input wire VAR6,
input wire VAR22,
output wire VAR24,
output wire VAR39,
output wire [6:0] VAR48,
input wire VAR9,
input wire VAR53,
input wire VAR26,
input wire VAR36,
output wire VAR45,
output wire [7:0] VAR46,
input wire VAR41,
input wire [7:0] VAR44,
input wire VAR54
);
wire [7:0] VAR52;
wire VAR33;
wire VAR40;
wire VAR35;
wire [6:0] VAR23;
wire VAR28;
wire [7:0] VAR50;
wire VAR27;
wire VAR10;
wire VAR14;
wire VAR51;
wire VAR4;
VAR18 VAR43(
.reset(reset),
.VAR7(VAR9),
.VAR34(VAR52),
.VAR8(VAR33),
.VAR16(VAR40),
.VAR19(VAR35),
.VAR37(VAR23),
.VAR30(VAR28),
.VAR55(1'b1),
.VAR26(VAR26),
.VAR36(VAR36),
.VAR45(VAR45),
.VAR46(VAR46)
);
VAR15 #(
.VAR5(32),
.VAR29(8),
.VAR12(12)
) VAR32 (
.reset(reset),
.VAR49(VAR49),
.VAR38(VAR38),
.VAR13(VAR13),
.VAR47(VAR47),
.VAR11(VAR11),
.VAR25(VAR52),
.VAR6(VAR9),
.VAR22(VAR33),
.VAR24(VAR40),
.VAR39(VAR35),
.VAR21(VAR28),
.VAR31(1'b0),
.VAR48(VAR23)
);
VAR20 VAR2(
.reset(reset),
.VAR7(VAR53),
.VAR34(VAR50),
.VAR1(VAR27),
.VAR16(VAR10),
.VAR19(VAR14),
.VAR17(VAR51),
.VAR42(VAR4),
.VAR41(VAR41),
.VAR54(VAR54),
.VAR44(VAR44)
);
VAR15 #(
.VAR5(8),
.VAR29(32),
.VAR12(12)
) VAR3 (
.reset(reset),
.VAR49(VAR50),
.VAR38(VAR53),
.VAR13(VAR27),
.VAR47(VAR10),
.VAR11(VAR14),
.VAR25(VAR25),
.VAR6(VAR6),
.VAR22(VAR22),
.VAR24(VAR24),
.VAR39(VAR39),
.VAR21(1'b0),
.VAR31(VAR4),
.VAR48(VAR48)
);
endmodule | mit |
cheehieu/qm-fir-digital-filter-core | ISAAC/qmfir_documentation/v/model_uart.v | 1,793 | module MODULE1 (
VAR7,
VAR4
);
output VAR7;
input VAR4;
parameter VAR1 = 17361; parameter VAR6 = 1'b0;
parameter VAR2 = 1'b1;
integer period;
reg VAR7;
reg VAR5;
reg VAR3;
begin
begin
begin
begin
begin | gpl-2.0 |
bigeagle/riffa | fpga/riffa_hdl/rxr_engine_ultrascale.v | 21,042 | module MODULE1
parameter VAR124=10
)
(
input VAR52,
input VAR45,
input VAR19,
input VAR86,
input [VAR43-1:0] VAR120,
input [(VAR43/32)-1:0] VAR83,
input [VAR72-1:0] VAR102,
output VAR67,
output [VAR43-1:0] VAR78,
output VAR107,
output [(VAR43/32)-1:0] VAR17,
output VAR68,
output [VAR75(VAR43/32)-1:0] VAR14,
output VAR57,
output [VAR75(VAR43/32)-1:0] VAR96,
output [VAR21-1:0] VAR7,
output [VAR131-1:0] VAR10,
output [VAR105-1:0] VAR142,
output [VAR25-1:0] VAR30,
output [VAR82-1:0] VAR143,
output [VAR128-1:0] VAR121,
output [VAR31-1:0] VAR9,
output [VAR93-1:0] VAR4,
output [VAR139-1:0] VAR73,
output [VAR138-1:0] VAR117,
output VAR74
);
localparam VAR88 = (VAR21 + VAR131);
localparam VAR15 = 0;
localparam VAR59 = 2; localparam VAR116 = 1;
localparam VAR50 = VAR116 + VAR59 + VAR15;
localparam VAR6 = (VAR137/VAR43) + VAR15;
localparam VAR62 = (VAR1/VAR43) + VAR15;
localparam VAR97 = (VAR133/VAR43) + VAR15;
localparam VAR18 = (VAR16/VAR43) + VAR15;
localparam VAR36 = (VAR92/VAR43) + VAR15;
localparam VAR60 = VAR15;
localparam VAR24 = VAR43*VAR15 + (VAR137%VAR43);
localparam VAR87 = VAR43*VAR15 + (VAR1%VAR43);
localparam VAR29 = VAR43*VAR15 + (VAR133%VAR43);
localparam VAR48 = VAR43*VAR15 + (VAR16%VAR43);
localparam VAR127 = VAR43*VAR15;
localparam VAR90 = VAR75(VAR43/32);
wire VAR126;
wire VAR63;
wire [VAR124:0] VAR64;
wire [VAR124:0] VAR51;
wire [VAR124:0] VAR115;
wire [(VAR124+1)*VAR88-1:0] VAR108;
wire [(VAR124+1)*VAR43-1:0] VAR27;
wire VAR70;
wire VAR111; wire VAR39;
wire [VAR90-1:0] VAR32;
wire VAR134;
wire [VAR90-1:0] VAR77;
wire [(VAR43/32)-1:0] VAR49;
wire [127:0] VAR89;
wire [VAR128-1:0] VAR81;
wire [VAR21-1:0] VAR104;
wire [VAR131-1:0] VAR23;
wire [VAR88-1:0] VAR61;
wire [VAR93-1:0] VAR56;
wire [127:0] VAR140;
wire VAR84;
wire VAR109;
wire VAR84;
wire [VAR90-1:0] VAR44;
wire [(VAR43/32)-1:0] VAR12;
wire VAR55;
wire VAR55;
wire [1:0] VAR122;
wire [(VAR43/32)-1:0] VAR8;
wire [VAR90-1:0] VAR125;
wire [VAR88-1:0] VAR129;
wire [VAR93-1:0] VAR110;
wire VAR41;
wire [VAR128-1:0] VAR54;
reg VAR112,VAR112;
assign VAR126 = VAR102[VAR91];
assign VAR63 = VAR86;
assign VAR110 = (8'b00000001 << VAR140[VAR3]);
assign VAR84 = VAR51[VAR15 + VAR116];
assign VAR109 = VAR51[VAR15 + VAR116 + 1];
assign VAR125 = 4;
assign VAR44 = VAR140[VAR26 +: VAR90] + ((VAR144-32)/32);
assign VAR74 = VAR89[VAR58];
assign VAR117 = VAR89[VAR26+:VAR138]; assign VAR30 = VAR89[VAR99];
assign VAR142 = VAR89[VAR53];
assign VAR121 = VAR81;
assign VAR73 = VAR89[VAR42];
assign VAR143 = VAR89[VAR22];
assign VAR7 = VAR104;
assign VAR10 = VAR23;
assign VAR9 = {VAR89[VAR47],2'b0};
assign VAR68 = VAR134;
assign VAR14 = 0;
assign VAR57 = VAR39;
assign VAR96 = VAR44;
assign VAR4 = VAR56;
assign VAR107 = VAR70;
assign VAR78 = VAR27[(VAR50)*VAR43 +: VAR43];
assign VAR67 = 1'b1;
assign VAR54 = VAR71({VAR140[VAR130], VAR140[VAR100] != 0});
assign VAR84 = VAR51[VAR15];
assign VAR84 = VAR51[VAR15+1];
assign VAR55 = VAR122 != 0;
assign VAR41 = ~VAR54[VAR28];
assign VAR8 = {VAR43/32{1'b1}} << ({VAR90{VAR55}}& VAR125[VAR90-1:0]);
generate
if(VAR43 == 64) begin
assign VAR122[1] = VAR64[VAR15 + 2] & ~VAR112;
assign VAR122[0] = VAR64[VAR15 + 1] & VAR51[VAR15]; end else if (VAR43 == 128) begin
assign VAR122[1] = VAR64[VAR15 + 1] & ~VAR112;
assign VAR122[0] = VAR64[VAR15] & VAR51[VAR15]; end else begin assign VAR122[1] = 0;
assign VAR122[0] = VAR64[VAR15];
end endgenerate
always @(*) begin
VAR112 = VAR112;
if(VAR55) begin
VAR112 = 1'b1;
end else if (VAR84) begin
VAR112 = 1'b0;
end
end
always @(posedge VAR52) begin
if(VAR45) begin
VAR112 <= 1'b0;
end else begin
VAR112 <= VAR112;
end
end
register
.VAR113 (32))
VAR132
(
.VAR101 (VAR140[127:96]),
.VAR52 (VAR52),
.VAR45 (VAR45),
.VAR46 (VAR27[VAR48 +: 32]),
.VAR37 (VAR64[VAR18]));
register
.VAR113 (32))
VAR20
(
.VAR101 (VAR140[95:64]),
.VAR52 (VAR52),
.VAR45 (VAR45),
.VAR46 (VAR27[VAR29 +: 32]),
.VAR37 (VAR64[VAR97]));
register
.VAR113 (32))
VAR95
(
.VAR101 (VAR140[63:32]),
.VAR52 (VAR52),
.VAR45 (VAR45),
.VAR46 (VAR27[VAR87 +: 32]),
.VAR37 (VAR64[VAR62]));
register
.VAR113 (32))
VAR65
(
.VAR101 (VAR140[31:0]),
.VAR52 (VAR52),
.VAR45 (VAR45),
.VAR46 (VAR27[VAR24 +: 32]),
.VAR37 (VAR64[VAR6]));
register
.VAR113 (VAR88))
VAR141
(
.VAR101 (VAR129),
.VAR52 (VAR52),
.VAR45 (VAR45),
.VAR46 (VAR108[VAR127 +: VAR88]),
.VAR37 (VAR64[VAR60]));
VAR119
.VAR80 (VAR124),
.VAR113 (VAR43)
)
VAR103
(
.VAR101 (VAR27),
.VAR46 (VAR120),
.VAR52 (VAR52),
.VAR45 (VAR45));
VAR119
.VAR80 (VAR124),
.VAR113 (1'b1)
)
VAR118
(
.VAR101 (VAR64),
.VAR46 (VAR126 & VAR19),
.VAR52 (VAR52),
.VAR45 (VAR45));
VAR119
.VAR80 (VAR124),
.VAR113 (1'b1)
)
VAR79
(
.VAR101 (VAR51),
.VAR46 (VAR63),
.VAR52 (VAR52),
.VAR45 (VAR45));
VAR119
.VAR80 (VAR124),
.VAR113 (1'b1)
)
VAR76
(
.VAR101 (VAR115),
.VAR46 (VAR19),
.VAR52 (VAR52),
.VAR45 (VAR45));
VAR119
.VAR80 (VAR124),
.VAR113 (VAR88)
)
VAR38
(
.VAR101 (VAR108),
.VAR46 (VAR102[VAR13]),
.VAR52 (VAR52),
.VAR45 (VAR45));
register
.VAR113 (1),
.VAR69 (1'b0)
)
VAR135
(
.VAR101 (VAR55),
.VAR46 (VAR55),
.VAR37 (1),
.VAR52 (VAR52),
.VAR45 (VAR45));
VAR85
.VAR123 (VAR43/32)
)
VAR2
(
.VAR66 (VAR12),
.VAR98 (VAR84),
.VAR114 (VAR44)
);
generate
if(VAR59 == 0) begin
assign VAR17 = {VAR12 & VAR8} & {VAR43/32{~VAR112 | VAR41}};
end else begin
register
.VAR113 (VAR43/32),
.VAR69 (0)
)
VAR35
( .VAR101 (VAR49),
.VAR45 (~VAR112 | VAR41),
.VAR46 (VAR12 & VAR8),
.VAR37 (1),
.VAR52 (VAR52));
VAR40
.VAR80 (VAR59-1),
.VAR113 (VAR43/32),
.VAR34 (0)
)
VAR106
(
.VAR136 (), .VAR101 (VAR17),
.VAR94 (),
.VAR46 (VAR49),
.VAR5 (1),
.VAR11 (1'b1),
.VAR52 (VAR52),
.VAR45 (VAR45));
end
endgenerate
VAR40
.VAR80 (VAR59),
.VAR113 (VAR144 + 2*(1 + VAR90) + VAR131 + VAR21 + VAR93 + VAR128),
.VAR34 (0)
)
VAR33
(
.VAR136 (), .VAR101 ({VAR89,VAR56,VAR81,VAR134,VAR77,VAR39,VAR32,VAR23,VAR104}),
.VAR94 (VAR70),
.VAR46 ({VAR140,VAR110,VAR54,VAR55,VAR125[VAR90-1:0],VAR84,VAR44[VAR90-1:0],VAR129}),
.VAR5 (VAR112),
.VAR11 (1'b1),
.VAR52 (VAR52),
.VAR45 (VAR45));
endmodule | bsd-3-clause |
google/globalfoundries-pdk-libs-gf180mcu_fd_sc_mcu9t5v0 | cells/sdffrnq/gf180mcu_fd_sc_mcu9t5v0__sdffrnq_4.behavioral.v | 18,312 | module MODULE1( VAR17, VAR116, VAR262, VAR10, VAR277, VAR55 );
input VAR10, VAR262, VAR277, VAR17, VAR116;
output VAR55;
reg VAR212;
VAR115 VAR282(.VAR17(VAR17),.VAR116(VAR116),.VAR262(VAR262),.VAR10(VAR10),.VAR277(VAR277),.VAR55(VAR55),.VAR212(VAR212));
VAR115 VAR64(.VAR17(VAR17),.VAR116(VAR116),.VAR262(VAR262),.VAR10(VAR10),.VAR277(VAR277),.VAR55(VAR55),.VAR212(VAR212));
not VAR172(VAR280,VAR262);
and VAR138(VAR2,VAR277,VAR280);
not VAR260(VAR117,VAR17);
and VAR297(VAR29,VAR117,VAR2);
not VAR234(VAR166,VAR116);
and VAR5(VAR219,VAR166,VAR29);
not VAR183(VAR106,VAR262);
and VAR48(VAR161,VAR277,VAR106);
not VAR77(VAR66,VAR17);
and VAR259(VAR171,VAR66,VAR161);
and VAR56(VAR24,VAR116,VAR171);
not VAR63(VAR26,VAR262);
and VAR34(VAR202,VAR277,VAR26);
and VAR204(VAR35,VAR17,VAR202);
not VAR182(VAR176,VAR116);
and VAR151(VAR73,VAR176,VAR35);
not VAR267(VAR123,VAR262);
and VAR256(VAR134,VAR277,VAR123);
and VAR241(VAR131,VAR17,VAR134);
and VAR180(VAR129,VAR116,VAR131);
and VAR67(VAR278,VAR277,VAR262);
not VAR148(VAR121,VAR17);
and VAR185(VAR157,VAR121,VAR278);
not VAR136(VAR54,VAR116);
and VAR216(VAR89,VAR54,VAR157);
and VAR231(VAR84,VAR277,VAR262);
not VAR107(VAR119,VAR17);
and VAR190(VAR60,VAR119,VAR84);
and VAR265(VAR271,VAR116,VAR60);
and VAR144(VAR137,VAR277,VAR262);
and VAR110(VAR279,VAR17,VAR137);
not VAR165(VAR209,VAR116);
and VAR102(VAR156,VAR209,VAR279);
and VAR276(VAR130,VAR277,VAR262);
and VAR275(VAR47,VAR17,VAR130);
and VAR196(VAR295,VAR116,VAR47);
not VAR85(VAR71,VAR17);
and VAR240(VAR118,VAR71,VAR277);
not VAR149(VAR213,VAR116);
and VAR242(VAR3,VAR213,VAR118);
not VAR25(VAR126,VAR17);
and VAR244(VAR250,VAR126,VAR277);
and VAR291(VAR61,VAR116,VAR250);
not VAR80(VAR105,VAR262);
and VAR292(VAR12,VAR17,VAR105);
and VAR289(VAR113,VAR116,VAR12);
not VAR100(VAR254,VAR17);
and VAR143(VAR147,VAR254,VAR262);
not VAR225(VAR62,VAR116);
and VAR173(VAR158,VAR62,VAR147);
not VAR38(VAR70,VAR17);
and VAR236(VAR103,VAR70,VAR262);
and VAR224(VAR39,VAR116,VAR103);
and VAR78(VAR51,VAR17,VAR262);
and VAR235(VAR96,VAR116,VAR51);
not VAR92(VAR32,VAR10);
not VAR52(VAR187,VAR262);
and VAR162(VAR177,VAR187,VAR32);
not VAR193(VAR228,VAR17);
and VAR300(VAR243,VAR228,VAR177);
not VAR31(VAR169,VAR116);
and VAR91(VAR72,VAR169,VAR243);
not VAR15(VAR174,VAR10);
not VAR120(VAR141,VAR262);
and VAR14(VAR164,VAR141,VAR174);
not VAR296(VAR221,VAR17);
and VAR253(VAR210,VAR221,VAR164);
and VAR108(VAR283,VAR116,VAR210);
not VAR79(VAR233,VAR10);
not VAR201(VAR218,VAR262);
and VAR263(VAR189,VAR218,VAR233);
and VAR301(VAR186,VAR17,VAR189);
not VAR59(VAR122,VAR116);
and VAR40(VAR266,VAR122,VAR186);
not VAR273(VAR239,VAR10);
not VAR20(VAR270,VAR262);
and VAR257(VAR33,VAR270,VAR239);
and VAR124(VAR69,VAR17,VAR33);
and VAR293(VAR274,VAR116,VAR69);
not VAR272(VAR248,VAR10);
and VAR88(VAR42,VAR262,VAR248);
not VAR207(VAR163,VAR17);
and VAR19(VAR150,VAR163,VAR42);
not VAR205(VAR268,VAR116);
and VAR175(VAR21,VAR268,VAR150);
not VAR142(VAR197,VAR10);
and VAR43(VAR125,VAR262,VAR197);
not VAR294(VAR46,VAR17);
and VAR1(VAR101,VAR46,VAR125);
and VAR132(VAR58,VAR116,VAR101);
not VAR191(VAR198,VAR10);
and VAR159(VAR217,VAR262,VAR198);
and VAR22(VAR8,VAR17,VAR217);
not VAR184(VAR258,VAR116);
and VAR68(VAR285,VAR258,VAR8);
not VAR109(VAR128,VAR10);
and VAR152(VAR57,VAR262,VAR128);
and VAR220(VAR281,VAR17,VAR57);
and VAR249(VAR245,VAR116,VAR281);
not VAR298(VAR7,VAR262);
and VAR99(VAR252,VAR7,VAR10);
not VAR211(VAR203,VAR17);
and VAR264(VAR93,VAR203,VAR252);
not VAR145(VAR226,VAR116);
and VAR27(VAR65,VAR226,VAR93);
not VAR230(VAR30,VAR262);
and VAR114(VAR82,VAR30,VAR10);
not VAR13(VAR181,VAR17);
and VAR11(VAR18,VAR181,VAR82);
and VAR146(VAR200,VAR116,VAR18);
not VAR41(VAR286,VAR262);
and VAR28(VAR232,VAR286,VAR10);
and VAR160(VAR229,VAR17,VAR232);
not VAR302(VAR127,VAR116);
and VAR237(VAR75,VAR127,VAR229);
not VAR247(VAR76,VAR262);
and VAR112(VAR74,VAR76,VAR10);
and VAR227(VAR215,VAR17,VAR74);
and VAR178(VAR206,VAR116,VAR215);
and VAR6(VAR36,VAR262,VAR10);
not VAR104(VAR83,VAR17);
and VAR290(VAR45,VAR83,VAR36);
not VAR139(VAR95,VAR116);
and VAR192(VAR133,VAR95,VAR45);
and VAR90(VAR170,VAR262,VAR10);
not VAR179(VAR223,VAR17);
and VAR44(VAR188,VAR223,VAR170);
and VAR4(VAR214,VAR116,VAR188);
and VAR94(VAR23,VAR262,VAR10);
and VAR155(VAR195,VAR17,VAR23);
not VAR135(VAR153,VAR116);
and VAR16(VAR255,VAR153,VAR195);
and VAR9(VAR208,VAR262,VAR10);
and VAR251(VAR168,VAR17,VAR208);
and VAR238(VAR37,VAR116,VAR168);
not VAR287(VAR87,VAR262);
and VAR167(VAR199,VAR277,VAR87);
and VAR111(VAR246,VAR116,VAR199);
and VAR50(VAR81,VAR277,VAR262);
not VAR98(VAR154,VAR116);
and VAR49(VAR222,VAR154,VAR81);
not VAR86(VAR194,VAR262);
and VAR284(VAR140,VAR277,VAR194);
and VAR53(VAR261,VAR17,VAR140);
and VAR299(VAR97,VAR277,VAR262);
and VAR269(VAR288,VAR17,VAR97); | apache-2.0 |
takeshineshiro/fpga_linear_128 | ABS_bb.v | 2,693 | module MODULE1 (
VAR1,
VAR2);
input [29:0] VAR1;
output [29:0] VAR2;
endmodule | mit |
ptracton/UART_ECHO | rtl/uart_fifo.v | 6,429 | module MODULE1 (
VAR6, VAR2, irq, VAR27, VAR28, VAR26,
VAR8, clk, rst, VAR3, VAR19, VAR33
) ;
input [7:0] VAR8; input clk; input rst; input VAR3; input VAR19; input VAR33;
output [7:0] VAR6; output VAR2; output irq; output VAR27; output VAR28; output VAR26;
reg VAR18;
wire VAR29; wire VAR30; wire VAR34; wire VAR23;
wire VAR17; wire [7:0] VAR14; wire VAR33; wire VAR26;
wire [7:0] VAR24; wire VAR28; wire VAR7;
assign irq = VAR34 || VAR23 || VAR17;
assign VAR27 = VAR29 || VAR30;
VAR15 VAR21(
.VAR2 (VAR2),
.VAR34 (VAR34),
.VAR6 (VAR14),
.VAR29 (VAR29),
.VAR30 (VAR30),
.VAR23 (VAR23),
.clk (clk),
.rst (rst),
.VAR3 (VAR3),
.VAR19 (VAR18),
.VAR8 (VAR24));
VAR10 #(.VAR13(8))
VAR20(
.VAR5 (VAR6),
.VAR32 (VAR17),
.VAR25 (VAR26),
.VAR4 (clk),
.VAR9 (rst),
.VAR22 (1'b1),
.VAR11 (1'b0),
.VAR31 (VAR14),
.VAR1 (VAR34),
.VAR12 (VAR33));
VAR10 #(.VAR13(8))
VAR16(
.VAR5 (VAR24),
.VAR32 (VAR28),
.VAR25 (VAR7),
.VAR4 (clk),
.VAR9 (rst),
.VAR22 (1'b1),
.VAR11 (1'b0),
.VAR31 (VAR8),
.VAR1 (VAR19),
.VAR12 (VAR18));
always @(posedge clk)
if (rst) begin
VAR18 <= 1'b0;
end else begin
VAR18 <= !VAR30 & !VAR7;
end
endmodule | mit |
jrward/qdbreakout | rtl/qdbreakout.v | 3,929 | module MODULE1( input wire clk,
input wire VAR18,
input wire VAR32,
input wire VAR30,
output wire VAR25,
output wire [2:0] VAR17,
output wire VAR8,
output wire VAR10
);
wire [9:0] VAR26;
wire [9:0] VAR24;
wire [5:0] VAR3;
wire VAR4; wire VAR2;
wire VAR7;
wire [9:0] VAR19;
wire [9:0] VAR22;
wire [3:0] VAR13;
wire VAR5;
wire VAR23;
wire VAR28;
wire VAR20;
reg VAR12;
integer VAR29;
always @ (posedge VAR4 or negedge VAR18)
begin
if (!VAR18)
begin
VAR12 <= 0;
VAR29 <= 0;
end
else if (VAR29 < 100000000)
begin
VAR29 <= VAR29 + 1;
VAR12 <= 0;
end
else
begin
VAR29 <= VAR29;
VAR12 <= 1;
end
end
assign VAR25 = 0;
VAR4 VAR11 (clk, VAR4);
encoder VAR6 (.clk(VAR4),
.VAR18(VAR18),
.VAR27(VAR32),
.VAR35(VAR30),
.VAR1(VAR3) );
VAR33 VAR16( .VAR4(VAR4),
.VAR18(VAR18),
.VAR26(VAR26),
.VAR24(VAR24),
.VAR10(VAR10),
.VAR8(VAR8) );
VAR9 VAR15( .VAR4(VAR4),
.VAR18(VAR18),
.VAR10(VAR10),
.VAR23(VAR23),
.VAR5(VAR5),
.VAR12(VAR12),
.VAR19(VAR19),
.VAR22(VAR22) );
VAR34 VAR21( .VAR4(VAR4),
.VAR26(VAR26),
.VAR24(VAR24),
.VAR22(VAR22),
.VAR19(VAR19),
.VAR3(VAR3),
.VAR13(VAR13),
.VAR2(VAR2),
.VAR7(VAR7),
.VAR10(VAR10),
.VAR28(VAR28),
.VAR20(VAR20),
.VAR17(VAR17) );
VAR31 VAR14( .VAR4(VAR4),
.VAR18(VAR18),
.VAR24(VAR24),
.VAR26(VAR26),
.VAR19(VAR19),
.VAR22(VAR22),
.VAR10(VAR10),
.VAR28(VAR28),
.VAR20(VAR20),
.VAR7(VAR7),
.VAR2(VAR2),
.VAR13(VAR13),
.VAR23(VAR23),
.VAR5(VAR5) );
endmodule | gpl-2.0 |
lerwys/bpm-sw-old-backup | hdl/ip_cores/pcie/7a200ffg1156/pcie_core/source/pcie_core_axi_basic_tx_pipeline.v | 22,378 | module MODULE1 #(
parameter VAR12 = 128, parameter VAR58 = "VAR60", parameter VAR35 = 1,
parameter VAR1 = (VAR12 == 128) ? 2 : 1, parameter VAR11 = VAR12 / 8 ) (
input [VAR12-1:0] VAR38, input VAR3, output VAR2, input [VAR11-1:0] VAR49, input VAR50, input [3:0] VAR14,
output [VAR12-1:0] VAR6, output VAR48, output VAR55, output VAR20, input VAR43, output VAR57, output [VAR1-1:0] VAR61, output VAR7, output VAR46, output VAR18, input VAR51,
input VAR9, input VAR22, input VAR10 );
reg [VAR12-1:0] VAR25;
reg VAR31;
reg [VAR11-1:0] VAR45;
reg [3:0] VAR4;
reg VAR54;
reg VAR56;
reg VAR53;
reg VAR26;
reg VAR62;
wire VAR17;
reg VAR13;
wire VAR37 = VAR3 && VAR2;
wire VAR52 = VAR37 && VAR50;
generate
if(VAR12 == 128) begin : VAR39
assign VAR6 = {VAR25[31:0],
VAR25[63:32],
VAR25[95:64],
VAR25[127:96]};
end
else if(VAR12 == 64) begin : VAR8
assign VAR6 = {VAR25[31:0], VAR25[63:32]};
end
else begin : VAR19
assign VAR6 = VAR25;
end
endgenerate
assign VAR48 = VAR31 && !VAR53;
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
if(VAR48 && VAR20 && VAR43 && !VAR55) begin
end
else if((VAR53 && VAR55 && VAR20) || !VAR51) begin
end
end
end
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
if(VAR37 && !VAR50) begin
end
else if(VAR37) begin
end
end
end
generate
if(VAR58 == "VAR40") begin : VAR30
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
if(!VAR51)
begin
end
else if(!VAR62 && VAR2) begin
end
end
end
assign VAR17 = VAR13;
end
else begin : VAR24
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
if(VAR26 && !VAR51 && !VAR52)
begin
end
else if(VAR52) begin
end
end
end
assign VAR17 = VAR13 || !VAR51;
end
endgenerate
generate
if(VAR12 == 128) begin : VAR27
wire VAR28 = VAR45[7];
wire VAR15 = VAR45[11];
wire VAR23 = VAR45[15];
assign VAR61[1] = VAR15;
assign VAR61[0] = VAR23 || (VAR28 && !VAR15);
end
else if(VAR12 == 64) begin : VAR21
assign VAR61 = VAR45[7];
end
else begin : VAR59
assign VAR61 = 1'b0;
end
endgenerate
assign VAR55 = VAR54;
assign VAR18 = VAR4[0];
assign VAR7 = VAR4[1];
assign VAR46 = VAR4[2];
assign VAR57 = VAR4[3];
generate
reg VAR34;
if(VAR58 == "VAR60") begin : VAR33
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
end
end
assign VAR20 = VAR34;
assign VAR2 = VAR9;
end
else begin : VAR29
reg [VAR12-1:0] VAR41;
reg VAR16;
reg [VAR11-1:0] VAR44;
reg VAR47;
reg [3:0] VAR36;
reg VAR42;
wire VAR5;
reg VAR32;
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
if(!VAR2) begin
end
else begin
end
end
end
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
if(!VAR5) begin
if(VAR32) begin
end
else begin
end
end
end
end
assign VAR5 = VAR20 && !VAR43;
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
end
end
assign VAR20 = VAR31 && !VAR17;
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
if(VAR62 && !VAR52) begin
end
else if(VAR51) begin
end
else begin
end
end
end
assign VAR2 = VAR56;
end
always @(posedge VAR22) begin
if(VAR10) begin
end
else begin
if(VAR26 && !VAR51 && !VAR52) begin
end
else if(VAR52) begin
end
end
end
endgenerate
endmodule | lgpl-3.0 |
tmatsuya/milkymist-ml401 | cores/hpdmc_ddr32/rtl/virtex4/hpdmc_oddr32.v | 6,127 | module MODULE1 #(
parameter VAR11 = "VAR25",
parameter VAR18 = 1'b0,
parameter VAR34 = "VAR10"
) (
output [31:0] VAR31,
input VAR8,
input VAR26,
input [31:0] VAR4,
input [31:0] VAR16,
input VAR33,
input VAR7
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR28 (
.VAR31(VAR31[0]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[0]),
.VAR16(VAR16[0]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR17 (
.VAR31(VAR31[1]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[1]),
.VAR16(VAR16[1]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR36 (
.VAR31(VAR31[2]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[2]),
.VAR16(VAR16[2]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR3 (
.VAR31(VAR31[3]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[3]),
.VAR16(VAR16[3]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR38 (
.VAR31(VAR31[4]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[4]),
.VAR16(VAR16[4]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR44 (
.VAR31(VAR31[5]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[5]),
.VAR16(VAR16[5]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR30 (
.VAR31(VAR31[6]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[6]),
.VAR16(VAR16[6]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR40 (
.VAR31(VAR31[7]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[7]),
.VAR16(VAR16[7]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR32 (
.VAR31(VAR31[8]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[8]),
.VAR16(VAR16[8]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR20 (
.VAR31(VAR31[9]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[9]),
.VAR16(VAR16[9]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR41 (
.VAR31(VAR31[10]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[10]),
.VAR16(VAR16[10]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR21 (
.VAR31(VAR31[11]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[11]),
.VAR16(VAR16[11]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR6 (
.VAR31(VAR31[12]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[12]),
.VAR16(VAR16[12]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR39 (
.VAR31(VAR31[13]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[13]),
.VAR16(VAR16[13]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR14 (
.VAR31(VAR31[14]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[14]),
.VAR16(VAR16[14]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR24 (
.VAR31(VAR31[15]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[15]),
.VAR16(VAR16[15]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR37 (
.VAR31(VAR31[16]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[16]),
.VAR16(VAR16[16]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR13 (
.VAR31(VAR31[17]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[17]),
.VAR16(VAR16[17]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR2 (
.VAR31(VAR31[18]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[18]),
.VAR16(VAR16[18]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR29 (
.VAR31(VAR31[19]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[19]),
.VAR16(VAR16[19]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR5 (
.VAR31(VAR31[20]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[20]),
.VAR16(VAR16[20]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR35 (
.VAR31(VAR31[21]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[21]),
.VAR16(VAR16[21]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR43 (
.VAR31(VAR31[22]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[22]),
.VAR16(VAR16[22]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR19 (
.VAR31(VAR31[23]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[23]),
.VAR16(VAR16[23]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR45 (
.VAR31(VAR31[24]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[24]),
.VAR16(VAR16[24]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR42 (
.VAR31(VAR31[25]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[25]),
.VAR16(VAR16[25]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR15 (
.VAR31(VAR31[26]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[26]),
.VAR16(VAR16[26]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR9 (
.VAR31(VAR31[27]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[27]),
.VAR16(VAR16[27]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR22 (
.VAR31(VAR31[28]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[28]),
.VAR16(VAR16[28]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR23 (
.VAR31(VAR31[29]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[29]),
.VAR16(VAR16[29]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR1 (
.VAR31(VAR31[30]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[30]),
.VAR16(VAR16[30]),
.VAR33(VAR33),
.VAR7(VAR7)
);
VAR27 #(
.VAR11(VAR11),
.VAR18(VAR18),
.VAR34(VAR34)
) VAR12 (
.VAR31(VAR31[31]),
.VAR8(VAR8),
.VAR26(VAR26),
.VAR4(VAR4[31]),
.VAR16(VAR16[31]),
.VAR33(VAR33),
.VAR7(VAR7)
);
endmodule | lgpl-3.0 |
monotone-RK/FACE | IEICE-Trans/8-way_2-tree/src/riffa/rxr_engine_ultrascale.v | 21,844 | module MODULE1
parameter VAR110=10)
( input VAR143,
input VAR124, input VAR60, output VAR106,
input VAR102,
input VAR76,
input [VAR51-1:0] VAR109,
input [(VAR51/32)-1:0] VAR56,
input [VAR26-1:0] VAR90,
output VAR32,
output [VAR51-1:0] VAR71,
output VAR138,
output [(VAR51/32)-1:0] VAR103,
output VAR94,
output [VAR4(VAR51/32)-1:0] VAR22,
output VAR36,
output [VAR4(VAR51/32)-1:0] VAR99,
output [VAR78-1:0] VAR34,
output [VAR111-1:0] VAR66,
output [VAR67-1:0] VAR33,
output [VAR96-1:0] VAR122,
output [VAR147-1:0] VAR14,
output [VAR74-1:0] VAR116,
output [VAR127-1:0] VAR128,
output [VAR98-1:0] VAR24,
output [VAR108-1:0] VAR65,
output [VAR89-1:0] VAR144,
output VAR37
);
localparam VAR48 = (VAR78 + VAR111);
localparam VAR21 = 0;
localparam VAR7 = 2; localparam VAR59 = 1;
localparam VAR95 = VAR59 + VAR7 + VAR21;
localparam VAR19 = (VAR25/VAR51) + VAR21;
localparam VAR119 = (VAR81/VAR51) + VAR21;
localparam VAR145 = (VAR52/VAR51) + VAR21;
localparam VAR11 = (VAR123/VAR51) + VAR21;
localparam VAR69 = (VAR125/VAR51) + VAR21;
localparam VAR68 = VAR21;
localparam VAR80 = VAR51*VAR21 + (VAR25%VAR51);
localparam VAR43 = VAR51*VAR21 + (VAR81%VAR51);
localparam VAR20 = VAR51*VAR21 + (VAR52%VAR51);
localparam VAR61 = VAR51*VAR21 + (VAR123%VAR51);
localparam VAR5 = VAR51*VAR21;
localparam VAR93 = VAR4(VAR51/32);
wire VAR44;
wire VAR87;
wire [VAR110:0] VAR6;
wire [VAR110:0] VAR31;
wire [VAR110:0] VAR2;
wire [(VAR110+1)*VAR48-1:0] VAR88;
wire [(VAR110+1)*VAR51-1:0] VAR17;
wire VAR27;
wire VAR58; wire VAR1;
wire [VAR93-1:0] VAR107;
wire VAR77;
wire [VAR93-1:0] VAR85;
wire [(VAR51/32)-1:0] VAR141;
wire [127:0] VAR113;
wire [VAR74-1:0] VAR30;
wire [VAR78-1:0] VAR55;
wire [VAR111-1:0] VAR104;
wire [VAR48-1:0] VAR130;
wire [VAR98-1:0] VAR112;
wire [127:0] VAR57;
wire VAR139;
wire VAR117;
wire VAR139;
wire [VAR93-1:0] VAR135;
wire [(VAR51/32)-1:0] VAR97;
wire VAR49;
wire VAR49;
wire [1:0] VAR114;
wire [(VAR51/32)-1:0] VAR91;
wire [VAR93-1:0] VAR53;
wire [VAR48-1:0] VAR75;
wire [VAR98-1:0] VAR45;
wire VAR142;
wire [VAR74-1:0] VAR100;
reg VAR15,VAR15;
reg VAR64;
assign VAR106 = ~VAR64;
assign VAR44 = VAR90[VAR47];
assign VAR87 = VAR76;
assign VAR45 = (8'b00000001 << VAR57[VAR41]);
assign VAR139 = VAR31[VAR21 + VAR59];
assign VAR117 = VAR31[VAR21 + VAR59 + 1];
assign VAR53 = 4;
assign VAR135 = VAR57[VAR140 +: VAR93] + ((VAR50-32)/32);
assign VAR37 = VAR113[VAR92];
assign VAR144 = VAR113[VAR140+:VAR89]; assign VAR122 = VAR113[VAR131];
assign VAR33 = VAR113[VAR134];
assign VAR116 = VAR30;
assign VAR65 = VAR113[VAR73];
assign VAR14 = VAR113[VAR29];
assign VAR34 = VAR55;
assign VAR66 = VAR104;
assign VAR128 = {VAR113[VAR82],2'b0};
assign VAR94 = VAR77;
assign VAR22 = 0;
assign VAR36 = VAR1;
assign VAR99 = VAR135;
assign VAR24 = VAR112;
assign VAR138 = VAR27;
assign VAR71 = VAR17[(VAR95)*VAR51 +: VAR51];
assign VAR32 = 1'b1;
assign VAR100 = VAR132({VAR57[VAR28], VAR57[VAR136] != 0});
assign VAR139 = VAR31[VAR21];
assign VAR139 = VAR31[VAR21+1];
assign VAR49 = VAR114 != 0;
assign VAR142 = ~VAR100[VAR9];
assign VAR91 = {VAR51/32{1'b1}} << ({VAR93{VAR49}}& VAR53[VAR93-1:0]);
generate
if(VAR51 == 64) begin
assign VAR114[1] = VAR6[VAR21 + 2] & ~VAR15;
assign VAR114[0] = VAR6[VAR21 + 1] & VAR31[VAR21]; end else if (VAR51 == 128) begin
assign VAR114[1] = VAR6[VAR21 + 1] & ~VAR15;
assign VAR114[0] = VAR6[VAR21] & VAR31[VAR21]; end else begin assign VAR114[1] = 0;
assign VAR114[0] = VAR6[VAR21];
end endgenerate
always @(*) begin
VAR15 = VAR15;
if(VAR49) begin
VAR15 = 1'b1;
end else if (VAR139) begin
VAR15 = 1'b0;
end
end
always @(posedge VAR143) begin
if(VAR64) begin
VAR15 <= 1'b0;
end else begin
VAR15 <= VAR15;
end
end
always @(posedge VAR143) begin
VAR64 <= VAR124 | VAR60;
end
register
.VAR126 (0)
)
VAR79
( .VAR148 (VAR57[127:96]),
.VAR146 (0),
.VAR38 (VAR17[VAR61 +: 32]),
.VAR129 (VAR6[VAR11]),
.VAR143 (VAR143));
register
.VAR126 (0)
)
VAR137
( .VAR148 (VAR57[95:64]),
.VAR146 (0),
.VAR38 (VAR17[VAR20 +: 32]),
.VAR129 (VAR6[VAR145]),
.VAR143 (VAR143));
register
.VAR126 (0)
)
VAR118
( .VAR148 (VAR57[63:32]),
.VAR146 (0),
.VAR38 (VAR17[VAR43 +: 32]),
.VAR129 (VAR6[VAR119]),
.VAR143 (VAR143));
register
.VAR126 (0)
)
VAR12
( .VAR148 (VAR57[31:0]),
.VAR146 (0),
.VAR38 (VAR17[VAR80 +: 32]),
.VAR129 (VAR6[VAR19]),
.VAR143 (VAR143));
register
.VAR126 (0)
)
VAR13
( .VAR148 (VAR75),
.VAR146 (0),
.VAR38 (VAR88[VAR5 +: VAR48]),
.VAR129 (VAR6[VAR68]),
.VAR143 (VAR143));
VAR16
.VAR46 (VAR51),
.VAR126 (0)
)
VAR42
( .VAR148 (VAR17),
.VAR38 (VAR109),
.VAR146 (0),
.VAR143 (VAR143));
VAR16
.VAR46 (1'b1),
.VAR126 (0)
)
VAR3
( .VAR148 (VAR6),
.VAR38 (VAR44 & VAR102),
.VAR146 (0),
.VAR143 (VAR143));
VAR16
.VAR46 (1'b1),
.VAR126 (0)
)
VAR63
( .VAR148 (VAR31),
.VAR38 (VAR87),
.VAR146 (0),
.VAR143 (VAR143));
VAR16
.VAR46 (1'b1),
.VAR126 (0)
)
VAR39
( .VAR148 (VAR2),
.VAR38 (VAR102),
.VAR146 (VAR84),
.VAR143 (VAR143));
VAR16
.VAR46 (VAR48),
.VAR126 (0)
)
VAR35
( .VAR148 (VAR88),
.VAR38 (VAR90[VAR10]),
.VAR146 (0),
.VAR143 (VAR143));
register
.VAR126 (1'b0)
)
VAR40
( .VAR148 (VAR49),
.VAR38 (VAR49),
.VAR129 (1),
.VAR146 (0),
.VAR143 (VAR143));
VAR101
.VAR18 (VAR51/32)
)
VAR121
( .VAR120 (VAR97),
.VAR72 (VAR139),
.VAR62 (VAR135)
);
generate
if(VAR7 == 0) begin
assign VAR103 = {VAR97 & VAR91} & {VAR51/32{~VAR15 | VAR142}};
end else begin
register
.VAR126 (0)
)
VAR54
( .VAR148 (VAR141),
.VAR146 (~VAR15 | VAR142),
.VAR38 (VAR97 & VAR91),
.VAR129 (1),
.VAR143 (VAR143));
VAR83
.VAR46 (VAR51/32),
.VAR86 (0)
)
VAR133
( .VAR70 (), .VAR148 (VAR103),
.VAR115 (),
.VAR38 (VAR141),
.VAR105 (1),
.VAR8 (1'b1),
.VAR146 (0),
.VAR143 (VAR143));
end
endgenerate
VAR83
.VAR46 (VAR50 + 2*(1 + VAR93) +
.VAR86 (0)
)
VAR23
( .VAR70 (), .VAR148 ({VAR113,VAR112,VAR30,VAR77,VAR85,VAR1,VAR107,VAR104,VAR55}),
.VAR115 (VAR27),
.VAR38 ({VAR57,VAR45,VAR100,VAR49,VAR53[VAR93-1:0],VAR139,VAR135[VAR93-1:0],VAR75}),
.VAR105 (VAR15),
.VAR8 (1'b1),
.VAR146 (VAR64),
.VAR143 (VAR143));
endmodule | mit |
google/skywater-pdk-libs-sky130_fd_sc_hdll | cells/and3/sky130_fd_sc_hdll__and3.symbol.v | 1,282 | module MODULE1 (
input VAR7,
input VAR6,
input VAR3,
output VAR1
);
supply1 VAR2;
supply0 VAR8;
supply1 VAR5 ;
supply0 VAR4 ;
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_lp | cells/inputiso0p/sky130_fd_sc_lp__inputiso0p.functional.pp.v | 1,849 | module MODULE1 (
VAR3 ,
VAR1 ,
VAR8,
VAR4 ,
VAR5 ,
VAR2 ,
VAR11
);
output VAR3 ;
input VAR1 ;
input VAR8;
input VAR4 ;
input VAR5 ;
input VAR2 ;
input VAR11 ;
wire VAR6 ;
wire VAR7;
not VAR10 (VAR6 , VAR8 );
and VAR13 (VAR7, VAR1, VAR6 );
VAR12 VAR9 (VAR3 , VAR7, VAR4, VAR5);
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_hdll | cells/dlygate4sd3/sky130_fd_sc_hdll__dlygate4sd3.functional.v | 1,317 | module MODULE1 (
VAR2,
VAR3
);
output VAR2;
input VAR3;
wire VAR1;
buf VAR4 (VAR1, VAR3 );
buf VAR5 (VAR2 , VAR1 );
endmodule | apache-2.0 |
google/skywater-pdk-libs-sky130_fd_sc_ms | models/udp_mux_2to1_n/sky130_fd_sc_ms__udp_mux_2to1_n.blackbox.v | 1,236 | module MODULE1 (
VAR1 ,
VAR2,
VAR4,
VAR3
);
output VAR1 ;
input VAR2;
input VAR4;
input VAR3 ;
endmodule | apache-2.0 |
freecores/sha3 | low_throughput_core/rtl/f_permutation.v | 2,046 | module MODULE1(clk, reset, in, VAR4, ack, out, VAR11);
input clk, reset;
input [575:0] in;
input VAR4;
output ack;
output reg [1599:0] out;
output reg VAR11;
reg [22:0] VAR2;
wire [1599:0] VAR9, VAR1;
wire [63:0] VAR3;
wire VAR7;
wire VAR5;
reg VAR6;
assign VAR5 = VAR4 & (~ VAR6);
always @ (posedge clk)
if (reset) VAR2 <= 0;
else VAR2 <= {VAR2[21:0], VAR5};
always @ (posedge clk)
if (reset) VAR6 <= 0;
else VAR6 <= (VAR6 & (~ VAR2[22])) | VAR5;
assign VAR7 = VAR6 | VAR5;
assign ack = VAR5;
always @ (posedge clk)
if (reset)
VAR11 <= 0;
else if (VAR5)
VAR11 <= 0;
else if (VAR2[22]) VAR11 <= 1;
assign VAR9 = VAR5 ? {in ^ out[1599:1599-575], out[1599-576:0]} : out;
VAR10
VAR10 ({VAR2, VAR5}, VAR3);
VAR8
VAR8 (VAR9, VAR3, VAR1);
always @ (posedge clk)
if (reset)
out <= 0;
else if (VAR7)
out <= VAR1;
endmodule | apache-2.0 |
amrmorsey/Digital-Design-Project | clk50.v | 1,184 | module MODULE1(
input clk,
input rst,
input select,
output reg [31:0] VAR2,
output reg [31:0] VAR1,
output VAR3,
output VAR4,
output VAR5
);
always @ (posedge clk or posedge rst)
begin
if (rst)
VAR2<=32'd0;
end
else
if (VAR2 == 32'd4)
VAR2<=32'd0;
else
VAR2 <= VAR2 + 1;
end
always @ (posedge clk or posedge rst)
begin
if (rst)
VAR1<=32'd0;
end
else
if (VAR1 == 32'd4)
VAR1<=32'd0;
else
VAR1 <= VAR1 + 1;
end
assign VAR3 = (VAR2 == 32'd4);
assign VAR4 = (VAR1 == 32'd4);
assign VAR5 = (select) ? VAR4 : VAR3;
endmodule | gpl-2.0 |
P3Stor/P3Stor | ftl/Dynamic_Controller/ipcore_dir/pcie_data_send_fifo.v | 13,701 | module MODULE1(
rst,
VAR65,
VAR337,
din,
VAR353,
VAR43,
dout,
VAR2,
VAR16,
VAR282,
VAR111,
VAR394,
VAR126,
VAR218
);
input rst;
input VAR65;
input VAR337;
input [255 : 0] din;
input VAR353;
input VAR43;
output [127 : 0] dout;
output VAR2;
output VAR16;
output VAR282;
output VAR111;
output [10 : 0] VAR394;
output [10 : 0] VAR126;
output VAR218;
VAR88 #(
.VAR62(0),
.VAR165(0),
.VAR292(0),
.VAR5(0),
.VAR352(0),
.VAR27(0),
.VAR6(0),
.VAR414(32),
.VAR403(1),
.VAR235(1),
.VAR194(1),
.VAR221(64),
.VAR69(4),
.VAR320(1),
.VAR396(0),
.VAR18(1),
.VAR36(64),
.VAR215(4),
.VAR402(8),
.VAR124(4),
.VAR147(4),
.VAR376(4),
.VAR288(0),
.VAR181(0),
.VAR51(0),
.VAR152(11),
.VAR47("VAR158"),
.VAR297(256),
.VAR323(1),
.VAR209(32),
.VAR197(64),
.VAR351(32),
.VAR19(64),
.VAR408(2),
.VAR366("0"),
.VAR372(128),
.VAR225(0),
.VAR134(1),
.VAR22(0),
.VAR249(0),
.VAR303(0),
.VAR404(0),
.VAR361(0),
.VAR384(0),
.VAR96(0),
.VAR362("VAR355"),
.VAR230(1),
.VAR359(1),
.VAR94(1),
.VAR325(0),
.VAR52(0),
.VAR54(0),
.VAR64(0),
.VAR371(0),
.VAR253(0),
.VAR176(0),
.VAR335(0),
.VAR263(0),
.VAR177(0),
.VAR290(0),
.VAR227(0),
.VAR319(1),
.VAR86(0),
.VAR102(0),
.VAR273(0),
.VAR242(0),
.VAR1(0),
.VAR405(0),
.VAR279(0),
.VAR49(0),
.VAR199(0),
.VAR161(0),
.VAR379(0),
.VAR314(0),
.VAR419(0),
.VAR116(0),
.VAR192(0),
.VAR238(0),
.VAR278(0),
.VAR81(0),
.VAR391(0),
.VAR195(0),
.VAR154(1),
.VAR160(0),
.VAR120(1),
.VAR296(0),
.VAR409(0),
.VAR289(0),
.VAR399(0),
.VAR390(0),
.VAR356(1),
.VAR271(0),
.VAR382(2),
.VAR284(1),
.VAR397(1),
.VAR229(1),
.VAR182(1),
.VAR407(1),
.VAR270(1),
.VAR190(0),
.VAR7(0),
.VAR312(1),
.VAR58("VAR158"),
.VAR350(1),
.VAR220(0),
.VAR240(0),
.VAR250(0),
.VAR276(1),
.VAR370("2kx18"),
.VAR39(4),
.VAR287(1022),
.VAR97(1022),
.VAR146(1022),
.VAR93(1022),
.VAR28(1022),
.VAR411(1022),
.VAR228(5),
.VAR266(0),
.VAR119(5),
.VAR122(5),
.VAR44(5),
.VAR348(5),
.VAR367(5),
.VAR21(5),
.VAR213(1537),
.VAR48(1023),
.VAR392(1023),
.VAR113(1023),
.VAR56(1023),
.VAR283(1023),
.VAR31(1023),
.VAR132(1536),
.VAR106(1),
.VAR226(5),
.VAR256(5),
.VAR389(5),
.VAR71(5),
.VAR329(5),
.VAR313(5),
.VAR24(0),
.VAR117(11),
.VAR415(4096),
.VAR30(1),
.VAR59(12),
.VAR251(0),
.VAR185(0),
.VAR252(0),
.VAR385(0),
.VAR336(0),
.VAR139(0),
.VAR412(0),
.VAR322(2),
.VAR26(0),
.VAR330(0),
.VAR136(0),
.VAR10(0),
.VAR95(1),
.VAR3(0),
.VAR135(0),
.VAR285(0),
.VAR332(0),
.VAR342(0),
.VAR212(0),
.VAR167(0),
.VAR281(0),
.VAR318(0),
.VAR345(0),
.VAR210(0),
.VAR15(0),
.VAR274(0),
.VAR380(0),
.VAR153(11),
.VAR354(2048),
.VAR141(1024),
.VAR339(16),
.VAR233(1024),
.VAR333(16),
.VAR231(1024),
.VAR191(16),
.VAR393(1),
.VAR89(11),
.VAR375(10),
.VAR123(4),
.VAR157(10),
.VAR417(4),
.VAR188(10),
.VAR187(4),
.VAR8(1),
.VAR98(0)
)
VAR205 (
.VAR386(rst),
.VAR302(VAR65),
.VAR127(VAR337),
.VAR74(din),
.VAR84(VAR353),
.VAR25(VAR43),
.VAR327(dout),
.VAR80(VAR2),
.VAR171(VAR16),
.VAR410(VAR282),
.VAR338(VAR111),
.VAR293(VAR394),
.VAR264(VAR126),
.VAR300(VAR218),
.VAR114(),
.VAR82(),
.VAR163(),
.VAR258(),
.VAR344(),
.VAR99(),
.VAR101(),
.VAR12(),
.VAR378(),
.VAR347(),
.VAR416(),
.VAR298(),
.VAR145(),
.VAR395(),
.VAR401(),
.VAR66(),
.VAR193(),
.VAR55(),
.VAR35(),
.VAR331(),
.VAR202(),
.VAR201(),
.VAR156(),
.VAR247(),
.VAR92(),
.VAR346(),
.VAR20(),
.VAR175(),
.VAR259(),
.VAR128(),
.VAR172(),
.VAR326(),
.VAR200(),
.VAR144(),
.VAR29(),
.VAR234(),
.VAR255(),
.VAR41(),
.VAR137(),
.VAR260(),
.VAR140(),
.VAR109(),
.VAR245(),
.VAR67(),
.VAR237(),
.VAR100(),
.VAR286(),
.VAR387(),
.VAR105(),
.VAR328(),
.VAR383(),
.VAR179(),
.VAR183(),
.VAR317(),
.VAR365(),
.VAR33(),
.VAR324(),
.VAR32(),
.VAR222(),
.VAR275(),
.VAR203(),
.VAR374(),
.VAR294(),
.VAR304(),
.VAR420(),
.VAR11(),
.VAR341(),
.VAR232(),
.VAR103(),
.VAR42(),
.VAR149(),
.VAR373(),
.VAR217(),
.VAR138(),
.VAR248(),
.VAR118(),
.VAR204(),
.VAR261(),
.VAR60(),
.VAR307(),
.VAR398(),
.VAR257(),
.VAR216(),
.VAR170(),
.VAR75(),
.VAR78(),
.VAR4(),
.VAR13(),
.VAR219(),
.VAR265(),
.VAR72(),
.VAR133(),
.VAR381(),
.VAR61(),
.VAR196(),
.VAR369(),
.VAR108(),
.VAR241(),
.VAR77(),
.VAR268(),
.VAR186(),
.VAR112(),
.VAR85(),
.VAR358(),
.VAR174(),
.VAR309(),
.VAR243(),
.VAR150(),
.VAR115(),
.VAR316(),
.VAR131(),
.VAR173(),
.VAR310(),
.VAR311(),
.VAR38(),
.VAR214(),
.VAR236(),
.VAR277(),
.VAR110(),
.VAR223(),
.VAR104(),
.VAR178(),
.VAR53(),
.VAR388(),
.VAR363(),
.VAR400(),
.VAR162(),
.VAR107(),
.VAR360(),
.VAR37(),
.VAR262(),
.VAR269(),
.VAR315(),
.VAR306(),
.VAR343(),
.VAR301(),
.VAR349(),
.VAR148(),
.VAR9(),
.VAR87(),
.VAR321(),
.VAR377(),
.VAR239(),
.VAR291(),
.VAR206(),
.VAR73(),
.VAR57(),
.VAR151(),
.VAR142(),
.VAR299(),
.VAR308(),
.VAR364(),
.VAR155(),
.VAR272(),
.VAR50(),
.VAR125(),
.VAR14(),
.VAR254(),
.VAR413(),
.VAR295(),
.VAR23(),
.VAR166(),
.VAR159(),
.VAR45(),
.VAR130(),
.VAR305(),
.VAR406(),
.VAR76(),
.VAR70(),
.VAR368(),
.VAR198(),
.VAR246(),
.VAR357(),
.VAR334(),
.VAR169(),
.VAR34(),
.VAR207(),
.VAR63(),
.VAR17(),
.VAR164(),
.VAR83(),
.VAR224(),
.VAR189(),
.VAR91(),
.VAR40(),
.VAR168(),
.VAR90(),
.VAR267(),
.VAR244(),
.VAR211(),
.VAR121(),
.VAR68(),
.VAR418(),
.VAR184(),
.VAR208(),
.VAR129(),
.VAR143(),
.VAR280(),
.VAR340(),
.VAR180(),
.VAR79(),
.VAR46()
);
endmodule | gpl-2.0 |
bluespec/Flute | builds/AWSteria_Core_Flute_RV64_Linux/Verilog_RTL_PLATFORM_VCU118/mkDM_GPR_Tap.v | 7,692 | module MODULE1(VAR58,
VAR64,
VAR21,
VAR17,
VAR25,
VAR6,
VAR5,
VAR15,
VAR70,
VAR54,
VAR40,
VAR18,
VAR24,
VAR71,
VAR20,
VAR61,
VAR8);
input VAR58;
input VAR64;
input VAR21;
output [69 : 0] VAR17;
output VAR25;
input [64 : 0] VAR6;
input VAR5;
output VAR15;
input [69 : 0] VAR70;
input VAR54;
output VAR40;
input VAR18;
output [64 : 0] VAR24;
output VAR71;
input VAR20;
output [426 : 0] VAR61;
output VAR8;
wire [426 : 0] VAR61;
wire [69 : 0] VAR17;
wire [64 : 0] VAR24;
wire VAR25,
VAR15,
VAR40,
VAR71,
VAR8;
wire [69 : 0] VAR62, VAR19;
wire VAR38,
VAR26,
VAR36,
VAR28,
VAR50;
wire [69 : 0] VAR52, VAR23;
wire VAR10,
VAR3,
VAR56,
VAR55,
VAR44;
wire [64 : 0] VAR39, VAR22;
wire VAR43, VAR14, VAR47, VAR66, VAR13;
wire [426 : 0] VAR42, VAR35;
wire VAR34,
VAR27,
VAR4,
VAR69,
VAR32;
wire VAR12,
VAR53,
VAR63,
VAR48,
VAR59,
VAR2,
VAR67,
VAR9,
VAR60,
VAR51,
VAR37,
VAR57;
assign VAR17 = VAR23 ;
assign VAR25 = VAR56 ;
assign VAR53 = VAR56 ;
assign VAR9 = VAR21 ;
assign VAR15 = VAR13 ;
assign VAR63 = VAR13 ;
assign VAR60 = VAR5 ;
assign VAR40 = VAR50 ;
assign VAR48 = VAR50 ;
assign VAR51 = VAR54 ;
assign VAR24 = VAR22 ;
assign VAR71 = VAR47 ;
assign VAR59 = VAR47 ;
assign VAR37 = VAR18 ;
assign VAR61 = VAR35 ;
assign VAR8 = VAR4 ;
assign VAR2 = VAR4 ;
assign VAR57 = VAR20 ;
VAR68 #(.VAR16(32'd70), .VAR31(1'd1)) VAR45(.VAR46(VAR64),
.VAR58(VAR58),
.VAR11(VAR62),
.VAR33(VAR28),
.VAR1(VAR26),
.VAR72(VAR38),
.VAR29(VAR19),
.VAR65(VAR50),
.VAR7(VAR36));
VAR68 #(.VAR16(32'd70), .VAR31(1'd1)) VAR41(.VAR46(VAR64),
.VAR58(VAR58),
.VAR11(VAR52),
.VAR33(VAR55),
.VAR1(VAR3),
.VAR72(VAR10),
.VAR29(VAR23),
.VAR65(VAR44),
.VAR7(VAR56));
VAR68 #(.VAR16(32'd65), .VAR31(1'd1)) VAR30(.VAR46(VAR64),
.VAR58(VAR58),
.VAR11(VAR39),
.VAR33(VAR66),
.VAR1(VAR14),
.VAR72(VAR43),
.VAR29(VAR22),
.VAR65(VAR13),
.VAR7(VAR47));
VAR68 #(.VAR16(32'd427), .VAR31(1'd1)) VAR49(.VAR46(VAR64),
.VAR58(VAR58),
.VAR11(VAR42),
.VAR33(VAR69),
.VAR1(VAR27),
.VAR72(VAR34),
.VAR29(VAR35),
.VAR65(VAR32),
.VAR7(VAR4));
assign VAR12 =
VAR36 && VAR44 &&
(!VAR19[69] || VAR32) ;
assign VAR67 = VAR12 ;
assign VAR62 = VAR70 ;
assign VAR28 = VAR54 ;
assign VAR26 = VAR12 ;
assign VAR38 = 1'b0 ;
assign VAR52 = VAR19 ;
assign VAR55 = VAR12 ;
assign VAR3 = VAR21 ;
assign VAR10 = 1'b0 ;
assign VAR39 = VAR6 ;
assign VAR66 = VAR5 ;
assign VAR14 = VAR18 ;
assign VAR43 = 1'b0 ;
assign VAR42 =
{ 102'h035555555555555554AAAAAAAA,
VAR19[68:0],
256'hAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAAA } ;
assign VAR69 = VAR67 && VAR19[69] ;
assign VAR27 = VAR20 ;
assign VAR34 = 1'b0 ;
endmodule | apache-2.0 |
GSejas/Dise-o-ASIC-FPGA-FPU | my_sourcefiles/Source_Files/FPU_Interface/fpmult_arch2/KOA_2c.v | 5,879 | module MODULE1
(
input wire clk,
input wire rst,
input wire VAR36,
input wire [VAR34-1:0] VAR15,
input wire [VAR34-1:0] VAR39,
output wire [2*VAR34-1:0] VAR21
);
wire [1:0] VAR24;
wire [3:0] VAR37;
assign VAR24 = 2'b00;
assign VAR37 = 4'b0000;
wire [VAR34/2-1:0] VAR17;
wire [VAR34/2:0] VAR6;
wire [VAR34/2-3:0] VAR35;
wire [VAR34/2-4:0] VAR7;
reg [4*(VAR34/2)+2:0] VAR20;
reg [4*(VAR34/2)-1:0] VAR2;
assign VAR17 = {(VAR34/2){1'b0}};
assign VAR6 = {(VAR34/2+1){1'b0}};
assign VAR35 = {(VAR34/2-4){1'b0}}; assign VAR7 = {(VAR34/2-5){1'b0}};
localparam VAR4 = VAR34/2;
generate
if (VAR34 <= 7) begin : VAR31
VAR23 #(.VAR34(VAR34))
VAR13 (
.VAR14(VAR15),
.VAR3(VAR39),
.VAR27(VAR21)
);
end else begin : VAR9
case (VAR34%2)
0:begin : VAR28
reg [VAR34/2:0] VAR33;
reg [VAR34/2:0] VAR12;
wire [VAR34-1:0] VAR16;
wire [VAR34-1:0] VAR1;
wire [VAR34+1:0] VAR26;
reg [2*(VAR34/2+2)-1:0] VAR32;
reg [VAR34+1:0] VAR25;
VAR23 #(.VAR34(VAR34/2)) VAR29(
.clk(clk),
.VAR14(VAR15[VAR34-1:VAR34-VAR34/2]),
.VAR3(VAR39[VAR34-1:VAR34-VAR34/2]),
.VAR27(VAR16)
);
VAR23 #(.VAR34(VAR34/2)) VAR11(
.clk(clk),
.VAR14(VAR15[VAR34-VAR34/2-1:0]),
.VAR3(VAR39[VAR34-VAR34/2-1:0]),
.VAR27(VAR1)
);
VAR23 #(.VAR34((VAR34/2)+1)) VAR40 (
.clk(clk),
.VAR14(VAR33),
.VAR3(VAR12),
.VAR27(VAR26)
);
always @* begin : VAR41
VAR33 <= (VAR15[((VAR34/2)-1):0] + VAR15[(VAR34-1) -: VAR34/2]);
VAR12 <= (VAR39[((VAR34/2)-1):0] + VAR39[(VAR34-1) -: VAR34/2]);
VAR25 <= (VAR26 - VAR16 - VAR1);
VAR20[4*(VAR34/2):0] <= {VAR35,VAR25,VAR17} + {VAR16,VAR1};
end
VAR10 #(.VAR18(4*(VAR34/2))) VAR8 ( .clk(clk),
.rst(rst),
.VAR38(VAR36),
.VAR19(VAR20[4*(VAR34/2)-1:0]),
.VAR22({VAR21})
);
end
1:begin : VAR30
reg [VAR34/2+1:0] VAR33;
reg [VAR34/2+1:0] VAR12;
wire [2*(VAR34/2)-1:0] VAR16;
wire [2*(VAR34/2+1)-1:0] VAR1;
wire [2*(VAR34/2+2)-1:0] VAR26;
reg [2*(VAR34/2+2)-1:0] VAR32;
reg [VAR34+4-1:0] VAR25;
VAR23 #(.VAR34(VAR34/2)) VAR29(
.clk(clk),
.VAR14(VAR15[VAR34-1:VAR34-VAR34/2]),
.VAR3(VAR39[VAR34-1:VAR34-VAR34/2]),
.VAR27(VAR16)
);
VAR23 #(.VAR34((VAR34/2)+1)) VAR11(
.clk(clk),
.VAR14(VAR15[VAR34-VAR34/2-1:0]),
.VAR3(VAR39[VAR34-VAR34/2-1:0]),
.VAR27(VAR1)
);
VAR23 #(.VAR34(VAR34/2+2)) VAR40 (
.clk(clk),
.VAR14(VAR33),
.VAR3(VAR12),
.VAR27(VAR26)
);
always @* begin : VAR5
VAR33 <= (VAR15[VAR34-VAR34/2-1:0] + VAR15[VAR34-1:VAR34-VAR34/2]);
VAR12 <= VAR39[VAR34-VAR34/2-1:0] + VAR39[VAR34-1:VAR34-VAR34/2];
VAR25 <= (VAR26 - VAR16 - VAR1);
VAR20[4*(VAR34/2)+2:0]<= {VAR7,VAR25,VAR6} + {VAR16,VAR1};
end
VAR10 #(.VAR18(4*(VAR34/2)+2)) VAR8 ( .clk(clk),
.rst(rst),
.VAR38(VAR36),
.VAR19(VAR20[2*VAR34-1:0]),
.VAR22({VAR21})
);
end
endcase
end
endgenerate
endmodule | gpl-3.0 |
trivoldus28/pulsarch-verilog | design/sys/iop/analog/bw_clk/rtl/bw_clk_cclk_inv_48x.v | 1,293 | module MODULE1 (
VAR2,
VAR1 );
output VAR2;
input VAR1;
assign VAR2 = ~( VAR1 );
endmodule | gpl-2.0 |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.